提高分辨率变化检测速度的显示装置及其检测方法

文档序号:2614980阅读:293来源:国知局
专利名称:提高分辨率变化检测速度的显示装置及其检测方法
技术领域
一般地说,本发明涉及显示装置,更具体地说,本发明涉及提高分辨率变化检测速度的显示装置及其检测方法。
背景技术
阴极射线管(CRT)显示装置通过产生撞击该荧光屏的荧光表面的电子束在荧光屏上显示图像。安装在该装置的后部的电子枪产生电子束,通过水平和垂直极化线圈偏转该电子束以交替地改变该电子束的方向。当电子束撞击部分荧光屏上时该荧光屏显示图像。CRT显示装置在荧光屏上显示字符和图像,它普遍地用作计算机输出装置。
根据偏转线圈的锯齿波电流的周期周期性地扫描电子束,但该周期应该与主机所要求的扫描周期同步。通过从主机发送的同步信号实现同步。该同步信号分离为控制水平扫描周期的水平同步信号和控制垂直扫描周期的垂直同步信号。
同时,通过主机提供的水平和垂直同步信号的频率变化实现在CRT显示装置中的分辨率的改变。例如,对于640×480像素代表的视频图形阵列(VGA),水平同步信号的频率为30千赫兹,而垂直同步信号的频率为60赫兹。对于1024×768像素代表的超视频图形阵列(SVGA),水平同步信号的频率为35-37千赫兹,而垂直同步信号的频率为70赫兹。
通过主机所提供的水平和垂直同步信号的频率变化实现在CRT显示装置中的分辨率变化。常规的CRT显示装置通过检测垂直同步信号的一个周期来检测分辨率的变化,并在垂直同步信号的检测周期期间计算主机所提供的水平同步信号的脉冲数。
然而,如果改变该显示装置的分辨率,例如从VGA改变到SVGA或从SVGA改变到VGA,由于操作频率的突然改变经常造成对CRT显示装置的部分电路的损害,要求较长的时间来检测分辨率的变化。

发明内容
提供一种显示与主机所提供的同步信号同步的图像信号的显示装置,其中该显示装置包括对主机所提供的同步信号的第一数目脉冲进行计数并在预定的时间周期内产生所计数的脉冲数的计数电路;存储由计数电路提供的第一脉冲数的寄存器;以及将计数电路中所新近提供的第二脉冲数与存储在寄存器中的第一脉冲数进行比较并且当第一脉冲数不同于第二脉冲数时产生分辨率变化检测信号的比较器。最好,该计数电路包括对同步信号的脉冲数进行计数的计数器;在每个预定的时间周期产生控制信号的定时器;以及响应该控制信号将所计数的脉冲数转送到输出端的开关电路。
根据本发明的一方面,定时器每1毫秒产生控制信号,以及该同步信号是水平同步信号。
还提供一种显示与水平同步信号和垂直同步信号的复合信号同步的图像信号的显示装置,其包括将复合信号分离为水平同步信号和垂直同步信号的同步信号分离器;对由同步信号分离器分离的水平同步信号的第一数目脉冲行计数并在预定的时间周期内产生所计数的脉冲数的计数电路;存储由计数电路提供的第一脉冲数的寄存器;以及将从计数电路中所新近提供的第二脉冲数与存储在寄存器中的第一脉冲数进行比较并且当第一脉冲数不同于第二脉冲数时产生分辨率变化检测信号的比较器。
根据本发明的优选实施例,由同步信号分离器分离的水平同步信号与复合信号相同。
同步信号分离器包括向上/向下计数器,当复合信号是第一电平时该向上/向下计数器执行向上计数,当复合信号是第二电平时该向上/向下计数器执行向下计数,并且由向上/向下计数器提供的溢出信号是垂直同步信号。
该计数电路包括对由同步信号分离器分离的水平同步信号的脉冲数进行计数并产生所计数的脉冲的计数器;在预定的时间周期内产生控制信号的定时器;以及响应控制信号将来自计数器的脉冲数转送到输出端端的开关电路,其中通过定时器所提供的控制信号使计数器复位。定时器每1毫秒产生控制信号。
根据本发明的优选实施例,该显示装置还包括在由同步信号分离器分离的垂直同步信号的作用(activating)周期内设定的标志寄存器,其中当设定了该标志寄存器时比较器执行对包含在复合信号中的垂直同步信号的频率校正。
提供了一种在显示装置中检测分辨率变化的方法,该显示装置显示与主机所提供的同步信号同步的图像信号,其中该步骤包括通过对来自主机的同步信号的第一数目脉冲进行计数在第一预定的时间周期内产生所计数的第一脉冲数;通过对来自主机的同步信号的第二数目脉冲进行计数在第二预定的时间周期内产生所计数的第二脉冲数;比较计数的第一脉冲数和计数的第二脉冲数;当计数的第一脉冲数和第二脉冲数不同时当产生分辨率变化检测信号。


通过下文结合附图的详细描述,本发明的上述目的和其它目的、特征和优点将会更加清楚,在附图中附图1所示为根据本发明的优选实施例阴极射线管(CRT)显示装置和主机系统的方块图;附图2所示为在附图1中所示的微控制器的方块图;附图3所示为根据本发明的优选实施例产生视频噪声抑制信号(videomute signal)的时序图;附图4所示为根据本发明的优选实施例微控制器的操作流程图;附图5所示为根据在主机中所产生的水平和垂直同步信号各种形状的复合信号的时序图;以及附图6所示为根据本发明的另一优选实施例微控制器的示意方块图。
实施方式在下文解释性的描述中,为了透彻理解本发明给出了具体的数目、材料和结构。然而,对于本领域的熟练技术人员来说很显然没有这些具体的细节也可以实施本发明。另外,为了不使本发明晦涩难懂还以附图或方块图的形式示出了公知的系统。
下文参考附图1至6解释根据本发明的优选实施例。
附图1所示为在本发明的优选实施例中所应用的主机10与阴极射线管(CRT)显示装置20之间的关系。
参考附图1,CRT显示装置20包括微控制器22、CRT驱动电路24和CRT26。通过同步地响应水平同步信号H_SYNC和垂直同步信号V_SYNC,CRT显示装置20在CRT26上显示从主机10的图形控制器12所提供的模拟图像信号R(红色)、G(绿色)和B(蓝色)。微控制器22检测来自主机10的水平同步信号H_SYNC和垂直同步信号V_SYNC的频率的变化以确定分辨率是否改变,当分辨率改变时给CRT26产生信号V_MUTE以抑制视频噪声。响应微控制器22所提供的信号V_MUTE,CRT驱动电路24强制CRT26的抑制视频噪声。
附图2所示为在附图1中所示的微控制器的一个实施例。
参考附图2,微控制器22包括在其输入端连接到主机10并在其输出端连接到三态缓冲器33的计数器31、在其输出端连接到三态缓冲器的定时器32、在一个输出端连接到寄存器34并在另一输出上连接到比较器35的三态缓冲器33、在其输出上连接到比较器35的寄存器34、在其一个输入端连接到AND门36而在另一输出端连接到计数器31的比较器35以及AND门36。微控制器22通过检测主机10所提供的水平同步信号H_SYNC(在附图1中)的频率确定分辨率是否变化,并且当分辨率变化时为CRT26(在附图1中)产生信号V_MUTE以便进行视频噪声抑制。
继续参考附图2至4,解释根据本发明的优选实施例的微控制器的操作。附图3所示为在主机10(在附图1中)所提供的水平同步信号H_SYNC变化的情况下视频噪声抑制信号V_MUTE的输出,附图4所示为根据本发明的优选实施例微控制器22的操作顺序的流程图。
计数器31对主机10(在附图1中)所提供的水平同步信号H_SYNC的脉冲数CNT进行计数并产生计数信号(在附图4中的步骤S110)。定时器32在预定的时间周期(例如1毫秒)内产生控制信号I_TIME。三态缓冲器33响应控制信号I_TIME将在计数器31中的计数的脉冲数转送到输出端端(在附图4中的步骤S112)。寄存器34存储通过缓冲器33从计数器31所提供的脉冲数CNT(在附图4中的步骤S114)。比较器35将通过缓冲器33从计数器31新近提供的脉冲数CNT与存储在寄存器34中的先前的脉冲数CNT’进行比较(在附图4中的步骤S116)。如果主机10(在附图1中)所提供的水平同步信号H_SYNC的频率变化了,则计数器31新近提供的脉冲数CNT与先前存储在寄存器34中的脉冲数CNT’不同。比较器35鉴别脉冲数CNT和CNT’是否相同(在附图4中的步骤S118),并且当CNT和CNT’不同时产生高电平(即,逻辑“1”)的分辨率变化检测信号DETECT(在附图4中的步骤S120)。当CNT和CNT’相同时比较器35产生信号CLR以使计数器31复位(在附图4中的步骤S122)。在高电平下中断启动信号INT_EN起作用的情况下,AND门36产生高电平的视频噪声抑制信号V_MUTE。
当VGA的水平同步信号的频率是30千赫兹而SVGA的水平同步信号的频率是37千赫兹时,假设定时器32每1毫秒产生控制信号I_TIME。则对于VGA,主机10(在附图1中)在1毫秒中所提供的水平同步信号H_SYNC的脉冲数CNT为300,而对于SVGA为370。因此,通过在预定的时间周期内对主机(在附图1中)所提供的水平同步信号H_SYNC的脉冲CNT进行计数容易检测分辨率是否变化。
在本实施例中,当从定时器32中产生控制信号I_TIME时的周期是1毫秒,这种周期可以不同地改变。例如,如果在VGA中的水平同步信号的频率是60赫兹,则该周期为1.7毫秒。如果在SVGA中的水平同步信号的频率是70赫兹,则该周期为1.4毫秒。在常规的技术中,通过检测水平同步信号的一个周期并计算在所检测的周期中主机所提供的信号的脉冲数来检测分辨率变化。因此,它要求大量的时间来检测分辨率的变化。相反,在本发明中,通过对预定的时间周期的水平同步信号的脉冲数进行计数(不涉及垂直同步信号的周期),并将所计数的数量与先前所计数的脉冲数进行比较来检测分辨率的变化。因此,降低了检测分辨率变化的时间。
下文解释从主机10(附图1)所提供的复合信号中检测分辨率变化的另一实施例。
附图5所示为根据所产生的水平同步信号HOST_H和垂直同步信号HOST_V来自主机10(附图1)的复合信号C_SYNC1、C_SYNC2和C_SYNC3的实例性的频率形状。参考附图5,在垂直同步信号HOST_V处于低电平时,复合信号C_SYNC1、C_SYNC2和C_SYNC3具有与水平同步信号HOST_H类似的形状。在另一方面,当垂直同步信号HOST_V变化到高电平时,复合信号C_SYNC1、C_SYNC2和C_SYNC3具有不同的频率形状。尤其是,在垂直同步信号HOST_V处于高电平时,在该周期周围的复合信号C_SYNC3具有不同的频率形状。在这种复合信号中,需要以与通过将复合信号分离为水平和垂直同步信号来将复合信号提供给CRT装置不同方式检测分辨率变化。
附图6所示为检测分辨率变化的微控制器的电路结构,在该电路结构中向CRT装置提供由来自主机的水平和垂直同步信号构成的复合信号。
参考附图6,微控制器200还包括在其输出端连接到计数器203的同步信号分离记数器201和在其输入端连接到同步信号分离计数器201的标志寄存器202,这种微控制器200添加到在附图2中所示的电路结构中。
同步信号分离计数器201由5位向上/向下计数器构成,并在复合信号C_SYNC处于高电平时执行向上计数,而在复合信号C_SYNC处于低电平时执行向下计数。在复合信号C_SYNC的垂直同步信号起作用时同步信号分离计数器201将溢出。同步信号分离计数器201的溢出信号提供作为垂直同步信号V_SYNC。
在垂直同步信号V_SYNC为高电平时将标志寄存器202设定为“1”。在其一个输出端连接到AND门208而在其另一输出端连接到计数器203的比较器207对在水平同步信号中所包含的垂直同步信号进行频率校正,而同时设定标志寄存器202。例如,在主机10(在附图1中)所提供的复合信号C_SYNC为在附图5中所示的复合信号C_SYNC3的形状的情况下,不管分辨率是否变化由于在垂直同步信号的作用周期即A和B(在附图5中)周围频率变化了,所以在1毫秒中所计数的脉冲数就不相同。当将计数器203新近提供的脉冲数CNT与存储在寄存器206中的脉冲数CNT’相比较时,比较器207执行比如A或B周期的误差校正(在附图5中),并且当CNT和CNT’的差值包含在误差范围中时检测为不存在分辨率变化。
当从主机10(在附图1中)提供复合信号时检测分辨率变化的另一方法是在设定标志寄存器202的同时忽略在计数器203中计数的脉冲数CNT。换句话说,在将标志寄存器202设定为“1”时并不执行比较器207的比较操作。而是在将其设定为“1”之前和在从“1”改变到“0”之后之间比较脉冲数。通过稍稍改进在附图6中所示的微控制器200可足以实现它。
根据本发明,不涉及垂直同步信号的周期在预定的时间周期内,通过对水平同步信号的脉冲数进行计数,并将所计数的数目与先前计数的数目进行比较来检测分辨率的变化。因此,降低了检测分辨率所需的时间。
虽然参考本发明的某一优选实施例已经描述了本发明,但是在本领域中的熟练技术人员会理解在不脱离附加的权利要求所确定的本发明精神和范围的前提下,可以实现改变各种形式和细节。
权利要求
1.一种显示与主机所提供的同步信号同步的图像信号的显示装置,该显示装置包括计数电路,该计数电路对主机所提供的同步信号的第一数目脉冲进行计数并在预定的时间周期内产生所计数的脉冲数;寄存器,该寄存器存储由计数电路提供的第一脉冲数的寄存器;以及比较器,该比较器将从计数电路新近提供的第二脉冲数与存储在寄存器中的第一脉冲数进行比较,并且当第一脉冲数和第二脉冲数不相同时产生分辨率变化检测信号。
2.根据权利要求1所述的显示装置,其中该计数电路包括对同步信号的脉冲数进行计数的计数器;每预定的时间周期产生控制信号的定时器;以及响应该控制信号将所计数的脉冲数转送到输出端的开关电路。
3.根据权利要求2所述的显示装置,其中定时器每1毫秒产生控制信号。
4.根据权利要求1所述的显示装置,其中同步信号是水平同步信号。
5.一种显示与水平同步信号和垂直同步信号的复合信号同步的图像信号的显示装置,该显示装置包括同步信号分离器,该同步信号分离器将复合信号分离为水平同步信号和垂直同步信号;计数电路,该计数电路对由同步信号分离器分离的水平同步信号的第一数目脉冲进行计数并在每个预定的时间周期内产生所计数的脉冲数;寄存器,该寄存器存储由计数电路提供的第一脉冲数;以及比较器,该比较器将从计数电路新近提供的第二脉冲数与存储在寄存器中的第一脉冲数进行比较并且当第一脉冲数不同于第二脉冲数时产生分辨率变化检测信号。
6.根据权利要求5所述的显示装置,其中水平同步信号与复合信号相同。
7.根据权利要求5所述的显示装置,还包括在由同步信号分离器分离的垂直同步信号的作用周期内设定的标志寄存器,其中当设定了该标志寄存器时比较器执行对包含在复合信号中的垂直同步信号的频率校正。
8.根据权利要求5所述的显示装置,其中同步信号分离器包括向上/向下计数器,当复合信号是第一电平时该向上/向下计数器执行向上计数,而当复合信号是第二电平时该向上/向下计数器执行向下计数,以及由向上/向下计数器提供的溢出信号是垂直同步信号。
9.根据权利要求5所述的显示装置,其中该计数电路包括对由同步信号分离器分离的水平同步信号的脉冲数进行计数并产生所计数的脉冲数的计数器;在预定的时间周期内产生控制信号的定时器;以及响应控制信号将来自计数器的脉冲数转送到输出端端的开关电路,其中通过定时器所提供的控制信号使计数器复位。
10.根据权利要求9所述的显示装置,其中定时器每隔1毫秒产生控制信号。
11.一种具有嵌入式微控制器的显示装置,该微控制器包括计数电路,该计数电路对从主机所提供的同步信号的第一数目脉冲进行计数并在预定的时间周期内产生所计数的脉冲数;寄存器,该寄存器存储由计数电路提供的第一脉冲数;以及比较器,该比较器将计数电路新近提供的第二脉冲数与存储在寄存器中的第一脉冲数进行比较并且当第一脉冲数和第二脉冲数不相同时产生分辨率变化检测信号。
12.根据权利要求11所述的微控制器,其中该计数电路包括对从主机中提供的同步信号的脉冲数进行计数并产生所计数的脉冲数的计数器;在预定的时间周期内产生控制信号的定时器;以及响应控制信号将来自计数器的脉冲数转送到输出端端的开关电路,
13.根据权利要求12所述的微控制器,其中定时器每1毫秒产生控制信号。
14.根据权利要求11所述的微控制器,其中分辨率变化检测信号在显示装置中起视频噪声抑制的信号作用。
15.一种在显示装置中检测分辨率变化的方法,该显示装置显示与主机所提供的同步信号同步的图像信号,该方法如下步骤包括通过对来自主机的同步信号的第一数目脉冲进行计数在第一预定的时间周期内产生所计数的第一脉冲数;通过对来自主机的同步信号的第二数目脉冲进行计数在第二预定的时间周期内产生所计数的第二脉冲数;比较计数的第一脉冲数和计数的第二脉冲数;以及当计数的第一脉冲数和第二脉冲数不同时产生分辨率变化检测信号。
16.根据权利要求15所述的方法,每1毫秒产生计数的第一脉冲数和计数的第二脉冲数。
全文摘要
提供一种显示装置以显示图像信号,该图像信号与主机所提供的同步信号同步。该显示装置包括:对由主机所提供的同步信号的第一数目的脉冲进行计数并在预定的时间周期内产生所计数的脉冲数的计数电路;存储由计数电路提供的第一脉冲数的寄存器;以及将从计数电路所新近提供的第二脉冲数与存储在寄存器中的第一脉冲数进行比较并且当第一脉冲数不同于第二脉冲数时产生分辨率变化检测信号的比较器。
文档编号G09G1/16GK1379321SQ0113579
公开日2002年11月13日 申请日期2001年10月18日 优先权日2001年4月6日
发明者金敏秀 申请人:三星电子株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1