栅极驱动电路的制作方法

文档序号:2649019阅读:202来源:国知局
专利名称:栅极驱动电路的制作方法
技术领域
本发明涉及一种栅极驱动电路,尤指一种低动态功率的栅极驱动电路。
背景技术
在现有技术中,由于移位寄存器的上拉晶体管不仅负责对液晶显示面板上的扫描 线充放电,亦必须驱动前一级移位寄存器的下拉晶体管以及下一级移位寄存器的输入晶体 管,因此上拉晶体管的尺寸必须很大,导致上拉晶体管的寄生电容亦随之变大。因为上拉晶 体管的漏极端用以接收高频时钟脉冲信号,因此上拉晶体管的大寄生电容将会产生额外的 动态消耗功率f*Cgd*V~2,其中f为高频时钟脉冲信号的频率、V为高频时钟脉冲信号的电 压高低差及Cgd为寄生电容的电容值。另外,为了保证耦接于像素的晶体管开关完全开启, 高频时钟脉冲信号的高准位电位通常会高于25伏特,如此更造成较大的动态功率消耗。

发明内容
本发明的一实施例提供一种栅极驱动电路。该栅极驱动电路包含一第η级移位寄 存器及一第η级缓冲输出电路。该第η级移位寄存器用以利用一低频时钟脉冲信号、一第 一高频时钟脉冲信号、一第三高频时钟脉冲信号、一第η+2级移位寄存器的续传节点的电 位和一第η-2级缓冲输出电路的输出节点的电位,产生该第η级移位寄存器的续传节点的 电位、该第η级移位寄存器的第一节点的电位和该第η级移位寄存器的下拉控制信号;及该 第η级缓冲输出电路用以利用一参考高电位、该下拉控制信号、该第η级移位寄存器的第一 节点的电位,和该第η+2级移位寄存器的续传节点的电位或该第一高频时钟脉冲信号,改 变该第η级缓冲输出电路的输出节点的电位。本发明所提供的栅极驱动电路,利用第η级缓冲输出电路的输出节点的电位取代 第η级移位寄存器的续传节点的电位,驱动第η-2级移位寄存器的下拉晶体管以及第η+2 移位寄存器的输入晶体管。因此,第η级移位寄存器的上拉晶体管的尺寸可以缩小,且第三 高频时钟脉冲信号HC3的高准位电位亦可降低,使得动态消耗功率减少。


图1为本发明的一实施例说明栅极驱动电路的示意图;图2为图1栅极驱动电路的电路的示意图;图3为说明第一高频时钟脉冲信号、第二高频时钟脉冲信号、第三高频时钟脉冲 信号和第四高频时钟脉冲信号之间的关系的示意图;图4为说明多级缓冲输出电路的输出节点的电位变化的示意图。其中,附图标记100栅极驱动电路102第η级移位寄存器104第η级缓冲输出电路1022下拉电路IOM输入晶体管10 上拉晶体管
10 下拉晶体管1044第二晶体管HCl第一高频时钟脉冲信号HC3第三高频时钟脉冲信号STN (n)、STN (η+2)续传节点LC低频时钟脉冲信号VDD参考高电位
1042第一晶体管 1046第三晶体管 HC2第二高频时钟脉冲信号 HC4第四高频时钟脉冲信号 Q (η)第一节点 PD下拉控制信号 VSS参考低电位G(n)、G(n-l)、G(n-2)、G(n+l)、G(n+2)输出节点
具体实施例方式请参照图1,图1为本发明的一实施例说明栅极驱动电路100的示意图。栅极驱动 电路100包含多级移位寄存器102及多级缓冲输出电路104,图中仅绘示第η级移位寄存器 102及第η级缓冲输出电路104。如图1所示,第η级移位寄存器102利用低频时钟脉冲信 号LC、第一高频时钟脉冲信号HC1、第三高频时钟脉冲信号HC3、参考低电位VSS、第η+2级 移位寄存器的续传节点STN(η+2)的电位和第η-2级缓冲输出电路的输出节点G(η-2)的电 位,产生第η级移位寄存器的续传节点STN(η)的电位、第η级移位寄存器的第一节点Q(n) 的电位和第η级移位寄存器的下拉控制信号PD,其中多级移位寄存器的耦接关系为单数级 移位寄存器与单数级移位寄存器之间彼此串接以及双数级移位寄存器与双数级移位寄存 器之间彼此串接,因此,第η+2级移位寄存器相对于第η级移位寄存器102来说,实际上为 下一级的移位寄存器。其中第一高频时钟脉冲信号HCl与第三高频时钟脉冲信号HC3的关 系将于后续图3中加以说明。如图1所示,第η级缓冲输出电路104耦接于第η级移位寄存器102,利用参考高 电位VDD、下拉控制信号PD、第η级移位寄存器的第一节点Q(n)的电位和第η+2级移位寄存 器的续传节点STN (η+2)的电位或第一高频时钟脉冲信号HCl,改变第η级缓冲输出电路的 输出节点G(n)的电位,其中参考高电位VDD为直流电压且高于第三高频时钟脉冲信号HC3 的高准位电位。在本发明的实施例中,因为第η级移位寄存器的续传节点STN(η)不用驱动 第η-2级移位寄存器的下拉晶体管以及第η+2移位寄存器的输入晶体管,所以第三高频时 钟脉冲信号HC3的高准位电位可以比参考高电位VDD低,例如参考高电位VDD可为25V,而 第三高频时钟脉冲信号HC3的高准位电位可为20V,但本发明并不受限于此。请参照图2,图2为图1栅极驱动电路100的电路的示意图。第η级移位寄存器 102包含下拉电路1022、输入晶体管1024、上拉晶体管10 及下拉晶体管1(^8。下拉电路 1022利用第η级移位寄存器102的第一节点Q (η)的电位及低频时钟脉冲信号LC,产生第η 级移位寄存器的下拉控制信号PD,且将第一节点Q (η)的电位下拉至第η级缓冲输出电路的 输出节点G(n)的电位和将第η级移位寄存器的续传节点STN(η)的电位下拉至参考低电位 VSS0输入晶体管IOM具有第一端,耦接于第η-2级缓冲输出电路的输出节点G (η-2),第二 端用以接收第一高频时钟脉冲信号HCl,及第三端耦接于第一节点Q(n)。输入晶体管IOM 利用第一高频时钟脉冲信号HCl和第η-2级缓冲输出电路的输出节点G (n-幻的电位,对第 一节点Q(n)充电。上拉晶体管10 具有第一端,用以接收第三高频时钟脉冲信号HC3,第 二端耦接于第一节点Q (η),及第三端耦接于第η级移位寄存器的续传节点STN(η)。上拉晶体管10 利用第三高频时钟脉冲信号HC3及第一节点Q (η)的电位,改变第η级移位寄存 器的续传节点STN(n)的电位。下拉晶体管10 具有第一端,耦接于上拉晶体管10 的第 三端,第二端用以接收第n+2级移位寄存器的续传节点STN(n+幻的电位,及第三端耦接于 参考低电位VSS。下拉晶体管10 利用第n+2级移位寄存器的续传节点STN(n+2)的电位, 将第η级移位寄存器的续传节点STN(η)的电位下拉至参考低电位VSS。而上述输入晶体管 1024、上拉晶体管10 及下拉晶体管10 为玻璃基板上的薄膜晶体管。如图2所示,第η级缓冲输出电路104包含第一晶体管1042、第二晶体管1044及 第三晶体管1046。第一晶体管1042具有第一端,用以接收参考高电位VDD,第二端耦接于第 η级移位寄存器的第一节点Q(η),及第三端用以改变第η级缓冲输出电路的输出节点G(η) 的电位。第二晶体管1044具有第一端,耦接于第一晶体管1042的第三端,第二端用以接收 第n+2级移位寄存器的续传节点STN(n+幻的电位或第一高频时钟脉冲信号HCl,及第三端 用以接收参考低电位VSS。第三晶体管1046具有第一端,耦接于第一晶体管1042的第三 端,第二端用以接收第η级移位寄存器的下拉控制信号PD,及第三端用以接收参考低电位 VSS0而上述第一晶体管1042、第二晶体管1044及第三晶体管1046为玻璃基板上的薄膜晶 体管。当第n+2级移位寄存器的续传节点STNOi+幻的电位或第一高频时钟脉冲信号HCl 为高电位(此时下拉控制信号PD为高电位)时,第二晶体管1044开启使得第η级缓冲输 出电路的输出节点G(n)的电位为低电位。但因为第η级缓冲输出电路的输出节点G(n)的 电位已被放电至低电位,导致第二晶体管1044关闭,此时第η级缓冲输出电路的输出节点 G (η)呈现低电位浮接的状态。因此,加入第三晶体管1046,以确保第η级缓冲输出电路的 输出节点G(n)的电位为低电位。请参照图3和图4,图3为说明第一高频时钟脉冲信号HC1、第二高频时钟脉冲信 号HC2、第三高频时钟脉冲信号HC3和第四高频时钟脉冲信号HC4之间的关系的示意图,图 4为说明多级缓冲输出电路的输出节点的电位变化的示意图。上拉晶体管10 根据第三高 频时钟脉冲信号HC3,改变第η级移位寄存器102的续传节点STN(η)的电位;第η_1级移位 寄存器的上拉晶体管根据第二高频时钟脉冲信号HC2,改变第n-1级移位寄存器的续传节 点STN(n-1)的电位;第n-2级移位寄存器的上拉晶体管根据第一高频时钟脉冲信号HC1, 改变第n-2级移位寄存器的续传节点STN(n-幻的电位;及第n-3级移位寄存器的上拉晶 体管根据第四高频时钟脉冲信号HC4,改变第n-3级移位寄存器的续传节点STN(n-;3)的电 位。由于本发明的实施例所提供的移位寄存器的耦接关系为单数级移位寄存器与单数级移 位寄存器之间彼此串接以及双数级移位寄存器与双数级移位寄存器之间彼此串接,因此, 第n+2级移位寄存器相对于第η级移位寄存器102来说,实际上为下一级的移位寄存器。所 以,第η级缓冲输出电路104由第n+2级移位寄存器的续传节点STN(n+2)的电位或第一高 频时钟脉冲信号HCl (第一高频时钟脉冲信号HCl和续传节点STN (n+幻的电位有相同的上 升沿),将第η级移位寄存器102的输出节点G(n)的电位拉至参考低电位VSS。另外,因为 第一高频时钟脉冲信号HC1、第二高频时钟脉冲信号HC2、第三高频时钟脉冲信号HC3和第 四高频时钟脉冲信号HC4之间的关系如图3所示,因此,如图4所示,第η级缓冲输出电路的 输出节点G (η)的电位变化和第n-1级、第n+1级缓冲输出电路的输出节点G(n_l)、G(n+l) 的输出电位变化会有部份重叠,但和第n-2级、第n+2级缓冲输出电路的输出节点G (n_2)、 G(n+2)的输出电位变化则不会重叠。
再者,因为第η级移位寄存器的续传节点STN(η)不用驱动第η_2级移位寄存器的 下拉晶体管以及第η+2移位寄存器的输入晶体管,所以第三高频时钟脉冲信号HC3的高准 位电位可以比参考高电位VDD低,且上拉晶体管10 的尺寸可以缩小,使得寄生电容变小。 由式(1)可知,动态消耗功率P_dynamic因此而减少P_dynamic = f*Cgd*V"2 (1)其中f为第三高频时钟脉冲信号HC3的频率,Cgd为上拉晶体管10 的寄生电容, V为上拉晶体管10 的高低电压差。而第一晶体管1042的第一端接收参考高电位VDD,参 考高电位VDD为直流电压,因此,造成的动态消耗功率非常小。综上所述,本发明所提供的栅极驱动电路,利用第η级缓冲输出电路的输出节点 的电位取代第η级移位寄存器的续传节点的电位,驱动第η-2级移位寄存器的下拉晶体管 以及第η+2移位寄存器的输入晶体管。因此,第η级移位寄存器的上拉晶体管的尺寸可以缩 小,且第三高频时钟脉冲信号HC3的高准位电位亦可降低,使得动态消耗功率减少。另外, 参考高电位VDD为直流电压,因此,第η级缓冲输出电路的动态消耗功率非常小,且又因为 参考高电位VDD高于第三高频时钟脉冲信号HC3的高准位电位,所以输出电压有足够的能 力去推动负载。当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟 悉本领域的技术人员当可根据本发明作出各种相应的改变和变形,但这些相应的改变和变 形都应属于本发明所附的权利要求的保护范围。
权利要求
1.一种栅极驱动电路,其特征在于,包含一第η级移位寄存器,用以利用一低频时钟脉冲信号、一第一高频时钟脉冲信号、一第 三高频时钟脉冲信号、一第η+2级移位寄存器的续传节点的电位和一第η-2级缓冲输出电 路的输出节点的电位,产生该第η级移位寄存器的续传节点的电位、该第η级移位寄存器的 第一节点的电位和该第η级移位寄存器的下拉控制信号;及一第η级缓冲输出电路,用以利用一参考高电位、该下拉控制信号、该第η级移位寄存 器的第一节点的电位,和该第η+2级移位寄存器的续传节点的电位或该第一高频时钟脉冲 信号,改变该第η级缓冲输出电路的输出节点的电位。
2.根据权利要求1所述的栅极驱动电路,其特征在于,该第η级移位寄存器包含 一下拉电路,用以利用该第一节点的电位及该低频时钟脉冲信号,产生该第η级移位寄存器的下拉控制信号,且将该第一节点的电位下拉至该第η级缓冲输出电路的输出节点 的电位和该第η级移位寄存器的续传节点的电位下拉至一参考低电位;一输入晶体管,耦接于该下拉电路,用以利用该第一高频时钟脉冲信号和该第η-2级 缓冲输出电路的输出节点的电位,对该第一节点充电;一上拉晶体管,耦接于该输入晶体管,用以利用该第三高频时钟脉冲信号及该第一节 点的电位,改变该第η级移位寄存器的续传节点的电位;及一下拉晶体管,耦接于该上拉晶体管,用以利用该第η+2级移位寄存器的续传节点的 电位,将该第η级移位寄存器的续传节点的电位下拉至该参考低电位。
3.根据权利要求2所述的栅极驱动电路,其特征在于,该输入晶体管具有一第一端,耦 接于该第η-2级缓冲输出电路的输出节点,一第二端,用以接收该第一高频时钟脉冲信号, 及一第三端。
4.根据权利要求2所述的栅极驱动电路,其特征在于,该上拉晶体管具有一第一端,用 以接收该第三高频时钟脉冲信号,一第二端,耦接于该第一节点,及一第三端。
5.根据权利要求2所述的栅极驱动电路,其特征在于,该下拉晶体管具有一第一端,耦 接于该上拉晶体管的第三端,一第二端,用以接收该第η+2级移位寄存器的续传节点的电位,及一第三端。
6.根据权利要求2所述的栅极驱动电路,其特征在于,该输入晶体管、该上拉晶体管及 该下拉晶体管为一玻璃基板上的薄膜晶体管。
7.根据权利要求1所述的栅极驱动电路,其特征在于,该第η级缓冲输出电路包含 一第一晶体管,具有一第一端,用以接收该参考高电位,一第二端,耦接于该第η级移位寄存器的第一节点,及一第三端,用以改变该第η级缓冲输出电路的输出节点的电位;一第二晶体管,具有一第一端,耦接于该第一晶体管的第三端,一第二端,用以接收该 第η+2级移位寄存器的续传节点的电位或该第一高频时钟脉冲信号,及一第三端,用以接 收该参考低电位;及一第三晶体管,具有一第一端,耦接于该第一晶体管的第三端,一第二端,用以接收该 第η级移位寄存器的下拉控制信号,及一第三端,用以接收该参考低电位。
8.根据权利要求7所述的栅极驱动电路,其特征在于,该参考高电位为直流电压且高 于该第三高频时钟脉冲信号的高准位电位。
9.根据权利要求7所述的栅极驱动电路,其特征在于,该第一晶体管、该第二晶体管及该第三晶体管为该玻璃基板上的薄膜晶体管。
10.根据权利要求2所述的栅极驱动电路,其特征在于,该上拉晶体管用以根据该第三 高频时钟脉冲信号,改变该第η级移位寄存器的续传节点的电位,一第η-2级移位寄存器的 一上拉晶体管用以根据该第一高频时钟脉冲信号,改变该第η-2级移位寄存器的一续传节 点的电位,其中该第η-2级移位寄存器的该续传节点的电位用以将该第η级移位寄存器的 该输出节点的电位下拉至该参考低电位。
11.根据权利要求2所述的栅极驱动电路,其特征在于,一第η-1级移位寄存器的上 拉晶体管用以根据一第二高频时钟脉冲信号,改变该第η-1级移位寄存器的续传节点的电 位,一第η-3级移位寄存器的上拉晶体管用以根据一第四高频时钟脉冲信号,改变该第η-3 级移位寄存器的续传节点的电位,其中该第η-3级移位寄存器的该续传节点的电位用以将 该第η-1级移位寄存器的该输出节点的电位下拉至该参考低电位。
12.根据权利要求1所述的栅极驱动电路,其特征在于,该参考高电位为直流电压且高 于该第三高频时钟脉冲信号的高准位电位。
全文摘要
本发明公开一种栅极驱动电路,包含一第n级移位寄存器及一第n级缓冲输出电路。该第n级移位寄存器的续传节点的电位作为第n+2级移位寄存器的输入晶体管的输入信号。该第n级缓冲输出电路利用一参考高电位、一下拉控制信号、该第n级移位寄存器的第一节点的电位和该第n+2级移位寄存器的续传节点的电位或一第一高频时钟脉冲信号,改变该第n级缓冲输出电路的输出节点的电位,其中该第n级缓冲输出电路的输出节点的电位用以控制耦接一像素的开关的开启与关闭,且该参考高电位为直流电压并高于一第三高频时钟脉冲信号的高准位电位。
文档编号G09G3/36GK102097074SQ20101053930
公开日2011年6月15日 申请日期2010年11月3日 优先权日2010年11月3日
发明者刘晋炜, 陈文彬 申请人:友达光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1