模拟和数字信号叠加的工业智能液晶显示器的制作方法

文档序号:2651976阅读:376来源:国知局
专利名称:模拟和数字信号叠加的工业智能液晶显示器的制作方法
技术领域
模拟和数字信号叠加的工业智能液晶显示器技术领域[0001]本发明涉及一种工业智能液晶显示器,尤其涉及一种模拟和数字信号叠加的工 业智能液晶显示器。
背景技术
[0002]随着工业的不断发展,工业现场环境正向着复杂化和多元化发展。那么,对于 工业环境监控中最直观的一部分——工业液晶显示器,要求自然也就日益增加。在工业 现场中,最需要监控的两个部分,一个是工业设备的运行情况,另一个是现场环境的异 常变化。针对这样的要求,目前的工业液晶显示器可分为三种第一种是被动显示型。 该型的工业液晶显示器是比较早期的产品,一般采用单片机驱动,只是被动的接收用户 端的显示数据。第二种是智能型。该型的工业液晶显示器集成化高速度工业ARM7/ ARM9型CPU;内置二级点阵汉字库;采用标准指令集和预置画面;通过RS232、485 串行接口、打印机并行口接收控制命令和数据,可同时显示各种字体的彩色中西文字、 直方图形、自由曲线、BMP/JPAG图像。第三种是AV/VGA型。该型的工业液晶显示 器用于工业现场情况实时监视。可以兼容AV视频信号和VGA信号。这三种类型的工 业液晶显示器虽然各有各的特点和适用范围,但是也有自身的局限性。第一种和第二种 工业液晶显示器只能接收和显示数字信号,而第三种只能接收和显示模拟AV或者VGA 信号。发明内容[0003]本发明的目的是提供一种模拟和数字信号叠加的的工业智能液晶显示器,其解 决现存工业液晶显示器适用范围和接收信号的局限性以及功能相对单一的问题。[0004]为解决上述的技术问题,本发明包括CPU模块,CPU模块模块连接数字信号 处理模块和模拟信号处理模块,CPU模块连接LCD控制模块,LCD控制模块连接LCD, CPU模块连接数字和模拟信号叠加模块。[0005]本发明结合了智能型和AV/VGA型工业液晶显示器的优点,实现了模拟信号和 数字信号的任意切换和叠加显示。


[0006]图1为本发明的一种实施方式的硬件框图。[0007]图2为本发明的一种实施方式的程序流程图。[0008]图3为本发明的一种实施方式的控制时序图。[0009]图4为本发明的一种实施方式的多通道显示原理图。
具体实施方式
[0010]本发明的第一种实施方式包括如图1和图2所示CPU模块,CPU模块模块连接数字信号处理模块和模拟信号处理模块,CPU模块连接LCD控制模块,LCD控制模块 连接LCD,CPU模块连接数字和模拟信号叠加模块。20针通讯总线接口、触摸屏、按键 连接CPU模块,CPU模块连接CPLD模块,CPLD模块作为CPU的总线控制模块,模拟 图像信号解码芯片、DRAM显示存储器和液晶显示器控制接口连接CPLD模块,模拟图 像信号解码芯片连接DRAM显示存储器,TFT LCD连接液晶显示器控制接口,模拟图像 信号接口连接模拟图像信号解码芯片,模拟图像信号由模拟图像信号接口接入,DC/DC 电源模块给CPU模块、CPLD模块、模拟图像信号解码芯片和通讯总线接口供电。CPU 模块内部集成三个主要部分,包括ARM9型(S3C2440)CPU、FLASH和SDRAM。CPLD 模块内部集成五个主要模块,包括总控制模块、数字图像信号处理模块、模拟和数字 信号处理和叠加模块、DRAM显示存储器控制模块和LCD控制模块。[0011]数字和模拟信号叠加模块上运行如下步骤的软件[0012](I)CPLD模块通过扫描数字信号的行场及时钟信号引脚的信号变化判断是否有 数字信号输入。一般来说,即使用户没有数据发送给CPU模块,CPU模块也会在上电初 始化后,产生供LCD控制的行信号(HS_DIGITAL)、场信号(VS_DIGITAL)及时钟信号 (CLOCK_DIGITAL),而显示的数据(DATA_DIGITAL)即为零。[0013](2)CPLD模块通过扫描视频信号的行场及时钟信号引脚的信号变化判断是否 有视频信号输入。一般来说,即使用户没有接入模拟视频信号,模拟图像信号解码芯 片也会在上电初始化后,产生行信号(HS_VIDEO)、场信号(VS_VIDEO)及时钟信号 (CLOCK_VIDEO),而图像数据(DATA_VIDEO)即为零。[0014](3)如果扫描到数字信号的行信号(HS_DIGITAL)、场信号(VS_DIGITAL)及 时钟信号(CLOCK_DIGITAL),CPLD将对它们的频率进行计数。根据计数器值,产生LCD的控制信号和显示存储器DRAM的读控制信号。[0015](4)如果扫描到解码后图像信号的行信号(HS_VIDEO)、场信号(VS_VIDEO) 及时钟信号(CLOCK_VIDEO),CPLD将对它们的频率进行计数。根据计数器值,产 生显示存储器DRAM的写控制信号和LCD控制信号(行信号(HS_LCD)、场信号(VS_ LCD)及时钟信号(CLOCK_LCD))。[0016](5) CPLD将一个数据的操作周期分为写操作周期和读操作周期。在写操作周期 中,通过写控制信号将解码后的图像数据暂存在DRAM中;在读操作周期中,通过读控 制信号将暂存在DRAM中的图像数据读出。在读操作周期结束前,将读出的图像数据锁 存在CPLD内部开设的寄存器中。[0017](6)将锁存在寄存器中的图像数据和实时的数字数据进行或运算,产生叠加信号 (DATA_LCD)。将其和LCD控制信号一起传送到LCD控制接口,实现图像信号和数字 信号在LCD上的叠加显示。如图3中所示,由于读写操作的分时过程,显示数据有个一 个操作周期的延时。[0018]作为本发明的一种改进如图3所示,模拟图像处理芯片和CPU模块上分别连接 分选器,,分选器为多端接口,其可通过开关设置选择与其连接的任意一个接口与CPU 和模拟信号处理模块对话,可以接收N个通道的监控信息(模拟图像信号和数字信号)支 持多通道显示,分选器的开关量由CPU控制。CPU根据按键调节或者用户发送的指令来 选择需要显示的一个或者多个通道信号。
权利要求1. 一种模拟和数字信号叠加的工业智能液晶显示器,包括CPU模块,CPU模块模 块连接数字信号处理模块和模拟信号处理模块,CPU模块连接LCD控制模块,LCD控制 模块连接LCD,其特征在于所述的CPU模块连接数字和模拟信号叠加模块。
专利摘要本实用新型涉及一种工业智能液晶显示器,尤其涉及一种模拟和数字信号叠加的工业智能液晶显示器,它包括CPU模块,CPU模块模块连接数字信号处理模块和模拟信号处理模块,CPU模块连接LCD控制模块,LCD控制模块连接LCD,CPU模块连接数字和模拟信号叠加模块,其解决了现存工业液晶显示器适用范围和接收信号的局限性以及功能相对单一的问题。
文档编号G09G3/36GK201804536SQ20102017949
公开日2011年4月20日 申请日期2010年5月5日 优先权日2010年5月5日
发明者吴晓北, 徐锐 申请人:河南友利华系统工程有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1