信号产生电路及其方法
【专利摘要】本发明公开了一种信号产生电路及其方法,该电路具有第一到第六开关。第一开关的第一端耦接输出节点,第二端接收发光时脉信号,控制端接收第一控制信号。第二开关的第一端耦接第一节点,第二端接收发光时脉信号,控制端接收第一控制信号。第三开关的第一端和控制端接收第一电压信号,第二端耦接第一节点。第四开关的第一端接收第一电压信号,第二端耦接输出节点,控制端耦接第一节点。第五开关的第一端接收第一电压信号,第二端耦接第二节点。第六开关的第一端耦接第二节点,第二端接收第二电压信号,控制端接收第二控制信号。电容一端耦接第一节点,另一端耦接第二节点。
【专利说明】
信号产生电路及其方法
技术领域
[0001]本发明关于一种信号产生电路及其方法,特别是一种产生信号以驱动像素电路的信号产生电路。
【背景技术】
[0002]目前显示面板技术常采用移位暂存电路(shiftregister)提供像素电路中所需的扫描信号。目前显示面板常采用阵列基板行驱动技术(gate driver on array,G0A),以提供像素电路所需的扫描信号。与传统使用硅晶片制作的驱动晶片(Gate driver ICs)的显示面板比较下,采用GOA电路的显示面板因其制程可合并于显示面板的薄膜晶体管阵列(TFT array)的制程,故显示面板的生产成本可以更为降低。
[0003]而显示面板中的像素电路用以驱动像素中的发光二极管,使发光二极管依据数据电压发光。目前有些像素电路除了依据扫描信号以外,亦依据发光信号(EM signal)来驱动像素,发光信号由信号产生电路依据移位暂存电路的控制信号而产生。现行的信号产生电路虽然可以提供驱动像素电路的发光信号,但也时常因为电路内部分开关的驱动电压不足,而产生漏电流的情形,进而影响信号产生电路输出的发光信号无法提供足够长时间的高电压位准,常使得像素电路无法在一个画面周期(Frame time)中完整的驱动像素。
【发明内容】
[0004]本发明在于提供一种信号产生电路及其方法,藉以解决现有的信号产生电路中部分的开关会有漏电流的情形。
[0005]本发明所公开的信号产生电路,具有第一开关、第二开关、第三开关、第四开关、第五开关、第六开关及电容。第一开关的第一端电性连接输出节点,第一开关的第二端接收发光时脉信号,第一开关的控制端接收第一控制信号。第二开关的第一端电性连接第一节点,第二开关的第二端接收发光时脉信号,第二开关的控制端接收第一控制信号。第三开关的第一端和控制端接收第一电压信号,第三开关的第二端电性连接第一节点。第四开关的第一端接收第一电压信号,第四开关的第二端电性连接输出节点,第四开关的控制端电性连接第一节点。第五开关的第一端接收第一电压信号,第五开关的第二端电性连接第二节点。第六开关的第一端电性连接第二节点,第六开关的第二端接收第二电压信号,第六开关的控制端接收第二控制信号。电容一端电性连接第一节点,另一端电性连接第二节点。
[0006]本发明所公开的信号产生电路,具有信号产生模块、耦合元件、第一控制开关及第二控制开关。信号产生模块接收发光时脉信号及第一电压信号,用以依据第一控制信号调整第一节点的电压位准,并依据第一节点的电压位准产生输出信号。耦合元件一端电性耦接第一节点,另一端电性耦接第二节点。第一控制开关接收第一电压信号,用以提升第二节点的电压位准。第二控制开关,接收第二电压信号,用以依据第二控制信号下拉第二节点的电压位准。
[0007]本发明所公开的信号产生方法,适用于信号产生电路,信号产生方法具有依据第一控制信号,提供发光时脉信号至第一节点及输出节点,输出节点用以输出驱动信号。依据第一控制信号,提供第一电压信号至第一节点。依据第一节点的电压位准,提供第一电压信号至输出节点。依据第二控制信号,提供第一电压信号至第二节点。以第二节点的电压位准耦合第一节点的电压位准。
[0008]根据上述本发明所公开的信号产生电路及其方法,藉由调整第二节点的电压位准,再将第二节点的电压位准耦合至第一节点,使得第一节点的电压位准可以更为提升,进而使第一节点具有足够高的电压位准,以令信号产生电路能依据第一节点的电压位准,在一段较长的时间区间内输出信号。
[0009]以上的关于本公开内容的说明及以下的实施方式的说明用以示范与解释本发明的精神与原理,并且提供本发明的专利保护范围更进一步的解释。
【附图说明】
[0010]图1为根据本发明一实施例所绘示的移位暂存器与信号产生电路分别提供扫描信号及发光信号的不意图。
[0011]图2A为根据本发明一实施例所绘示的移位暂存器的电路示意图。
[0012]图2B为根据图2A实施例所绘示的移位暂存器的电压时序图。
[0013]图3A为根据本发明一实施例所绘示的信号产生电路的示意图。
[0014]图3B为根据图3A实施例所绘示的信号产生电路的电压时序图。
[0015]图4A为根据本发明另一实施例所绘示的信号产生电路的示意图。
[0016]图4B为根据图4A实施例所绘示的信号产生电路的电压时序图。
[0017]图5为根据本发明再一实施例所绘示的信号产生电路的示意图。
[0018]图6A为根据本发明又一实施例所绘示的信号产生电路的示意图。
[0019]图6B为根据图6A实施例所绘示的信号产生电路的电压时序图。
[0020]图7A为根据本发明又一实施例所绘示的信号产生电路的示意图。
[0021]图7B为根据图7A实施例所绘示的信号产生电路的电压时序图。
[0022]图8为根据本发明又一实施例所绘示的信号产生电路的示意图。
[0023]图9为根据本发明一实施例所绘示的信号产生方法的步骤流程图。
[0024]其中,附图标记:
[0025]10栅极驱动电路
[0026]101移位暂存器
[0027]102、20、30、40、50、60、70 信号产生电路
[0028]51、61、71信号产生模块
[0029]T1、M1、X1、U1 第一开关
[0030]T2、M2、X2、U2 第二开关
[0031]T3、M3、X3、U3 第三开关
[0032]T4、M4、X4、U4 第四开关
[0033]T5、M5、X5 第五开关
[0034]T6、M6、X6 第六开关
[0035]al、bl、dl、el 第一节点
[0036]a2、b2、d2、e2 第二节点
[0037]outl、out2、out3、out4、out5、out6 输出节点
[0038]VUffUYl第一控制开关
[0039]V2、W2、Y2第二控制开关
[0040]W3、Y3第三控制开关
[0041 ]C、Ca、Cb、Cd、Ce、Cf、Cg 电容
[0042]Scan(n_l)、Scan(n)、Scan(n+l)扫描信号
[0043]EM(n)、EM(n+l)发光信号
[0044]ECK发光时脉信号
[0045]SCK扫描时脉信号
[0046]Q(n)第一控制信号
[0047]Q(n+1)第二控制信号
[0048]VaUVbl第一节点上的信号
[0049]Va2、Vb2第二节点上的信号
[0050]tl、t2、t3 时间点
[0051]Pl第一操作阶段
[0052]P2第二操作阶段
[0053]Vth3、Vth4 临界电压
[0054]VGH第一电压信号
[0055]VGL第二电压信号
[0056]NI驱动开关
[0057]N2第一上拉开关
[0058]N3主上拉开关
[0059]N4主下拉开关
[0060]N5第一下拉开关[0061 ]N6第二下拉开关
[0062]ndl 节点
[0063]nd2、nd3 输出节点
【具体实施方式】
[0064]以下在实施方式中详细叙述本发明的详细特征以及优点,其内容足以使任何本领域的技术人员了解本发明的技术内容并据以实施,且根据本说明书所公开的内容、权利要求保护范围及附图,任何本领域的技术人员可轻易地理解本发明相关的目的及优点。以下的实施例进一步详细说明本发明的观点,但非以任何观点限制本发明的范畴。
[0065]请参照图1,图1为根据本发明一实施例所绘示的移位暂存器与信号产生电路分别提供扫描信号及发光信号的示意图。如图所示,于显示面板的栅极驱动电路10中,具有多级移位暂存器101及多级信号产生电路102,每一级移位暂存器101用以提供扫描信号给像素电路,例如第η级移位暂存器101提供扫描信号Scan(n)给像素电路,并提供控制信号Q(n)给第η级信号产生电路102,使信号产生电路102依据控制信号Q(n),提供发光信号EM(n)给像素电路。第η级移位暂存器101提供亦提供栅极驱动信号G(n)给下一级移位暂存器,以令下一级移位暂存器依据栅极驱动信号G(n)产生扫描信号Scan(n+1)、控制信号Q(n+1)及栅极驱动信号G(n+1)。像素电路依据移位暂存器101和信号产生电路102提供的扫描信号和发光信号,来驱动像素中的发光二极管,并使发光二极管依据数据电压发光。
[0066]于一个实施例中,第η级移位暂存器1I如图2Α所示,具有驱动开关N1、第一上拉开关Ν2、电容C、主上拉开关Ν3、主下拉开关Ν4、第一下拉开关Ν5及第二下拉开关Ν6。驱动开关N1、第一上拉开关Ν2、主上拉开关Ν3、主下拉开关Ν4、第一下拉开关Ν5及第二下拉开关Ν6分别具有第一端、第二端及控制端。驱动开关NI的第一端及控制端电性连接前一级移位暂存器的栅极驱动信号输出节点,以接收前一级移位暂存器输出的栅极驱动信号G(n-l)。驱动开关NI的第二端电性连接控制信号Q(n)的节点ndl。第一上拉开关N2的第一端接收时脉信号CK,第一上拉开关N2的第二端电性连接栅极驱动信号G(n)的输出节点nd2,第一上拉开关N2的控制端电性连接节点ndI。电容C的一端电性连接节点ndI,另一端电性连接输出节点nd2。主上拉开关N3的第一端接收扫描时脉信号SCK,主上拉开关N3的第二端电性连接扫描信号Scan (η)的输出节点nd3,主上拉开关N3的控制端电性连接节点ndl。
[0067]主下拉开关N4的第一端电性连接输出节点nd3,主下拉开关N4的第二端接收第二电压信号VGL,主下拉开关N4的控制端接收下拉控制信号P(n+1)。第一下拉开关N5的第一端电性连接输出节点rid2,第一下拉开关N5的第二端接收第二电压信号VGL,第一下拉开关N5的控制端接收下拉控制信号P(n)。第二下拉开关N6的第一端电性连接节点ndl,第二下拉开关N6的第二端接收第二电压信号VGL,第二下拉开关N6的控制端接收下拉控制信号P(n)。
[0068]第η级移位暂存器101的电压时序图如图2B所示,图2B为根据图2A实施例所绘示的移位暂存器的电压时序图。于时间点tl时,驱动开关NI的前一级移位暂存器输出的栅极驱动信号G(n-l)电压上升,节点ndl的电压上升,且之后节点ndl的电压会受到第一上拉开关N2的第一端接收时脉信号CK之间親合电容的親合而摆动,以及和主上拉开关N3的第一端接收扫描时脉信号SCK之间耦合电容的耦合而摆动,例如于时间点t2至时间点t3的期间。于时间点t2至时间点t3的期间,当节点ndl的控制信号Q(η)为高电压位准时,第一上拉开关Ν2和主上拉开关Ν3导通,时脉信号CK被提供至输出节点nd2,输出节点nd2输出的栅极驱动信号G(η)的电压跟着时脉信号CK摆动。扫描时脉信号SCK被提供至输出节点nd3,输出节点nd3输出的扫描信号Scan (η)的电压跟着扫描时脉信号SCK摆动。
[0069]于时间点t3时,下拉控制信号Ρ(η)的电压上升,第一下拉开关Ν5及第二下拉开关Ν6导通,节点ndl及输出节点nd2被提供第二电压信号VGL。主上拉开关Ν3不导通,输出节点nd3输出的扫描信号Scan (η)的电压不再跟着扫描时脉信号SCK摆动,直到时间点t4时,下拉控制信号P(n+1)的电压上升,主下拉开关N4导通,输出节点nd3被提供第二电压信号VGL,输出节点nd3输出的扫描信号Scan(n)的电压下降。据此,第η级移位暂存器101得以产生扫描信号Scan(n)、控制信号Q(n)及栅极驱动信号G(n),使得第η级信号产生电路102可以依据控制信号Q(n)进行作动,第n+1级移位暂存器可以依据栅极驱动信号G(n)产生作动,而像素电路依据扫描信号Scan(n)和信号产生电路102产生的发光信号,来驱动像素中的发光二极管。具体操作方式可以参考中国发明专利申请公布号CN104332182A的说明。上述的移位暂存器仅是一种可行的电路结构的例示,以下所公开的信号产生电路可搭配其他种移位暂存器,技术人员参酌本发明的内容,应该以其他移位暂存器搭配下述的信号产生电路。
[0070]其他可行的移位暂存器例如台湾发明专利公告号1511459号所公开的栅极驱动电路,或将1511459号专利中晶体管T31控制端的输出信号ST(n+l)改为输出信号ST(n+2)所实现的移位暂存器。其他移位暂存器所产生的控制信号Q(n),可符合下述信号产生器所需的信号,即可作为以下实施例中信号产生器所搭配的移位暂存器。
[0071]接下来,说明信号产生电路的电路结构。请一并参照图3A及图3B,图3A为根据本发明一实施例所绘示的信号产生电路的示意图,图3B为根据图3A实施例所绘示的信号产生电路的电压时序图。如图所示,信号产生电路20具有第一开关Tl、第二开关T2、第三开关T3、第四开关T4、第五开关T5、第六开关T6及电容Ca。第一开关Tl的第一端电性连接输出节点outl,第一开关Tl的第二端接收发光时脉信号ECK,第一开关Tl的控制端接收第一控制信号Q(n)。第二开关T2的第一端电性连接第一节点al,第二开关T2的第二端接收发光时脉信号ECK,第二开关T2的控制端接收第一控制信号Q(n)。第三开关T3的第一端和控制端接收第一电压信号VGH,第三开关T3的第二端电性连接第一节点al。第四开关T4的第一端接收第一电压信号VGH,第四开关T4的第二端电性连接输出节点outl,第四开关T4的控制端电性连接第一节点al。第五开关T5的第一端和控制端接收第一电压信号VGH,第五开关的第二端电性连接第二节点a2。第六开关T6的第一端电性连接第二节点a2,第六开关T6的第二端接收第二电压信号VGL,第六开关T6的控制端接收第二控制信号Q(n+1)。电容Ca—端电性连接第一节点al,另一端电性连接第二节点a2。
[0072]配合图3B所示的电压时序图来说,于第一操作阶段Pl中,当移位暂存器输出的第一控制信号Q(n)的电压位准上升时,第一开关Tl和第二开关T2导通,发光时脉信号ECK被提供至输出节点out I和第一节点a I,输出节点out I输出的发光信号EM (η)和第一节点a I上的电压信号下降。于图3B的电压时序图中,第一节点al上的信号以Val表示,第二节点a2上的信号以Va2表示。第一控制信号Q(n)的电压上升期间,为信号产生电路20的第一操作阶段Pl0
[0073]于第一操作阶段Pl中的时间点tl时,下一级移位暂存器输出的第二控制信号Q(n+I)的电压位准上升,第六开关T6导通,第二电压信号VGL被提供至第二节点a2。第二节点a2的电压位准下降的瞬间,电容Ca将第二节点a2的电压位准耦合至第一节点al,使第一节点al的电压位准亦瞬间下降,之后第一节点al的电压位准依据发光时脉信号ECK的电压位准被拉回。
[0074]接下来,于时间点t2时,第一控制信号Q(n)的电压位准下降,信号产生电路20执行第二操作阶段P2。此时,第一开关Tl和第二开关T2截止,第一节点al透过第三开关T3被提供第一电压信号VGH,使得电压位准上升。第四开关T4依据第一节点al上升的电压位准导通,第一电压信号VGH被提供至输出节点outl。此时,发光信号EM(n)提升至第一电压信号VGH的电压位准减掉第三开关T3的临界电压Vth3和第四开关T4的临界电压Vth4,电容Ca被施加第一节点a I上的电压位准。
[0075]于第二操作阶段P2中的时间点t3时,第二控制信号Q(n+1)的电压位准下降,第六开关T6截止,第一电压信号VGH藉由第五开关T5被提供至第二节点a2,使第二节点a2的电压位准上升。第一节点al藉由电容Ca的耦合,被第二节点a2的电压位准提升至更高的电压位准。此时,电压位准更为提升的第一节点al可以使第四开关T4在一个画面区间中维持导通,以令第一电压信号VGH被提供至输出节点outl。于一个实施例中,第六开关T6的通道宽长比大于第五开关T5的通道宽长比。据此,当第二控制信号Q(n+1)的电压位准提升时,第六开关T6可以更有效地下拉第二节点a2的电压位准。换言之,藉由第五开关T5、第六开关T6和电容Ca配合第二控制信号Q(n+1)的控制,可以提高第一节点al的电压位准,减少第一节点al的漏电流对第四开关T4的影响,进而让信号产生电路20可以在一个画面周期中完整的驱动像素电路。
[0076]接下来,请一并参照图4A与图4B,图5为根据本发明另一实施例所绘示的信号产生电路的示意图,图4B为根据图4A实施例所绘示的信号产生电路的电压时序图。如图所示,信号产生电路30具有第一开关M1、第二开关M2、第三开关M3、第四开关M4、第五开关M5、第六开关M6、第七开关M7及电容Cb。于本实施例中,第一开关Ml、第二开关M2、第三开关M3、第四开关M4、第五开关M5、第六开关M6及电容Cb与图3A所示的实施例大致上相同,不再加以赘述。与图3A的实施例不同的是,本实施例更具有第七开关M7电性连接第二节点b2。第七开关M7的第一端电性连接第二节点b2,第七开关M7的第二端接收第二电压信号VGL,第七开关M7的控制端接收第一控制信号Q(n)。
[0077]在实际的操作中,于第一操作阶段Pl中的时间点tl时,移位暂存器输出的第一控制信号Q(n)的电压位准上升,第一开关M1、第二开关M2和第七开关M7导通,发光时脉信号ECK被提供至输出节点out2和第一节点bl,输出节点out2输出的发光信号EM(n)和第一节点bl上的电压信号下降,第二电压信号VGL被提供至第二节点b2,第二节点b2上的电压信号下降。于图6中,第一节点bl上的信号以Vbl表示,第二节点b2上的信号以Vb2表示。第一控制信号Q(n)的电压上升期间,为信号产生电路30的第一操作阶段P1。
[0078]于时间点t2时,第一控制信号Q(n)的电压位准下降,信号产生电路30执行第二操作阶段P2。此时,第一开关Ml和第二开关M2截止,第一节点bl透过第三开关M3被提供第一电压信号VGH,使得电压位准上升。第四开关M4依据第一节点bl上升的电压位准导通,第一电压信号VGH被提供至输出节点out2。输出节点out2输出的发光信号EM(n)提升至第一电压信号VGH的电压位准减掉第三开关M3的临界电压Vth3和第四开关M4的临界电压Vth4,电容Cb被施加第一节点bl上的电压位准。
[0079]于第二操作阶段P2中的时间点t3时,第二控制信号Q(n+1)的电压位准下降,第六开关M6截止,第一电压信号VGH藉由第五开关M5被提供至第二节点b2,使第二节点b2的电压位准上升。第一节点bl藉由电容Cb的耦合,被第二节点b2的电压位准提升至更高的电压位准。此时,电压位准更为提升的第一节点bl可以使第四开关M4在一个画面区间中维持导通,以令第一电压信号VGH被提供至输出节点out2。
[0080]于一个实施例中,第六开关M6和第七开关M7的通道宽长比大于第五开关M5的通道宽长比。据此,当第二控制信号Q(n+1)和第一控制信号Q(n)的电压位准提升时,第六开关M6和第七开关M7可以更有效地下拉第二节点b2的电压位准。
[0081]请参照图5,图5为根据本发明再一实施例所绘示的信号产生电路的示意图,如图5所示,信号产生电路40具有第一开关X1、第二开关X2、第三开关X3、第四开关X4、第五开关X5、第六开关X6、第七开关X7及电容Cd。图5实施例的电路图与图4A所示的实施例大致上相同,与图4A实施例不同的是,第五开关X5的控制端电性连接输出节点out3。而依据图5实施例所绘示的电压时序图大致上与图4B相同,不再重复绘示。以下以图4B所示的电压时序图来说明图5实施例的运作。于第一操作阶段Pl中的时间点tl时,移位暂存器输出的第一控制信号Q(n)的电压位准上升,第一开关Xl、第二开关X2和第七开关X7导通,发光时脉信号ECK被提供至输出节点out3和第一节点dl,输出节点out3输出的发光信号EM(n)和第一节点dl上的电压信号下降,第二电压信号VGL被提供至第二节点d2,第二节点d2上的电压信号下降。于图4B中,第一节点dl上的信号如Vbl所表,第二节点d2上的信号如Vb2表示。第一控制信号Q(n)的电压上升期间,为信号产生电路40的第一操作阶段P1。
[0082]于时间点t2时,第一控制信号Q(n)的电压位准下降,信号产生电路40执行第二操作阶段P2。此时,第一开关Xl和第二开关X2截止,第一节点dl透过第三开关X3被提供第一电压信号VGH,使得电压位准上升。第四开关X4依据第一节点dl上升的电压位准导通,第一电压信号VGH被提供至输出节点out3。输出节点out3输出的发光信号EM(n)提升至第一电压信号VGH的电压位准减掉第三开关X3的临界电压Vth3和第四开关X4的临界电压Vth4,电容Cd被施加第一节点dl上的电压位准。
[0083]于第二操作阶段P2中的时间点t3时,第二控制信号Q(n+1)的电压位准下降,第六开关X6截止,第五开关X5依据输出节点out3输出的发光信号EM(n)导通,第一电压信号VGH被提供至第二节点d2,使第二节点d2的电压位准上升。第一节点dl藉由电容Cd的耦合,被第二节点d2的电压位准提升至更高的电压位准。此时,电压位准更为提升的第一节点dl可以使第四开关X4在一个画面区间中维持导通,以令第一电压信号VGH被提供至输出节点out3。
[0084]请参照图6A所示的再一个实施例,图6A为根据本发明又一实施例所绘示的信号产生电路的示意图,图6B为根据图6A实施例所绘示的信号产生电路的电压时序图。如图所示,信号产生电路50具有信号产生模块51、耦合元件Ce、第一控制开关Vl及第二控制开关V2。信号产生模块51接收发光时脉信号ECK及第一电压信号VGH,以依据第一控制信号Q(n)调整第一节点el的电压位准,并依据第一节点el的电压位准产生输出信号,如发光信号EM(n)。于一个实施例中,信号产生模块51例如是以往现有的信号产生器,于本实施例中信号产生模块51系以第一开关U1、第二开关U2、第三开关U3及第四开关U4为例来说,但并非限制信号产生模块51的电路结构。信号产生模块51中的第一开关U1、第二开关U2、第三开关U3及第四开关U4,与前述实施例的第一开关Tl、第二开关T2、第三开关T3及第四开关T4大致上相同,于此不再加以赘述。
[0085]耦合元件Ce—端电性耦接第一节点el,另一端电性耦接第二节点e2。第一控制开关Vl的第一端和控制端接收第一电压信号VGH,第一控制开关Vl的第二端电性连接第二节点e2。第二控制开关V2的第一端电性连接第二节点e2,第二控制开关V2的第二端接收第二电压信号VGL,第二控制开关V2的控制端接收第二控制信号Q(n+1)。为了在第一控制信号Q(η)的电压位准提升时,第二控制开关V2可以有效地下拉第二节点e2的电压位准,第二控制开关V2的通道宽长比大于第一控制开关Vl的通道宽长比。
[0086]配合图6B所示的电压时序图来说,于第一操作阶段Pl中,当移位暂存器输出的第一控制信号Q(ri)的电压位准上升时,信号产生模块51的第一开关Ul和第二开关U2导通,发光时脉信号ECK被提供至输出节点out4和第一节点el,输出节点out4输出的发光信号EM(n)和第一节点el上的电压信号下降。于图6B的电压时序图中,第一节点el上的信号以Vel表示,第二节点e2上的信号以Ve2表示。第一控制信号Q(n)的电压上升期间,为信号产生电路50的第一操作阶段Pl。
[0087]于第一操作阶段Pl中的时间点tl时,下一级移位暂存器输出的第二控制信号Q(n+I)的电压位准上升,第二控制开关V2导通,第二电压信号VGL被提供至第二节点e2。第二节点e2的电压位准下降的瞬间,电容Ce将第二节点e2的电压位准耦合至第一节点el,使第一节点el的电压位准亦瞬间下降,之后第一节点el的电压位准依据发光时脉信号ECK的电压位准被拉回。
[0088]接下来,于时间点t2时,第一控制信号Q(n)的电压位准下降,信号产生电路50执行第二操作阶段P2。此时,第一开关Ul和第二开关U2截止,第一节点el透过第三开关U3被提供第一电压信号VGH,使得电压位准上升。第四开关U4依据第一节点el上升的电压位准导通,第一电压信号VGH被提供至输出节点out4。此时,输出节点out4输出的发光信号EM(n)提升至第一电压信号VGH的电压位准减掉第三开关U3的临界电压Vth3和第四开关U4的临界电压Vth4,电容Ce被施加第一节点el上的电压位准。
[0089]于第二操作阶段P2中的时间点t3时,第二控制信号Q(n+1)的电压位准下降,第二控制开关V2截止,第一电压信号VGH藉由第一控制开关Vl被提供至第二节点e2,使第二节点e2的电压位准上升。第一节点el藉由电容Ce的耦合,被第二节点e2的电压位准提升至更高的电压位准。此时,第一节点el的电压位准可以使第四开关U4在一个画面区间中导通,以令输出节点out4可以完整的输出发光信号EM(n)。于一个实施例中,第二控制开关V2的通道宽长比大于第一控制开关Vl的通道宽长比。据此,当第二控制信号Q(n+1)的电压位准提升时,第二控制开关V2可以更有效地下拉第二节点e2的电压位准。换言之,藉由第一控制开关V1、第二控制开关V2和电容Ce配合第二控制信号Q(n+1)的控制,可以提高第一节点el的电压位准,减少第一节点el的漏电流对第四开关U4的影响,进而让信号产生电路50可以在一个画面周期中完整的驱动像素电路。
[0090]其他减少信号产生器中部分开关漏电流的情形,如图7A所示。请一并参照图7A和图7B,图7A为根据本发明又一实施例所绘示的信号产生电路的示意图。图7B为根据图7A实施例所绘示的信号产生电路的电压时序图。如图所示,信号产生电路60具有信号产生模块61、耦合元件Cf、第一控制开关Wl、第二控制开关W2及第三控制开关W3。信号产生模块61接收发光时脉信号ECK及第一电压信号VGH,以依据第一控制信号Q(n)调整第一节点fl的电压位准,并依据第一节点fl的电压位准产生输出信号,如发光信号EM(n)。于一个实施例中,信号产生模块61例如是以往现有的信号产生器,于本实施例中信号产生模块61系以第一开关U1、第二开关U2、第三开关U3及第四开关U4为例来说,但并非限制信号产生模块61的电路结构。信号产生模块61中的第一开关U1、第二开关U2、第三开关U3及第四开关U4,与前述实施例的第一开关Tl、第二开关T2、第三开关T3及第四开关T4大致上相同,于此不再加以赘述。
[0091]耦合元件Cf一端电性耦接第一节点fl,另一端电性耦接第二节点f2。第一控制开关町的第一端和控制端接收第一电压信号VGH,第一控制开关Wl的第二端电性连接第二节点f2。第二控制开关W2的第一端电性连接第二节点f2,第二控制开关W2的第二端接收第二电压信号VGL,第二控制开关W2的控制端接收第二控制信号Q(n+1)。第三控制开关W3的第一端电性连接第二节点f2,第三控制开关W3的第二端接收第二电压信号VGL,第三控制开关W3的控制端接收第一控制信号Q(n)。为了在第一控制信号Q(n)的电压位准提升时,第二控制开关W2可以有效地下拉第二节点f2的电压位准,第二控制开关W2的通道宽长比大于第一控制开关Wl的通道宽长比。
[0092]在实际的操作中,于第一操作阶段Pl中的时间点tl时,移位暂存器输出的第一控制信号Q(n)的电压位准上升,第一开关U1、第二开关U2和第三控制开关W3导通,发光时脉信号ECK被提供至输出节点out5和第一节点fl,输出节点out5输出的发光信号EM(n)和第一节点Π上的电压信号下降,第二电压信号VGL被提供至第二节点f2,第二节点f2上的电压信号下降。于图7B中,第一节点fl上的信号以Vfl表示,第二节点f2上的信号以Vf2表示。第一控制信号Q(n)的电压上升期间,为信号产生电路60的第一操作阶段P1。
[0093]于时间点t2时,第一控制信号Q(n)的电压位准下降,信号产生电路60执行第二操作阶段P2。此时,第一开关Ul和第二开关U2截止,第一节点fl透过第三开关U3被提供第一电压信号VGH,使得电压位准上升。第四开关U4依据第一节点fl上升的电压位准导通,第一电压信号VGH被提供至输出节点out5。输出节点out5输出的发光信号EM(n)提升至第一电压信号VGH的电压位准减掉第三开关U3的临界电压Vth3和第四开关U4的临界电压Vth4,电容Cf被施加第一节点fl上的电压位准。
[0094]于第二操作阶段P2中的时间点t3时,第二控制信号Q(n+1)的电压位准下降,第二控制开关W2截止,第一电压信号VGH藉由第一控制开关Wl被提供至第二节点f2,使第二节点f2的电压位准上升。第一节点fl藉由电容Cf的耦合,被第二节点f2的电压位准提升至更高的电压位准。此时,电压位准更为提升的第一节点f I可以使第四开关U4在一个画面区间中维持导通,以令第一电压信号VGH被提供至输出节点out5。
[0095]于一个实施例中,第二控制开关W2和第三控制开关W3的通道宽长比大于第一控制开关Wl的通道宽长比。据此,当第二控制信号Q(n+1)和第一控制信号Q(n)的电压位准提升时,第二控制开关W2和第三控制开关W3可以更有效地下拉第二节点f2的电压位准。
[0096]接下来请参照图8,图8为根据本发明又一实施例所绘示的信号产生电路的示意图,如图8所示,信号产生电路70具有信号产生模块71、耦合元件Cg、第一控制开关Y1、第二控制开关Y2及第三控制开关Y3,其中信号产生模块71、耦合元件Cg、第二控制开关Y2及第三控制开关Y3与前一个实施例的信号产生模块61、耦合元件Cf、第二控制开关W2及第三控制开关W3大致上相同,不再加以赘述。
[°097 ]与前一个实施例不同的是,第一控制开关YI的控制端电性连接输出节点out6。图8实施例的电压时序图大致上与图7B相同,不再重复绘示。以下以图7B所示的电压时序图来说明图8实施例的运作。于第一操作阶段Pl中的时间点tl时,移位暂存器输出的第一控制信号QU)的电压位准上升,第一开关U1、第二开关U2和第三控制开关Y3导通,发光时脉信号ECK被提供至输出节点out6和第一节点gl,输出节点out6输出的发光信号EM(n)和第一节点gl上的电压信号下降,第二电压信号VGL被提供至第二节点g2,第二节点g2上的电压信号下降。于图7B中,第一节点gl上的信号如Vfl所表,第二节点g2上的信号如Vf2表示。第一控制信号Q(n)的电压上升期间,为信号产生电路70的第一操作阶段P1。
[0098]于时间点t2时,第一控制信号Q(n)的电压位准下降,信号产生电路70执行第二操作阶段P2。此时,第一开关Ul和第二开关U2截止,第一节点gl透过第三开关U3被提供第一电压信号VGH,使得电压位准上升。第四开关U4依据第一节点gl上升的电压位准导通,第一电压信号VGH被提供至输出节点out6。输出节点out6输出的发光信号EM(n)提升至第一电压信号VGH的电压位准减掉第三开关U3的临界电压Vth3和第四开关U4的临界电压Vth4,电容Cg被施加第一节点gl上的电压位准。
[0099]于第二操作阶段P2中的时间点t3时,第二控制信号Q(n+1)的电压位准下降,第二控制开关Y2截止,第一控制开关Yl依据输出节点out6输出的发光信号EM(n)导通,第一电压信号VGH被提供至第二节点g2,使第二节点g2的电压位准上升。第一节点gl藉由电容Cg的耦合,被第二节点g2的电压位准提升至更高的电压位准。此时,第一节点gl的电压位准提升,使得第四开关U4在一个画面区间中完整地导通,输出节点out6完整地输出发光信号EM(n)。
[0100]为了更清楚地说明适用于信号产生电路的信号产生方法,请一并参照图3A与图9,图9为根据本发明一实施例所绘示的信号产生方法的步骤流程图。如图所示,于步骤S601中,信号产生电路20依据第一控制信号Q(n),提供发光时脉信号ECK至第一节点al及输出节点out,输出节点out用以输出驱动信号,如发光信号EM(n)。于步骤S603中,信号产生电路20依据第一控制信号Q(n),提供第一电压信号VGH至第一节点al。于步骤S605中,依据第一节点al的电压位准,提供第一电压信号VGH至输出节点out。于步骤S607中,依据第二控制信号Q(n+1),提供第一电压信号VGH至第二节点a2。于步骤S609中,以第二节点a2的电压位准,耦合第一节点al的电压位准。
[0101]于一个实施例中,当第一控制信号Q(n)为高电压位准时,信号产生电路20提供发光时脉信号ECK至第一节点al及输出节点out。当第一控制信号Q(n)为低电压位准时,提供第一电压信号VGH至第一节点al。于另一个实施例中,信号产生方法更包括依据第二控制信号Q(n+1)提供第二电压信号VGL至第二节点a2的步骤,且其中当第二控制信号Q(n+1)为高电压位准时,提供第二电压信号VGL至第二节点a2,当第二控制信号Q(n+1)为低电压位准时,提供第一电压信号VGH至第二节点a2。本实施例所述的信号产生方法实际上均已经公开在前述记载的实施例中,本实施例在此不重复说明。
[0102]综合以上所述,本发明实施例提供一种信号产生电路及其方法,藉由将第二节点的电压位准耦合至第一节点,使得在第一控制信号的电压位准下降后,第一节点的电压位准还可以更为提升,进而减少第一节点的漏电流,影响信号产生电路输出信号。换言之,信号产生电路能依据第一节点的电压位准,足够在一个画面周期内输出发光信号给像素电路,藉以解决现有的信号产生电路中部分的开关会漏电流而造成像素电路无法在一个画面周期中完整的驱动像素的问题。
[0103]虽然本发明以前述的实施例公开如上,但其并非用以限定本发明。在不脱离本发明的精神和范围内,所为的更动与修改,均属本发明的专利保护范围。关于本发明所界定的保护范围请参考所附的权利要求书。
【主权项】
1.一种信号产生电路,其特征在于,包括: 一第一开关,该第一开关的一第一端电性连接一输出节点,该第一开关的一第二端用以接收一发光时脉信号,该第一开关的一控制端用以接收一第一控制信号; 一第二开关,该第二开关的一第一端电性连接一第一节点,该第二开关的一第二端用以接收该发光时脉信号,该第二开关的一控制端用以接收该第一控制信号; 一第三开关,该第三开关的一第一端和一控制端用以接收一第一电压信号,该第三开关的一第二端电性连接该第一节点; 一第四开关,该第四开关的一第一端用以接收该第一电压信号,该第四开关的一第二端电性连接该输出节点,该第四开关的一控制端电性连接该第一节点; 一第五开关,该第五开关的一第一端用以接收该第一电压信号,该第五开关的一第二端电性连接一第二节点; 一第六开关,该第六开关的一第一端电性连接该第二节点,该第六开关的一第二端用以接收一第二电压信号,该第六开关的一控制端用以接收一第二控制信号;以及一电容,一端电性连接该第一节点,另一端电性连接该第二节点。2.如权利要求1所述的信号产生电路,其特征在于,该第五开关的一控制端用以接收该第一电压信号。3.如权利要求1所述的信号产生电路,其特征在于,该第五开关的一控制端电性连接该输出节点。4.如权利要求1所述的信号产生电路,其特征在于,该第六开关的通道宽长比大于该第五开关的通道宽长比。5.如权利要求1所述的信号产生电路,其特征在于,还包含一第七开关,该第七开关的一第一端电性连接该第二节点,该第七开关的一第二端用以接收该第二电压信号,该第七开关的一控制端用以接收该第一控制信号。6.如权利要求5所述的信号产生电路,其特征在于,该第七开关的通道宽长比大于该第五开关的通道宽长比。7.一种信号产生电路,其特征在于,包括: 一信号产生模块,用以接收一发光时脉信号及一第一电压信号,用以依据一第一控制信号调整一第一节点的电压位准,并依据该第一节点的电压位准产生一输出信号; 一耦合元件,其一端电性耦接该第一节点,其另一端电性耦接一第二节点; 一第一控制开关,用以接收该第一电压信号,用以提升该第二节点的电压位准;以及一第二控制开关,用以接收一第二电压信号,用以依据一第二控制信号下拉该第二节点的电压位准。8.如权利要求7所述的信号产生电路,其特征在于,该第一控制开关的栅极用以接收该输出信号或者用以接收该第一电压信号。9.如权利要求7所述的信号产生电路,其特征在于,还包含一第三控制开关,该第三控制开关用以接收该第二电压信号,用以依据该第一控制信号下拉该第二节点的电压位准。10.如权利要求7所述的信号产生电路,其特征在于,该第三控制开关的通道宽长比大于该第一控制开关的通道宽长比。11.一种信号产生方法,适用于一信号产生电路,该信号产生电路用以提供一驱动信号,该信号产生方法包括: 依据一第一控制信号,提供一发光时脉信号至一第一节点及一输出节点,该输出节点用以输出该驱动信号; 依据该第一控制信号,提供一第一电压信号至该第一节点; 依据该第一节点的电压位准,提供该第一电压信号至该输出节点; 依据一第二控制信号,提供该第一电压信号至一第二节点;以及 以该第二节点的电压位准,耦合该第一节点的电压位准。12.如权利要求11所述的信号产生方法,其特征在于,当该第一控制信号为高电压位准时,提供该发光时脉信号至该第一节点及该输出节点,当该第一控制信号为低电压位准时,提供该第一电压信号至该第一节点。13.如权利要求11所述的信号产生方法,其特征在于,还包括依据该第二控制信号提供一第二电压信号至该第二节点。14.如权利要求13所述的信号产生方法,其特征在于,当该第二控制信号为高电压位准时,提供该第二电压信号至该第二节点,当该第二控制信号为低电压位准时,提供该第一电压信号至该第二节点。15.如权利要求13所述的信号产生方法,其特征在于,于依据该第一控制信号,提供该发光时脉信号至该第一节点及该输出节点的步骤中,包括依据该第一控制信号,提供该第二电压信号至该第二节点。
【文档编号】G09G3/32GK106057124SQ201610553293
【公开日】2016年10月26日
【申请日】2016年7月14日
【发明人】黄建中
【申请人】友达光电股份有限公司