扫描驱动电路及具有该电路的平面显示装置的制造方法

文档序号:10727013阅读:287来源:国知局
扫描驱动电路及具有该电路的平面显示装置的制造方法
【专利摘要】本发明公开了一种扫描驱动电路及平面显示装置,扫描驱动电路包括级联的多个扫描驱动单元,每一扫描驱动单元包括第一及第二输入电路接收第一时钟信号及驱动信号并输出第一及第二输入信号;下拉电路接收第二时钟信号并输出下拉信号及对下拉控制信号点进行下拉或充电;第一及第二控制电路接收第一及第二输入信号对第一及第二上拉控制信号点充电,或接收下拉信号对第一及第二上拉控制信号点下拉;第一输出电路接收第三时钟信号产生第一扫描驱动信号给第一扫描线来驱动像素单元;第二输出电路接收第四时钟信号产生第二扫描驱动信号给第二扫描线来驱动像素单元,以此实现简化平面显示装置的电路,节省空间,进而利于平面显示装置的窄边框设计。
【专利说明】
扫描驱动电路及具有该电路的平面显示装置
技术领域
[0001]本发明涉及显示技术领域,特别是涉及一种扫描驱动电路及具有该电路的平面显示装置。【背景技术】
[0002]目前的平面显示装置中采用扫描驱动电路,也就是利用现有薄膜晶体管平面显示器阵列制程将扫描驱动电路制作在阵列基板上,实现对逐行扫描的驱动方式。现有的平面显示装置中每一扫描驱动电路仅驱动一条扫描线,而一般平面显示装置中设置诸多条扫描线,这将需要设计诸多扫描驱动电路,势必使得电路设计复杂,且占用空间,不利于平面显示装置的窄边框设计。
【发明内容】

[0003]本发明主要解决的技术问题是提供一种扫描驱动电路及具有该电路的平面显示装置,以简化平面显示装置的电路,节省空间,进而利于平面显示装置的窄边框设计。
[0004]为解决上述技术问题,本发明采用的一个技术方案是:提供一种扫描驱动电路,所述扫描驱动电路包括级联的多个扫描驱动单元,每一所述扫描驱动单元包括:
[0005]第一输入电路,用于接收第一时钟信号及驱动信号并输出第一输入信号;
[0006]第二输入电路,用于接收第一时钟信号及驱动信号并输出第二输入信号;
[0007]下拉电路,用于接收第二时钟信号并输出下拉信号及根据所述第二时钟信号对下拉控制信号点进行下拉或充电;
[0008]第一控制电路,用于从所述第一输入电路接收所述第一输入信号并根据所述第一输入信号对第一上拉控制信号点进行充电,或者从所述下拉电路接收所述下拉信号并根据所述下拉信号对所述第一上拉控制信号点进行下拉;
[0009]第二控制电路,用于从所述第二输入电路接收所述第二输入信号并根据所述第二输入信号对第二上拉控制信号点进行充电,或者从所述下拉电路接收所述下拉信号并根据所述下拉信号对所述第二上拉控制信号点进行下拉;
[0010]第一输出电路,用于接收第三时钟信号并根据所述第三时钟信号产生第一扫描驱动信号输出给第一扫描线来驱动像素单元;及
[0011]第二输出电路,用于接收第四时钟信号并根据所述第四时钟信号产生第二扫描驱动信号输出给第二扫描线来驱动像素单元。
[0012]其中,所述第一输入电路包括第一可控开关,所述第一可控开关的控制端接收所述第一时钟信号,所述第一可控开关的第一端接收所述驱动信号,所述第一可控开关的第二端连接所述下拉电路及所述第一控制电路。
[0013]其中,所述下拉电路包括第二至第八可控开关及第一电容,所述第二可控开关的控制端连接所述第一可控开关的第二端、所述第三可控开关的第一端及所述第一控制电路,所述第二可控开关的第一端接收关闭电压端信号,所述第二可控开关的第二端连接所述第三可控开关的控制端、所述第四可控开关的控制端、所述第七可控开关的控制端、所述第八可控开关的控制端、所述第五可控开关的第一端及所述第六可控开关的第二端,所述第三可控开关的第二端连接所述第四可控开关的第一端、所述第七可控开关的第二端及所述第八可控开关的第一端,所述第四可控开关的第二端连接所述第五可控开关的控制端、 所述第二输入电路及所述第二控制电路,所述第五可控开关的第二端接收所述关闭电压端信号,所述第六可控开关的控制端接收所述第二时钟信号,所述第六可控开关的第一端接收开启电压端信号,所述第七可控开关的第一端连接所述第一输出电路,所述第八可控开关的第二端连接所述第二输出电路,所述第一电容连接在所述第六可控开关的第一端与第二端之间。
[0014]其中,所述第一控制电路包括第九可控开关,所述第九可控开关的控制端接收所述开启电压端信号,所述第九可控开关的第一端连接所述第二可控开关的控制端及所述第三可控开关的第一端,所述第九可控开关的第二端连接所述第一输出电路。
[0015]其中,所述第一输出电路包括第十可控开关及第二电容,所述第十可控开关的控制端连接所述第九可控开关的第二端,所述第十可控开关的第一端接收所述第三时钟信号,所述第十可控开关的第二端连接所述第一扫描线及所述第七可控开关的第一端,所述第二电容连接在所述第十可控开关的控制端与第二端之间。
[0016]其中,所述第二输入电路包括第十一可控开关,所述第十一可控开关的控制端接收所述第一时钟信号,所述第十一可控开关的第一端接收所述驱动信号,所述第十一可控开关的第二端连接所述第五可控开关的控制端。
[0017]其中,所述第二控制电路包括第十二可控开关,所述第十二可控开关的控制端接收所述开启电压端信号,所述第十二可控开关的第一端连接所述第四可控开关的第二端及所述第五可控开关的控制端,所述第十二可控开关的第二端连接所述第二输出电路。
[0018]其中,所述第二输出电路包括第十三可控开关及第三电容,所述第十三可控开关的控制端连接所述第十二可控开关的第二端,所述第十三可控开关的第一端连接所述第二扫描线及所述第八可控开关的第二端,所述第十三可控开关的第二端接收所述第四时钟信号,所述第三电容连接在所述第十三可控开关的控制端与第一端之间。
[0019]其中,所述第一至第十三可控开关为N型薄膜晶体管,所述第一至第十三可控开关的控制端、第一端及第二端分别对应所述N型薄膜晶体管的栅极、漏极及源极;或者所述第一至第十三可控开关为P型薄膜晶体管,所述第一至第十三可控开关的控制端、第一端及第二端分别对应所述P型薄膜晶体管的栅极、漏极及源极。
[0020]为解决上述技术问题,本发明采用的另一个技术方案是:提供一种平面显示装置, 所述平面显示装置包括如上述任一所述的扫描驱动电路。
[0021]本发明的有益效果是:区别于现有技术的情况,本发明的本发明的扫描驱动电路通过第一及第二输入电路及第一及第二控制电路来对第一及第二上拉控制信号点进行充电,并通过设置一个下拉电路来实现对下拉控制信号点的下拉控制,通过第一及第二输出电路输出第一及第二扫描驱动信号分别提供给第一及第二扫描线来驱动对应的像素单元, 以此实现简化平面显示装置的电路,节省空间,进而利于平面显示装置的窄边框设计。【附图说明】
[0022]图1是现有技术中扫描驱动电路的一个扫描驱动单元的电路图;[〇〇23]图2是现有技术中扫描驱动单元的工作时序图;
[0024]图3是本发明的扫描驱动电路的一个扫描驱动单元的第一实施例的电路图;
[0025]图4是图3的扫描驱动单元的双驱的工作时序图;
[0026]图5是图3的扫描驱动单元的隔行扫描的工作时序图;
[0027]图6是图3的扫描驱动单元的双驱的软件仿真结果图;
[0028]图7是图3的扫描驱动单元的隔行扫描的软件仿真结果图;[〇〇29]图8是本发明的扫描驱动电路的一个扫描驱动单元的第二实施例的 [〇〇3〇] 电路图;[〇〇31]图9是本发明的平面显示装置的示意图。【具体实施方式】
[0032]请参阅图1,现有技术中平面显示装置中设置有若干条扫描线,也就需要对应这些扫描线设置相应的扫描驱动单元,而现有的每一扫描驱动单元仅驱动一条扫描线,每一扫描驱动单元包括输入电路10、下拉电路20、控制电路30及输出电路40,这将使得平面显示装置中的电路设计复杂。请继续参阅图2,图2为现有技术中扫描驱动单元的工作时序图。其中,当时钟信号CK1的高电平来临时,驱动信号STV通过薄膜晶体管T1和T5对上拉控制信号点Q1进行充电,上拉控制信号点Q1被充至高电平,电容C1维持高电平;同时,上拉控制信号点Q1通过对薄膜晶体管T3的控制,实现对下拉控制信号点P1的下拉控制,电容C2维持低电平;此时,薄膜晶体管T2和T7处于关闭状态;当时钟信号CK3的高电平来临时,扫描线Gatel 输出高电平信号,即产生了本级的栅极驱动信号,当时钟信号CK3变成低电平后,时钟信号 CK4的高电平信号来临,此时,薄膜晶体管T4导通,下拉控制信号点P1被充至高电平,电容C2 维持高电平;之后,薄膜晶体管T2和T7导通,上拉控制信号点Q1被下拉至低电平,扫描线 Gatel的输出信号被下拉至低电平,整个电路处于稳定状态,其余扫描驱动电路的工作原理与上述相同,在此不再赘述。
[0033]请参阅图3,是本发明的扫描驱动电路的一个扫描驱动单元的第一实施例的电路图。在本实施方式中,仅以一个扫描驱动单元为例进行说明。如图3所示,本发明的扫描驱动电路包括级联的多个扫描驱动单元,每一所述扫描驱动单元包括:
[0034]第一输入电路100,用于接收第一时钟信号及驱动信号并输出第一输入信号;[〇〇35]第二输入电路500,用于接收第一时钟信号及驱动信号并输出第二输入信号;[〇〇36]下拉电路200,用于接收第二时钟信号并输出下拉信号及根据所述第二时钟信号对下拉控制信号点进行下拉或充电;[〇〇37]第一控制电路300,用于从所述第一输入电路100接收所述第一输入信号并根据所述第一输入信号对第一上拉控制信号点进行充电,或者从所述下拉电路200接收所述下拉信号并根据所述下拉信号对所述第一上拉控制信号点进行下拉;[〇〇38]第二控制电路600,用于从所述第二输入电路500接收所述第二输入信号并根据所述第二输入信号对第二上拉控制信号点进行充电,或者从所述下拉电路200接收所述下拉信号并根据所述下拉信号对所述第二上拉控制信号点进行下拉;[〇〇39]第一输出电路400,用于接收第三时钟信号并根据所述第三时钟信号产生第一扫描驱动信号输出给第一扫描线来驱动像素单元;及
[0040]第二输出电路700,用于接收第四时钟信号并根据所述第四时钟信号产生第二扫描驱动信号输出给第二扫描线来驱动像素单元。
[0041]具体地,所述第一输入电路100包括第一可控开关T1,所述第一可控开关T1的控制端接收所述第一时钟信号,所述第一可控开关T1的第一端接收所述驱动信号,所述第一可控开关T1的第二端连接所述下拉电路200及所述第一控制电路300。[〇〇42]所述下拉电路200包括第二至第八可控开关T2-T8及第一电容C1,所述第二可控开关T2的控制端连接所述第一可控开关T1的第二端、所述第三可控开关T3的第一端及所述第一控制电路300,所述第二可控开关T2的第一端接收关闭电压端信号VGL,所述第二可控开关T2的第二端连接所述第三可控开关T3的控制端、所述第四可控开关T4的控制端、所述第七可控开关T7的控制端、所述第八可控开关T8的控制端、所述第五可控开关T5的第一端及所述第六可控开关T6的第二端,所述第三可控开关T3的第二端连接所述第四可控开关T4的第一端、所述第七可控开关T7的第二端及所述第八可控开关T8的第一端,所述第四可控开关T4的第二端连接所述第五可控开关T5的控制端、所述第二输入电路500及所述第二控制电路600,所述第五可控开关T5的第二端接收所述关闭电压端信号VGL,所述第六可控开关 T6的控制端接收所述第二时钟信号,所述第六可控开关T6的第一端接收开启电压端信号 VGH,所述第七可控开关T7的第一端连接所述第一输出电路400,所述第八可控开关T8的第二端连接所述第二输出电路700,所述第一电容C1连接在所述第六可控开关T6的第一端与第二端之间。[〇〇43]所述第一控制电路300包括第九可控开关T9,所述第九可控开关T9的控制端接收所述开启电压端信号VGH,所述第九可控开关T9的第一端连接所述第二可控开关T2的控制端及所述第三可控开关T3的第一端,所述第九可控开关T9的第二端连接所述第一输出电路 400 〇
[0044]所述第一输出电路400包括第十可控开关T10及第二电容C2,所述第十可控开关 T10的控制端连接所述第九可控开关T9的第二端,所述第十可控开关T10的第一端接收所述第三时钟信号,所述第十可控开关T10的第二端连接所述第一扫描线及所述第七可控开关 T7的第一端,所述第二电容C2连接在所述第十可控开关T10的控制端与第二端之间。[〇〇45]所述第二输入电路500包括第十一可控开关T11,所述第十一可控开关T11的控制端接收所述第一时钟信号,所述第十一可控开关T11的第一端接收所述驱动信号,所述第十一可控开关n 1的第二端连接所述第五可控开关T5的控制端。
[0046]所述第二控制电路600包括第十二可控开关T12,所述第十二可控开关T12的控制端接收所述开启电压端信号VGH,所述第十二可控开关T12的第一端连接所述第四可控开关 T4的第二端及所述第五可控开关T5的控制端,所述第十二可控开关T12的第二端连接所述第二输出电路700。[〇〇47]所述第二输出电路700包括第十三可控开关T13及第三电容C3,所述第十三可控开关T13的控制端连接所述第十二可控开关T12的第二端,所述第十三可控开关T13的第一端连接所述第二扫描线及所述第八可控开关T8的第二端,所述第十三可控开关T13的第二端接收所述第四时钟信号,所述第三电容C3连接在所述第十三可控开关T13的控制端与第一端之间。
[0048]在本实施例中,所述第一至第十三可控开关T1-T13为N型薄膜晶体管,所述第一至第十三可控开关T1-T13的控制端、第一端及第二端分别对应所述N型薄膜晶体管的栅极、漏极及源极。
[0049]具体地,所述第一时钟信号为第一时钟信号CK1,所述第二时钟信号为第二时钟信号CK4,所述第三时钟信号为第三时钟信号CK2,所述第四时钟信号为第四时钟信号CK3,所述第一上拉控制信号点为上拉控制信号点Q1,所述第二上拉控制信号点为上拉控制信号点 Q2,下拉控制信号点为下拉控制信号点P12,驱动信号为驱动信号STV,第一扫描线为扫描线 Gatel,第二扫描线为扫描线Gate2。
[0050]请参阅图4至图7,是本发明扫描驱动电路的工作时序图及软件仿真图。根据图4至图7可以得到所述扫描驱动电路的工作原理如下:下面以一个扫描驱动单元为例进行说明。 当第一时钟信号CK1的高电平来临时,第一可控开关T1及第二可控开关T2导通,第九可控开关T9的控制端一直接收开启电压端信号VGH的高电平而处于导通状态,此时驱动信号STV通过第一可控开关T1和第九可控开关T9对第一上拉控制信号点Q1进行充电,第一上拉控制信号点Q1被充至高电平,第二电容C2维持高电平;当所述第一时钟信号CK1的高电平来临时, 第十一可控开关T11及第五可控开关T5导通,第十二可控开关T12的控制端一直接收开启电压端信号VGH的高电平而处于导通状态,驱动信号STV通过第十一可控开关T11和第十二可控开关T12对第二上拉控制信号点Q2进行充电,第二上拉控制信号点Q2被充至高电平,第三电容C3维持高电平。当第二时钟信号CK4的低电平来临时,第六可控开关T6截止,因为第二可控开关T2及第五可控开关T5均处于导通状态,第一上拉控制信号点Q1、第二上拉控制信号点Q2及下拉控制信号点P12均被下拉至低电平,第一电容C1维持低电平,此时,第三可控开关T3、第七可控开关T7、第四可控开关T4和第八可控开关T8的控制端均接收低电平信号而截止。
[0051]当第三时钟信号CK2的高电平来临时,因为第十可控开关T10处于导通状态,因此第一扫描线Gatel输出高电平信号,即产生了第一级的栅极驱动信号并提供给对应的像素单元;当第四时钟信号CK3的高电平来临时,因为第十三可控开关T13处于导通状态,因此第二扫描线Gate2输出高电平信号,即产生了第二级的栅极驱动信号对应的像素单元。[〇〇52]当第二时钟信号CK4的高电平来临时,第六可控开关T6导通,下拉控制信号点P12 被充至高电平,第一电容C1维持高电平;之后,第三可控开关T3、第七可控开关T7、第四可控开关T4和第八可控开关T8的控制端均接收高电平信号而导通,第一上拉控制信号点Q1和第二上拉控制信号点Q2被下拉至低电平并稳定在低电平,第一扫描线Gatel和第二扫描线 Gate2输出的扫描驱动信号被下拉至低电平并提供给对应的像素单元,此时,所述扫描驱动单元工作结束,整个电路处于稳定状态。其余扫描驱动单元的工作原理与上述相同,在此不再赘述。
[0053]请参阅图8,是本发明的扫描驱动电路的一个扫描驱动单元的第二实施例的电路图。所述扫描驱动单元的第二实施例与上述扫描驱动单元的第一实施例的区别之处在于: 所述第一至第十三可控开关T1-T13为P型薄膜晶体管,所述第一至第十三可控开关T1-T13 的控制端、第一端及第二端分别对应所述P型薄膜晶体管的栅极、漏极及源极。在其他实施例中,所述第一至第十三可控开关也可为其他类型的开关,只要能实现本发明的目的即可。 [〇〇54]请参阅图9,为本发明一种平面显示装置的示意图。所述平面显示装置包括前述的扫描驱动电路,所述扫描驱动电路设置在所述平面显示装置的两端,所述平面显示装置中的其他器件及功能与现有平面显示装置中的器件及功能相同,在此不再赘述。其中,所述平面显示装置为IXD或OLED。
[0055]本发明的扫描驱动电路通过第一及第二输入电路及第一及第二控制电路来对第一及第二上拉控制信号点进行充电,并通过设置一个下拉电路来实现对下拉控制信号点的下拉控制,通过第一及第二输出电路输出第一及第二扫描驱动信号分别提供给第一及第二扫描线来驱动对应的像素单元,以此实现简化平面显示装置的电路,节省空间,进而利于平面显示装置的窄边框设计。
[0056]以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。
【主权项】
1.一种扫描驱动电路,其特征在于,所述扫描驱动电路包括级联的多个扫描驱动单元, 每一所述扫描驱动单元包括:第一输入电路,用于接收第一时钟信号及驱动信号并输出第一输入信号;第二输入电路,用于接收第一时钟信号及驱动信号并输出第二输入信号;下拉电路,用于接收第二时钟信号并输出下拉信号及根据所述第二时钟信号对下拉控 制信号点进行下拉或充电;第一控制电路,用于从所述第一输入电路接收所述第一输入信号并根据所述第一输入 信号对第一上拉控制信号点进行充电,或者从所述下拉电路接收所述下拉信号并根据所述 下拉信号对所述第一上拉控制信号点进行下拉;第二控制电路,用于从所述第二输入电路接收所述第二输入信号并根据所述第二输入 信号对第二上拉控制信号点进行充电,或者从所述下拉电路接收所述下拉信号并根据所述 下拉信号对所述第二上拉控制信号点进行下拉;第一输出电路,用于接收第三时钟信号并根据所述第三时钟信号产生第一扫描驱动信 号输出给第一扫描线来驱动像素单元;及第二输出电路,用于接收第四时钟信号并根据所述第四时钟信号产生第二扫描驱动信 号输出给第二扫描线来驱动像素单元。2.根据权利要求1所述的扫描驱动电路,其特征在于,所述第一输入电路包括第一可控 开关,所述第一可控开关的控制端接收所述第一时钟信号,所述第一可控开关的第一端接 收所述驱动信号,所述第一可控开关的第二端连接所述下拉电路及所述第一控制电路。3.根据权利要求2所述的扫描驱动电路,其特征在于,所述下拉电路包括第二至第八可 控开关及第一电容,所述第二可控开关的控制端连接所述第一可控开关的第二端、所述第 三可控开关的第一端及所述第一控制电路,所述第二可控开关的第一端接收关闭电压端信 号,所述第二可控开关的第二端连接所述第三可控开关的控制端、所述第四可控开关的控 制端、所述第七可控开关的控制端、所述第八可控开关的控制端、所述第五可控开关的第一 端及所述第六可控开关的第二端,所述第三可控开关的第二端连接所述第四可控开关的第 一端、所述第七可控开关的第二端及所述第八可控开关的第一端,所述第四可控开关的第 二端连接所述第五可控开关的控制端、所述第二输入电路及所述第二控制电路,所述第五 可控开关的第二端接收所述关闭电压端信号,所述第六可控开关的控制端接收所述第二时 钟信号,所述第六可控开关的第一端接收开启电压端信号,所述第七可控开关的第一端连 接所述第一输出电路,所述第八可控开关的第二端连接所述第二输出电路,所述第一电容 连接在所述第六可控开关的第一端与第二端之间。4.根据权利要求3所述的扫描驱动电路,其特征在于,所述第一控制电路包括第九可控 开关,所述第九可控开关的控制端接收所述开启电压端信号,所述第九可控开关的第一端 连接所述第二可控开关的控制端及所述第三可控开关的第一端,所述第九可控开关的第二 端连接所述第一输出电路。5.根据权利要求4所述的扫描驱动电路,其特征在于,所述第一输出电路包括第十可控 开关及第二电容,所述第十可控开关的控制端连接所述第九可控开关的第二端,所述第十 可控开关的第一端接收所述第三时钟信号,所述第十可控开关的第二端连接所述第一扫描 线及所述第七可控开关的第一端,所述第二电容连接在所述第十可控开关的控制端与第二端之间。6.根据权利要求5所述的扫描驱动电路,其特征在于,所述第二输入电路包括第十一可 控开关,所述第十一可控开关的控制端接收所述第一时钟信号,所述第十一可控开关的第 一端接收所述驱动信号,所述第十一可控开关的第二端连接所述第五可控开关的控制端。7.根据权利要求6所述的扫描驱动电路,其特征在于,所述第二控制电路包括第十二可 控开关,所述第十二可控开关的控制端接收所述开启电压端信号,所述第十二可控开关的 第一端连接所述第四可控开关的第二端及所述第五可控开关的控制端,所述第十二可控开 关的第二端连接所述第二输出电路。8.根据权利要求7所述的扫描驱动电路,其特征在于,所述第二输出电路包括第十三可 控开关及第三电容,所述第十三可控开关的控制端连接所述第十二可控开关的第二端,所 述第十三可控开关的第一端连接所述第二扫描线及所述第八可控开关的第二端,所述第十 三可控开关的第二端接收所述第四时钟信号,所述第三电容连接在所述第十三可控开关的 控制端与第一端之间。9.根据权利要求8所述的扫描驱动电路,其特征在于,所述第一至第十三可控开关为N 型薄膜晶体管,所述第一至第十三可控开关的控制端、第一端及第二端分别对应所述N型薄 膜晶体管的栅极、漏极及源极;或者所述第一至第十三可控开关为P型薄膜晶体管,所述第 一至第十三可控开关的控制端、第一端及第二端分别对应所述P型薄膜晶体管的栅极、漏极 及源极。10.—种平面显示装置,其特征在于,所述平面显示装置包括如权利要求1-9任一所述 的扫描驱动电路。
【文档编号】G09G3/36GK106098016SQ201610717822
【公开日】2016年11月9日
【申请日】2016年8月24日
【发明人】汪丽芳, 赵莽
【申请人】武汉华星光电技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1