一种显示屏的制作方法

文档序号:10878678阅读:208来源:国知局
一种显示屏的制作方法
【专利摘要】本实用新型公开了一种显示屏,包括多颗并行工作的驱动芯片;显示屏的像素被划分成与驱动芯片数量相同的像素块,每个像素块由一颗驱动芯片驱动。使用多颗并行工作的驱动芯片,每一颗驱动芯片驱动显示屏的一部分像素,当保持显示屏的分辨率不变时,大幅缩短了显示屏扫描时间,从而实现高刷新率;当保持显示屏的刷新率不变时,在相同时间内,可进行充电驱动的亚像素单元数量增多,从而实现高分辨率。
【专利说明】
一种显示屏
技术领域
[0001]本实用新型涉及电子设备领域,特别涉及一种显示屏。
【背景技术】
[0002]目前,常规显示屏的刷新率通常为60Hz,随着虚拟现实设备的出现,对显示屏刷新率的要求越来越高。虚拟现实显示设备,其基本结构为光学模组前方放置显示屏,通过光路放大显示屏的内容,在使用者眼前形成巨大的影像,使其获得虚拟现实沉浸感。
[0003]基于该结构,目前的产品通常存在两方面的问题严重影响用户的使用体验。首先用户使用时与现实世界完全隔离,当用户头部转动时,用户看到的将只有显示屏所输出的图像,当屏幕的刷新率比较低时,就会使用户感受到明显的画面延迟现象,由此造成眩晕的不适应感,严重影响虚拟现实设备的使用和推广。另外,屏幕经过光路放大,使用户能够更加容易的看到屏幕的像素点,由此造成画面不清晰的感觉,同样影响虚拟现实的沉浸感受。以上两点技术要求,高刷新率和高分辨率通常是很难同时满足的,高分辨率意味着像素扫描的数量增多,由此将影响刷新率的提升。
[0004]想要将显示屏从现有的60Hz提升至90Hz或120Hz,需要使用新的显示技术或者更高频率的驱动芯片,同时受制于显示分辨率,若进一步提高,对于刷新率的要求会进一步加大,提高技术难度。
【实用新型内容】
[0005]为了解决上述问题,本实用新型提供了一种显示屏,包括多颗并行工作的驱动芯片;所述显示屏的像素被划分成与驱动芯片数量相同的像素块,每个所述像素块由一颗所述驱动芯片驱动。
[0006]其中,若所述显示屏包括N颗并行工作的驱动芯片,共有3*M行亚像素单元;
[0007]则从第一行起相邻3*M/N行亚像素单元划分成第一像素块,之后每相邻3*M/N行亚像素单元划分成一个像素块;
[0008]其中,M、N为正整数,N可被M整除。
[0009]其中,若所述显示屏包括N颗并行工作的驱动芯片,
[0010]则从第一列起每相邻N列的亚像素单元的晶体管的栅极并行连接到同一条栅极驱动线上,所述栅极驱动线的两端分别连接所述N颗驱动芯片;
[0011]每一个像素块中的亚像素单元的晶体管的源极依次连接到驱动该像素块的驱动芯片;漏极连接所述亚像素单元的电极。
[0012]其中,所述显示屏包括两颗并行工作的第一驱动芯片和第二驱动芯片;
[0013]所述显示屏的像素依所述显示屏的水平中心线被划分成第一像素块和第二像素块,分别由第一驱动芯片和第二驱动芯片驱动;
[0014]从第一列起每相邻两列的亚像素单元的晶体管的栅极并行连接到同一条栅极驱动线上,所述栅极驱动线的两端分别连接所述第一驱动芯片和所述第二驱动芯片;
[0015]所述第一像素块中每个亚像素单元的晶体管的源极依次连接到所述第一驱动芯片;所述第二像素块中每个亚像素单元的晶体管的源极依次连接到所述第二驱动芯片;
[0016]所述晶体管的漏极连接所述亚像素单元的电极。
[0017]其中,所述显示屏还包括数据映射单元;
[0018]所述数据映射单元,用于接收向所述显示屏传输的显示信号,根据每个亚像素单元与相应驱动芯片的连接顺序进行数据映射,将所述显示信号中的显示数据依次传输给相应的驱动芯片。
[0019]其中,所述显示屏用于高分辨率,和/或高刷新率的显示器、电视、手机、平板电脑或虚拟现实设备。
[0020]本实用新型实施例的有益效果是:本实用新型提供的显示屏使用多颗并行工作的驱动芯片,每一颗驱动芯片驱动显示屏的一部分像素,当保持显示屏的分辨率不变时,大幅缩短了显示屏扫描时间,从而实现高刷新率;当保持显示屏的刷新率不变时,在相同时间内,可进行充电驱动的亚像素单元数量增多,从而实现高分辨率。在优选实施例中,对传输给显示屏的显示信号进行数据映射,将显示数据传输给相应的驱动芯片,从而可以使用现有的常规驱动芯片实现本实用新型提供的显示屏,降低了芯片开发投入。
【附图说明】
[0021]图1为现有技术中显不屏的结构不意图;
[0022]图2为本实用新型实施例提供的一种显示屏的结构示意图;
[0023]图3为现有技术中显示屏的亚像素单元与驱动芯片的连接方式示意图;
[0024]图4为本实用新型实施例提供的显示屏的亚像素单元与驱动芯片的连接方式示意图;
[0025]图5为实用新型实施例提供的显示屏的显示数据映射关系表;其中,图5(a)为进行数据映射之前的显示数据顺序表;图5(b)为进行数据映射之后的显示数据顺序表。
【具体实施方式】
[0026]为使本实用新型的目的、技术方案和优点更加清楚,下面将结合附图对本实用新型实施方式作进一步地详细描述。
[0027]图1为现有技术中显示屏的结构示意图。如图1所示,在现有技术中,一个显示屏中只有一颗驱动芯片1C,由该驱动芯片IC驱动显示屏中所有的像素点工作。通常每一个像素又可以拆分为RGB三个亚像素单元,同一个像素中的三个亚像素单元可以上下相邻排列,如果一个显示屏有M行像素,那么该驱动芯片IC就需要驱动3*M行亚像素单元。
[0028]图2为本实用新型实施例提供的一种显示屏的结构示意图。如图2所示,本实用新型实施例提供的显示屏包括多颗并行工作的驱动芯片,显示屏的像素被划分成与驱动芯片数量相同的像素块,每个像素块由一颗驱动芯片驱动。一颗驱动芯片仅驱动显示屏中的一部分像素,每一颗驱动芯片并行工作,从而减少了显示屏中所有像素点扫描的总时间,提高了屏幕的刷新率。
[0029]在优选实施例中,本实用新型实施例提供的显示屏包括N颗并行工作的驱动芯片:第一驱动芯片IC_1、...、第N驱动芯片IC_N;共有3*M行亚像素单元。本优选实施例将整个屏幕的像素从上到下划分成N个大小相同的像素块,每一个像素块中均包含3*M/N行亚像素单元其中,M、N为正整数,N可被M整除。第一驱动芯片IC_1驱动第一像素块中的亚像素单元、…、第N驱动芯片IC_N驱动第N像素块中的亚像素单元。将显示屏中的元素分成大小相等的像素块,使用相同的驱动芯片时,每一个像素块扫描的时间相等,每颗驱动芯片的工作符合是均衡的,所有像素块可在同一时间完成扫描。
[0030]图3为现有技术中显示屏的亚像素单元与驱动芯片的连接方式示意图。如图3所示,现有技术中显示屏的每个亚像素单元通常由一个晶体管进行控制,晶体管一端为源极,输入显示数据信号,一端为栅极,输入该晶体管开启或关闭的控制信号。通常仅使用一颗驱动芯片IC完成每一个亚像素单元的栅极和源极驱动。同一列的亚像素并行连接到一条栅极驱动线上,而这一列的亚像素源极驱动线依次连接到驱动芯片IC上。在显示屏进行逐列扫描时,每一列中的亚像素单元数量越多,该列亚像素单元扫描的总时间就越长,受限于显示屏像素驱动的物理因素,保证显示效果的前提下该时间不可能很大程度上缩减。以4个像素阵列为例,一列中有2*3个亚像素单元,因此有6条源极数据线连接到驱动芯片IC上,同时有2条栅极驱动线,分别控制两列像素单元扫描。
[0031]图4为本实用新型实施例提供的显示屏的亚像素单元与驱动芯片的连接方式示意图。如图4所示,仍然以4个像素阵列为例,一列中有2*3个亚像素单元。本实施例使用两颗驱动芯片:第一驱动芯片IC_1和第二驱动芯片IC_2。两列像素共用一条栅极驱动线,而两列的亚像素单元共2*2*3 = 12条源极驱动线,亚像素单元Rl_l、R2_1、G1_1、G2_1、B1_1、B2_1划分为第一像素块,各亚像素单元的源极驱动线分别连接到第一驱动芯片IC_1;亚像素单元Rl_
1、R2_1、G1_1、G2_1、B1_1、B2_1划分为第二像素块,各亚像素单元的源极驱动线分别连接到第二驱动芯片IC_2。现有技术中,需要分别对第一列亚像素单元和第二列亚像素单元进行充电驱动,在本实施例中一次为这两列像素同时进行充电驱动,从而在确保显示分辨率和像素充电时间的基础上,显示屏的扫描时间变为原来的一半,刷新率成倍提升。
[0032]以上以4个像素阵列为例对本实用新型提供的显示屏的连接方式和工作原理进行了说明,本方案可以扩展到任意分辨率的显示屏。当显示屏包括N颗并行工作的驱动芯片时,从第一列起每相邻N列的亚像素单元的晶体管的栅极并行连接到同一条栅极驱动线上,该栅极驱动线的两端分别连接这N颗驱动芯片;在每一个像素块中,亚像素单元的晶体管的源极依次连接到驱动该像素块的驱动芯片。一次为N列像素同时进行充电驱动,从而减少每一帧需要扫描的列数,使整个屏幕的扫描时间缩短为原来的1/N,刷新率提高为原来的N倍。
[0033]实用新型实施例提供的显示屏的驱动芯片IC每一条源极数据线所传输的显示信号与现有技术中的架构存在差异,例如图4中,第一驱动芯片IC_1的前两条源极数据线连接的是Rl_l和R2_l;而图3中,驱动芯片IC的前两条源极数据线连接的是Rl_l和Gl_l;两种显示架构的数据顺序不同,因此需要进行数据映射。图5为实用新型实施例提供的显示屏的显示数据映射关系表;其中,图5(a)为进行数据映射之前的显示数据顺序表;图5(b)为进行数据映射之后的显示数据顺序表。如图5所示,以1920*1080分辨率为例,Rl_l第一个数字表示显示像素所在的列,第二个数字表示像素所在的行。图5(b)中前一半数据用于显示屏幕一半的像素,将其传输给第一驱动芯片IC_1;后一半数据用于显示屏幕另一半的像素,将其传输给第二驱动芯片IC_2。在进行了数据映射之后,使用现有的常规的驱动芯片即可实现本方案,降低了芯片开发投入。
[0034]本实用新型提供的显示屏可以用于高分辨率的或高刷新率的显示器、电视、手机、平板电脑或虚拟现实设备等产品中。利用本实用新型提供的方案,可以使用多颗驱动芯片,并行驱动显示屏的一部分像素。当保持显示屏的分辨率不变时,大幅缩短了显示屏扫描时间,从而实现高刷新率。当保持显示屏的刷新率不变时,在相同时间内,可进行充电驱动的亚像素单元数量增多,从而实现高分辨率。也可以使用多颗驱动芯片同时提高显示屏的分辨率和刷新率,原理相同,不再赘述。
[0035]本实用新型提供的显示屏尤其适用于虚拟现实设备,可以同时满足虚拟现实设备对显示屏高分辨率和高刷新率的要求,在提供给用户高分辨率的清晰画面的同时,减少画面延迟现象,避免给用户造成眩晕的不适应感,提高了用户体验。
[0036]综上所述,本实用新型提供的一种显示屏,与现有技术相比,具有以下有益效果:
[0037]1、本实用新型提供的一种显示屏,使用多颗并行工作的驱动芯片,每一颗驱动芯片驱动显示屏的一部分像素,当保持显示屏的分辨率不变时,大幅缩短了显示屏扫描时间,从而实现高刷新率;当保持显示屏的刷新率不变时,在相同时间内,可进行充电驱动的亚像素单元数量增多,从而实现高分辨率。
[0038]2、本实用新型提供的一种显示屏,对传输给显示屏的显示信号进行数据映射,将显示数据传输给相应的驱动芯片,从而可以使用现有的常规驱动芯片实现本实用新型提供的显示屏,降低了芯片开发投入。
[0039]以上所述仅为本实用新型的较佳实施例而已,并非用于限定本实用新型的保护范围。凡在本实用新型的精神和原则之内所作的任何修改、等同替换、改进等,均包含在本实用新型的保护范围内。
【主权项】
1.一种显示屏,其特征在于,所述显示屏包括多颗并行工作的驱动芯片;所述显示屏的像素被划分成与驱动芯片数量相同的像素块,每个所述像素块由一颗所述驱动芯片驱动。2.如权利要求1所述的显示屏,其特征在于,若所述显示屏包括N颗并行工作的驱动芯片,共有3*M行亚像素单元; 则从第一行起相邻3*M/N行亚像素单元划分成第一像素块,之后每相邻3*M/N行亚像素单元划分成一个像素块; 其中,M、N为正整数,N可被M整除。3.如权利要求1所述的显示屏,其特征在于,若所述显示屏包括N颗并行工作的驱动芯片, 则从第一列起每相邻N列的亚像素单元的晶体管的栅极并行连接到同一条栅极驱动线上,所述栅极驱动线的两端分别连接所述N颗驱动芯片; 每一个像素块中的亚像素单元的晶体管的源极依次连接到驱动该像素块的驱动芯片;漏极连接所述亚像素单元的电极。4.如权利要求1所述的显示屏,其特征在于,所述显示屏包括两颗并行工作的第一驱动芯片和第二驱动芯片; 所述显示屏的像素依所述显示屏的水平中心线被划分成第一像素块和第二像素块,分别由第一驱动芯片和第二驱动芯片驱动; 从第一列起每相邻两列的亚像素单元的晶体管的栅极并行连接到同一条栅极驱动线上,所述栅极驱动线的两端分别连接所述第一驱动芯片和所述第二驱动芯片; 所述第一像素块中每个亚像素单元的晶体管的源极依次连接到所述第一驱动芯片;所述第二像素块中每个亚像素单元的晶体管的源极依次连接到所述第二驱动芯片; 所述晶体管的漏极连接所述亚像素单元的电极。5.如权利要求3或4所述的显示屏,其特征在于,所述显示屏还包括数据映射单元; 所述数据映射单元,用于接收向所述显示屏传输的显示信号,根据每个亚像素单元与相应驱动芯片的连接顺序进行数据映射,将所述显示信号中的显示数据依次传输给相应的驱动芯片。6.如权利要求5所述的显示屏,其特征在于,所述显示屏用于高分辨率,和/或高刷新率的显示器、电视、手机、平板电脑或虚拟现实设备。
【文档编号】G09G3/20GK205564250SQ201620163974
【公开日】2016年9月7日
【申请日】2016年3月3日
【发明人】段欣
【申请人】北京小鸟看看科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1