数据显示控制单元的制作方法
【专利摘要】数据显示控制单元,包括两个及以上的LED数据显示单屏,每个数据显示单屏侧旁均设置有独立的带编码单元的分控制器,且这些分控制器结构一致,均包括控制单片以及显示屏驱动电路,分控制器按组接入中继路由器,并通过中继路由器与主控制器相连,所述中继路由器中集成有CPU、AD转换模块、SDRAM以及转换器,AD转换模块、SDRAM和转换器与CPU直连,所述AD转换模块与主控制器直连;所述转换器端连接并行接口,并在并行接口接线端通过编码单元识别模块连接分控制器中的控制单片。本实用新型能有效控制数据显示屏的播放及更新内容,提高了控制和显示的精度和速度。
【专利说明】
数据显示控制单元
技术领域
[0001]本实用新型涉及显示屏控制技术领域,具体为一种具有多显示面的数据显示控制单元。
【背景技术】
[0002]—般认为,显示屏是一种用来显示文字、图像、视频以及录像信号等各种信息的平板显示器,其中,小尺寸的数据显示用面板被应用于许多设备的控制台面中,其中的LED显示屏利用发光二极管构成的点阵模块或像素单元组成显示单元,配合触摸按键技术对设备进行控制,具有可靠性高、使用寿命长、环境适应能力强、性能价格比高、组态灵活等优点。
[0003]然而,现在的小尺寸LED显示屏主要采用微处理器为控制核心的LED点阵显示,其显示屏通过串口与微处理器进行通信,运行时通过微处理器依序将ROM中存储的数据进行读取、传输和显示,由于受到微处理器的处理速度、体系架构、寻址范围、外围接口资源等诸多限制,只适用于显示数据较少且显示画面不大的单显示屏中,存在环境或人为因素造成的干扰时,数据传输经常发生出错等问题,而且当需要控制多个显示屏比较难以处理。
【实用新型内容】
[0004]本实用新型所解决的技术问题在于提供一种数据显示控制单元,以解决上述【背景技术】中的缺点。
[0005]本实用新型所解决的技术问题采用以下技术方案来实现:
[0006]数据显示控制单元,包括两个及以上的LED数据显示单屏,每个数据显示单屏侧旁均设置有独立的带编码单元的分控制器,且这些分控制器结构一致,均包括控制单片以及显示屏驱动电路,分控制器按组接入中继路由器,并通过中继路由器与主控制器相连,所述中继路由器中集成有CPU、AD转换模块、SDRAM以及转换器,AD转换模块、SDRAM和转换器与CPU直连,所述AD转换模块与主控制器直连;所述转换器端连接并行接口,并在并行接口接线端通过编码单元识别模块连接分控制器中的控制单片。
[0007]在本实用新型中,所述主控制器下位连接若干中继路由器,而每个中继路由器下部连接的分控制器不应多于四个。
[0008]在本实用新型中,不同的分控制器单元中的编码单元唯一识别。
[0009]在本实用新型中,所述显示屏驱动电路为FPGA,且在其内集成有低压差稳压管。
[0010]在本实用新型中,所述中继路由器中集成有以太网控制器,并通过此以太网控制器与太网接口相连。
[0011]在本实用新型中,为提高显示精度,并尽量减少干涉误差,每个所述LED数据显示单屏的显示平面大小为30cm2?200cm2。
[0012]有益效果:本实用新型通过设置三级控制转换,并在与显示屏驱动电路相连的分控制器中集成唯一的编码识别单元,将字库及相关信息直接从主控制器中读取,相较于传统的IP识别方式,能有效减少干扰和误差,使得系统具有可靠性高、成本低和数据传输速度快的优点。
【附图说明】
[0013]图1为本实用新型较佳实施例的示意图。
[0014]其中:1、主控制器;2、中继路由器;3、CPU;4、AD转换模块;5、SDRAM;6、转换器;7、并行接口;8、编码单元识别模块;9、分控制器;10、编码单元;11、控制单片;12、显示屏驱动电路。
【具体实施方式】
[0015]为了使本实用新型实现的技术手段、创作特征、达成目的与功效易于明白了解,下面结合具体图示,进一步阐述本实用新型。
[0016]参见图1的数据显示控制单元的较佳实施例,本实施例的数据显示控制单元可用于任意大型电子设备的运行数据显示,其包括四个LED数据显示单屏,每个LED数据显示单屏中均设置有分控制器9、分控制器9中内置独立且唯一识别的带编码单元10、控制单片11以及作为显示屏驱动电路12的FPGA,且在此显示屏驱动电路12内集成有低压差稳压管来提高LED数据显示单屏的运行稳定性,同时为提高显示精度,并尽量减少干涉误差,每个所述LED数据显示单屏的显示平面大小为60cm2。
[0017]每个分控制器9上部均连接到中继路由器2,并通过中继路由器2连接主控制器I,中继路由器2集成有CPU3、AD转换模块4、SDRAM5以及转换器6并集成有以太网控制器,并通过以太网控制器与太网接口相连,AD转换模块4、SDRAM5、转换器6和以太网控制器与CPU3直连,AD转换模块4在上位连接主控制器I,转换器6在下部通过并行接口7以及编码单元识别模块8连接分控制器9中的编码单元10,编码单元10通过编码单元识别模块8实现唯一识别,再将主控制器I通过AD转换模块4送入中继路由器2中的信息进行筛选甄别,在符合显示要求的编码单元10端进行数据接收,并将接收的数据通过控制单片11解码后通过显示屏驱动电路12在LED数据显示单屏上进行数据显示。
[0018]以上显示和描述了本实用新型的基本原理、主要特征和本实用新型的优点。本行业的技术人员应该了解,本实用新型不受上述实施例的限制,上述实施例和说明书中描述的只是说明本实用新型的原理,在不脱离本实用新型精神和范围的前提下,本实用新型还会有各种变化和改进,这些变化和改进都落入要求保护的本实用新型范围内。本实用新型要求保护范围由所附的权利要求书及其等效物界定。
【主权项】
1.数据显示控制单元,包括两个及以上的LED数据显示单屏,其特征在于,每个数据显示单屏侧旁均设置有独立的带编码单元的分控制器,且这些分控制器结构一致,均包括控制单片以及显示屏驱动电路,分控制器按组接入中继路由器,并通过中继路由器与主控制器相连,所述中继路由器中集成有CPU、AD转换模块、SDRAM以及转换器,AD转换模块、SDRAM和转换器与CPU直连,所述AD转换模块与主控制器直连;所述转换器端连接并行接口,并在并行接口接线端通过编码单元识别模块连接分控制器中的控制单片。2.根据权利要求1所述的数据显示控制单元,其特征在于,所述主控制器下位连接若干中继路由器,而每个中继路由器下部连接的分控制器小于等于四个。3.根据权利要求1所述的数据显示控制单元,其特征在于,不同的分控制器单元中的编码单元唯一识别。4.根据权利要求1所述的数据显示控制单元,其特征在于,所述显示屏驱动电路为FPGA,且在其内集成有低压差稳压管。5.根据权利要求1所述的数据显示控制单元,其特征在于,所述LED数据显示单屏的显示平面大小为30cm2?200cm2。
【文档编号】G09G3/32GK205621413SQ201620392693
【公开日】2016年10月5日
【申请日】2016年5月4日
【发明人】黎梨苗, 刘志雄, 张志宏
【申请人】长沙学院