专利名称:去交错模式的显示装置的制作方法
技术领域:
本发明是关于一种显示装置,尤指一种适用于薄膜电晶体液晶显示器(TFT-LCD)的去交错模式的显示装置。
背景技术:
去交错模式(deinterlace scheme)通常用来将交错视讯信号显示于一显示装置上,例如彩色电视机或薄膜电晶体显示器(TFT-LCD)。目前去交错模式的作法是将一半的(half)图框(even or odd picture frame)扩展为一完整的(full)图框,继而再将扩展完成的图框显示于显示装置上。虽然,这种作法的成本低,但也使得画面的分辨率变得较差。另一种去交错模式的作法是利用图框缓冲器来暂存偶数图框(even-half frames)或奇数图框(odd-half frames),继而再将偶数图框与奇数图框合并成一完整的图框,以输出至显示器。但,这种作法需外加一价格昂贵的缓冲器或储存器,使得产品成本提高。
有鉴与此,发明人本着积极发明的精神,提出一种可以解决上述问题的『去交错模式的显示装置』,几经研究实验终至完成此项嘉惠世人的发明。
发明内容
本发明的主要目的是提供一种去交错模式的显示装置,以便能不需使用额外的缓冲器而保持画面分辨率,并能降低产品成本。
为达成上述的目的,本发明去交错模式的显示装置,主要包括一显示面板,用以显示复数完整画面图框(full picture frame),复数画面图框是由复数奇数图框(odd-half frame)与复数偶数图框(even-half frame)所组成;以及一时序控制器,用以产生复数数位信号,以通过由复数数位信号产生复数输出控制信号,以便供控制一闸极驱动器(gate driver),闸极驱动器则控制显示面板显示复数完整画面图框,其中,复数输出控制信号是分为复数奇输出控制信号与复数偶输出控制信号,复数奇输出控制信号与复数偶输出控制信号是被整合而依序输出,以控制该显示面板来显示复数奇数图框与复数偶数图框而达成显示复数画面图框。
本发明构造新颖,能提供产业上利用,且确有增进功效。
图1是本发明的功能方块示意图;图2是本发明的信号输出关系的第一示意图;图3是本发明的信号输出关系的第二示意图;图4是本发明的信号输出关系的第三示意图;图5是本发明的信号输出关系的第四示意图。
具体实施例方式
有关本发明的较佳实施例,敬请参照图1显示的功能方块图,其主要包括显示面板1、时序控制器2、及闸极驱动器(gate driver)3等主要构件。当然,一个显示装置还包括其它主要功能组件,在此仅对有关本发明所提供的功能的组件加以说明。
时序控制器2用以产生复数种数位信号,并通过由该复数数位信号产生复数输出控制信号(out),以输出至闸极驱动器3,以便供控制显示面板1显示复数完整的画面图框(full picture frame),其中,每一完整的画面图框是由复数奇数图框(odd-half frame)与复数偶数图框(even-halfframe)所构成,复数输出控制信号则由复数奇输出控制信号与复数偶输出控制信号。
在时序控制器2中更包括一垂直/水平计时单元21、一时序控制单元22、及一可程序化暂存器模组23。垂直/水平计时单元21透过可程序化暂存器模组23所储存的复数计时参数来控制时序控制单元22产生该数位信号,该数位信号包括一启始信号SP、复数脉冲信号CLK、及复数控制信号OEB。其中,该脉冲信号、该控制信号、及该输出控制信号皆产生于启始信号之后,该输出控制信号并依据该脉冲信号而触发,以输出至闸极驱动器3,以便供控制闸极驱动器3与显示面板1显示完整的画面图柜,继而,该输出控制信号再依据该控制信号而截止输出。
有关该数为信号与该输出控制信号的产生例子,将于下述说明。图2显示信号输出关系的第一示意图,其是显示复数奇输出控制信号OUT1、3、5、…、2n+1被复数奇脉冲信号CLK1、3、5、…、2n+1所触发,其中,n为正整数,且该奇输出控制信号截止于该控制信号OEB,其中,该控制信号OEB是与该偶脉冲信号所产生的时间相同。
图3显示信号输出关系的第二示意图,其是显示复数偶输出控制信号OUT2、4、6、…、2n被复数偶脉冲信号CLK2、4、6、…、2n所触发,其中,n为正整数,且该复数偶输出控制信号截止于该控制信号OEB,其中,该控制信号OEB是与该奇脉冲信号所产生的时间相同。因此,闸极驱动器3将依序接收该奇输出控制信号与该偶输出控制信号,以控制显示面板1显示复数个完整的图框。
当然,在可程序化暂存器模组23中所储存的计时参数亦可更改为其它设定,以变更奇输出控制信号与偶输出控制信号的输出周期。
图4显示信号输出关系的第三示意图,其是显示复数奇集合(odd-set)输出控制信号OUT1、2、OUT5、6、…、OUT4n+1、4n+2被复数奇脉冲信号CLK1、5、…、4n+1所触发,其中,n为正整数,且该奇集合输出控制信号截止于该控制信号OEB的正缘,其中,该控制信号OEB产生于4n-1脉冲信号与4n脉冲信号之间。
图5显示信号输出关系的第四示意图,其是显示复数偶集合(even-set)输出控制信号OUT3、4、OUT7、8、…、OUT4n+3、4n+4被复数脉冲信号CLK3、7、…、4n+3所触发,其中,n为正整数,且该复数偶集合输出控制信号截止于该控制信号OEB的正缘,其中,该控制信号OEB产生于4n脉冲信号与4n+1脉冲信号之间。
由以上的说明可知,本发明利用可程序化暂存器模组暂存复数计时参数,以便供垂直/水平计时单元依据该计时参数来进行计时设定,以控制时序控制单元产生复数数位信号与输出控制信号,以便供透过输出控制信号对闸极驱动器及面板显示装置进行控制,以输出完整的画面图框,以便能在不需使用额外的缓冲器而能够保持画面分辨率,并降低产品成本。
综上所陈,本发明无论就目的、手段及功效,均显示其回异于现有技术的特征,为『去交错模式的显示装置』的一大突破。
上述诸多实施例仅是为了便于说明而举例而已,本发明所主张的权利范围自应以申请专利范围所述为准,而非仅限于上述实施例。
权利要求
1.一种去交错模式的显示装置,其特征在于主要包括一显示面板,用以显示复数完整画面图框,每一完整画面图框是由复数奇数图框与复数偶数图框所组成;以及一时序控制器,用以产生复数数位信号,通过由该复数数位信号产生复数输出控制信号,以便供控制一闸极驱动器,该闸极驱动器则控制该显示面板显示该复数完整画面图框,其中,该复数输出控制信号是分为复数奇输出控制信号与复数偶输出控制信号,该复数奇输出控制信号与该复数偶输出控制信号是被整合而依序输出,以控制该显示面板来显示该复数奇数图框与该复数偶数图框而达成显示该复数画面图框。
2.如权利要求1所述的显示装置,其特征在于该复数数位信号是为一启始信号、复数脉冲信号、及复数控制信号,该复数脉冲信号、该复数控制信号、及该复数输出控制信号是产生于该启始信号之后。
3.如权利要求2所述的显示装置,其特征在于该复数输出控制信号是依据该脉冲信号而触发,以控制该闸极驱动器与该显示面板来显示该复数完整画面图框,该输出控制信号并依据该控制信号截止输出。
4.如权利要求2所述的显示装置,其特征在于该复数脉冲信号包括复数奇脉冲信号与复数偶脉冲信号。
5.如权利要求2所述的显示装置,其特征在于当每二个脉冲信号产生伴随一个控制信号产生时,该控制信号并与该复数偶脉冲信号产生时序相同,则该复数奇输出控制信号是被该复数奇脉冲信号触发,继而该复数奇输出控制信号截止于该复数偶脉冲信号。
6.如权利要求2所述的显示装置,其特征在于当该控制信号与该复数偶脉冲信号产生时序相同,则该复数偶输出信号是被该复数偶脉冲信号触发,继而该复数偶输出控制信号截止于该复数奇脉冲信号。
7.如权利要求2所述的显示装置,其特征在于当每四个脉冲信号产生伴随一个控制信号产生时,该控制信号依据(4n-1)的脉冲信号产生,该控制信号并截止于(4n)的脉冲信号,则该复数奇输出控制信号是先依据该(4n+1)脉冲信号产生,继而该复数奇输出控制信号加1的复数偶输出控制信号依据该(4n+2)脉冲信号产生,该复数奇输出控制信号加1的复数偶输出控制信号并截止于该依据(4n-1)的脉冲信号产生的控制信号,当中,n为正整数。
8.如权利要求7所述的显示装置,其特征在于当该控制信号依据(4n+1)的脉冲信号产生,该控制信号并截止于(4n+2)的脉冲信号,则该复数奇输出控制信号是先依据该(4n+3)脉冲信号产生,继而该复数奇输出控制信号加1的复数偶输出控制信号依据该(4n+4)脉冲信号产生,该复数奇输出信号加1的复数偶输出控制信号并截止于该依据(4n+1)的脉冲信号产生的控制信号,当中,n为正整数。
全文摘要
本发明是有关一种去交错模式的显示装置,主要利用一时序控制器产生复数数位信号,通过由该复数数位信号产生复数输出控制信号,以便供控制一闸极驱动器(gate driver),继而再透过该闸极驱动器控制一显示面板显示复数完整画面图框,其中,时序控制器是包含一可程序化暂存器模组,用以暂存复数计时参数,一垂直/水平计时单元,是依据该计时参数进行计时设定,以控制一时序控制单元产生复数数位信号与输出控制信号。
文档编号G02F1/136GK1704824SQ20041004922
公开日2005年12月7日 申请日期2004年6月3日 优先权日2004年6月3日
发明者吴金荣 申请人:微驱科技股份有限公司