阵列基板及其控制方法、制作方法、显示装置的制造方法
【专利摘要】本发明提供了一种阵列基板及其控制方法、制作方法、显示装置,该阵列基板包括基板、形成在所述基板上的像素开关阵列和数据线图形,还包括:形成在所述基板上的补偿开关阵列、第一补偿输入端、第二补偿输入端及补偿控制端;所述补偿开关阵列分别与所述第一补偿输入端、第二补偿输入端、补偿控制端以及数据线图形中的多条数据线远离源极信号源的一端连接;所述第一补偿输入端与所述第二补偿输入端与所述源极信号源连接;所述补偿开关阵列,适于在静态显示模式下同时由两端向数据线输出信号,在动态显示模式下通过第二补偿信号或第三补偿信号对远端源极电压进行补偿,减少RC Delay时间。
【专利说明】
阵列基板及其控制方法、制作方法、显示装置
技术领域
[0001]本发明涉及显示技术领域,尤其涉及一种阵列基板及其控制方法、制作方法、显示
目.0
【背景技术】
[0002]随着显示器制造技术的发展,液晶显示器技术发展迅速,己经取代了传统的显像管显示器而成为未来平板显示器的主流。在液晶显示器技术领域中,薄膜晶体管液晶显示器TFT_LCD(Thin Film Transistor Liquid Crystal Display)以其大尺寸、高度集成、功能强大、工艺灵活、低成本等优势而广泛应用于电视机、电脑等领域。
[0003]然而,大尺寸液晶显示器产品的Source向走线较长导致RC延迟(RC Delay)明显,而Source RC Delay则进一步导致了显示器显示效果差,显示面板亮度不均等显示不良。
【发明内容】
[0004]针对现有技术的缺陷,本发明提供一种阵列基板及其控制方法、制作方法、显示装置,能够解决现有技术中Source向走线较长导致RC Delay明显,而进一步导致了显示器显示效果差及显示面板亮度不均等显示不良等问题。
[0005]第一方面,本发明提供了一种阵列基板,包括基板、形成在所述基板上的像素开关阵列和数据线图形,还包括:形成在所述基板上的补偿开关阵列、第一补偿输入端、第二补偿输入端及补偿控制端;
[0006]所述补偿开关阵列分别与所述第一补偿输入端、第二补偿输入端、补偿控制端以及数据线图形中的多条数据线远离源极信号源的一端连接;所述第一补偿输入端与所述第二补偿输入端与所述源极信号源连接;
[0007]所述补偿开关阵列,适于在静态显示模式下,响应于补偿控制端接入的第一控制信号,将所述第一补偿输入端或所述第二补偿输入端接入的第一补偿信号与源极近端信号叠加后接入所述多条数据线;还适于在动态显示模式下,响应于补偿控制端接入的第二控制信号,在第一时间周期内将所述第一补偿输入端接入的第二补偿信号与源极近端信号叠加后接入数据线,或者将所述第二补偿输入端接入的第三补偿信号与源极近端信号叠加后接入数据线,在第二时间周期内断开所述第一补偿输入端或所述第二补偿输入端与所述多条数据线的连接。
[0008]优选地,所述第一控制信号为高电平信号;所述第二控制信号在第一时间周期为高电平信号,在第二时间周期为低电平信号;
[0009]所述第一补偿信号与所述源极近端信号相同;所述第二补偿信号与所述第三补偿信号反相,且所述第二补偿信号为正极性最大电压或负极性最大电压的中间电压值。
[0010]优选地,所述第二控制信号在TP控制信号为高电平时输出高电平,在TP控制信号为低电平时输出低电平。
[0011]优选地,所述补偿开关阵列包括多个第一补偿开关与多个第二补偿开关;每个所述第一补偿开关连接于一条正极性的数据线与第一补偿输入端之间,每个所述第二补偿开关连接于一条负极性的数据线与第二补偿输入端之间,所述第一补偿开关及所述第二补偿开关的控制端均与所述补偿控制端连接;
[0012]所述第一控制信号适于开启所述第一补偿开关及所述第二补偿开关;
[0013]所述第二控制信号适于在第一时间周期开启所述第一补偿开关及所述第二补偿开关,在第二时间周期关断所述第一补偿开关及所述第二补偿开关。
[0014]优选地,所述补偿开关阵列包括多个薄膜晶体管;
[0015]所述多个薄膜晶体管的栅极均与所述补偿控制端连接,所述多个薄膜晶体管的漏极与所述多条数据线一一对应连接,与正极性的数据线连接的薄膜晶体管的源极与所述第一补偿输入端连接,与负极性的数据线连接的薄膜晶体管的源极与所述第二补偿输入端连接。
[0016]优选地,所述补偿开关阵列形成在所述阵列基板上远离源极信号源的非显示区域。
[0017]第二方面,本发明提供了一种上述任意一种阵列基板的控制方法,包括:
[0018]在静态显示模式下,在补偿开关阵列的补偿控制端输入第一控制信号,将第一补偿输入端或第二补偿输入端接入的第一补偿信号与源极近端信号叠加后接入多条数据线;
[0019]在动态显示模式下,在所述补偿控制端输入第二控制信号,以在第一时间周期内将所述第一补偿输入端接入的第二补偿信号与源极近端信号叠加后接入数据线,或者将所述第二补偿输入端接入的第三补偿信号与源极近端信号叠加后接入数据线,在第二时间周期内断开所述第一补偿输入端或所述第二补偿输入端与所述多条数据线的连接。
[0020]第三方面,本发明提供了一种上述任意一种阵列基板的制作方法,包括:
[0021]在基板上形成像素开关阵列及数据线图形;
[0022]在所述基板上形成补偿开关阵列、第一补偿输入端、第二补偿输入端及补偿控制端;
[0023]其中,所述补偿开关阵列分别与所述第一补偿输入端、第二补偿输入端、补偿控制端以及数据线图形中的多条数据线远离源极信号源的一端连接;所述第一补偿输入端与所述第二补偿输入端与所述源极信号源连接;所述补偿开关阵列适于在静态显示模式下,响应于补偿控制端接入的第一控制信号,将所述第一补偿输入端或所述第二补偿输入端接入的第一补偿信号与源极近端信号叠加后接入所述多条数据线;还适于在动态显示模式下,响应于补偿控制端接入的第二控制信号,在第一时间周期内将所述第一补偿输入端接入的第二补偿信号与源极近端信号叠加后接入数据线,或者将所述第二补偿输入端接入的第三补偿信号与源极近端信号叠加后接入数据线,在第二时间周期内断开所述第一补偿输入端或所述第二补偿输入端与所述多条数据线的连接。
[0024]优选地,所述像素开关阵列与所述补偿开关阵列在同一工艺中形成。
[0025]第四方面,本发明提供了一种显示装置,包括:上述任意一种阵列基板。
[0026]由上述技术方案可知,本发明提供一种阵列基板及其控制方法、制作方法、显示装置,通过在阵列基板上形成补偿开关阵列、第一补偿输入端、第二补偿输入端及补偿控制端,以在静态显示模式下,响应于补偿控制端接入的第一控制信号,将所述第一补偿输入端或所述第二补偿输入端接入的第一补偿信号与源极近端信号叠加后接入所述多条数据线;在动态显示模式下,响应于补偿控制端接入的第二控制信号,在第一时间周期内将所述第一补偿输入端接入的第二补偿信号与源极近端信号叠加后接入数据线,或者将所述第二补偿输入端接入的第三补偿信号与源极近端信号叠加后接入数据线,在第二时间周期内断开所述第一补偿输入端或所述第二补偿输入端与所述多条数据线的连接,从而使得在静态显示模式下同时由两端向数据线输出信号,在动态显示模式下通过第二补偿信号或第三补偿信号对远端源极电压进行补偿,减少RC Delay时间。如此,本发明通过在源极信号源远端增强信号的方法,实现增强驱动效果,改善RC Delay引发的显示效果差及显示面板亮度不均等显示不良等问题。
【附图说明】
[0027]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些图获得其他的附图。
[0028]图1是本发明一实施例提供的一种阵列基板的结构示意图;
[0029]图2是本发明另一实施例提供的图1所示阵列基板的静态显示模式的时序设计示意图;
[0030]图3是本发明另一实施例提供的图1所示阵列基板的动态显示模式的时序设计示意图;
[0031]图4是本发明一实施例提供的一种阵列基板的控制方法的流程示意图;
[0032]图5是本发明一实施例提供的一种阵列基板的制作方法的流程示意图。
【具体实施方式】
[0033]下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0034]图1是本发明一实施例中的一种阵列基板的结构示意图,本实施例中的阵列基板包括基板、形成在所述基板上的像素开关阵列和数据线图形。如图1所示,该阵列基板还包括:形成在所述基板上的补偿开关阵列100、第一补偿输入端110、第二补偿输入端111及补偿控制端120。
[0035]其中,所述补偿开关阵列100分别与所述第一补偿输入端110、第二补偿输入端
111、补偿控制端120以及数据线图形中的多条数据线远离源极信号源的一端连接。所述第一补偿输入端110与所述第二补偿输入端111与所述源极信号源(Source)连接。
[0036]所述补偿开关阵列100,适于在静态显示模式下,响应于补偿控制端120接入的第一控制信号,将所述第一补偿输入端110或所述第二补偿输入端111接入的第一补偿信号与源极近端信号叠加后接入所述多条数据线;还适于在动态显示模式下,响应于补偿控制端120接入的第二控制信号,在第一时间周期内将所述第一补偿输入端110接入的第二补偿信号与源极近端信号叠加后接入数据线,或者将所述第二补偿输入端111接入的第三补偿信号与源极近端信号叠加后接入数据线,在第二时间周期内断开所述第一补偿输入端110或所述第二补偿输入端111与所述多条数据线的连接。
[0037]由此可见,本实施例通过在源极信号源(Source)的远端设置补偿开关阵列100,使得在静态显示模式下,将第一补偿输入端或第二补偿输入端输入的第一补偿信号与源极近端信号叠加后从Source远端接入多条数据线,贝Ij同时由Source近端与Source远端两端向数据线输出信号;在动态显示模式下通过将第一补偿输入端110接入的第二补偿信号与源极近端信号叠加后接入数据线,或者将所述第二补偿输入端111接入的第三补偿信号与源极近端信号叠加后接入数据线,以对远端源极电压进行补偿,减少RC Delay时间。如此,本发明通过在源极信号源远端增强信号的方法,实现增强驱动效果,改善RC Delay引发的显示效果差及显示面板亮度不均等显示不良等问题。
[0038]具体地,图2示出了一种静态显示模式对应的时序设计示意图。如图2所示,所述第一控制信号(Gr输出)为高电平信号,所述第一补偿信号(S1/S2输出)与所述源极近端信号(如图2中Source近端输出对应的实线曲线)相同,且此时第一补偿信号与源极近端信号相同。
[0039]如此,如图2所示,例如正极性数据线对应的灰阶为L127+,负极性数据线对应的灰阶为L127-,即在静态显示模式下,将第一补偿输入端或第二补偿输入端输入的第一补偿信号(S1/S2输出)与源极近端信号(Source近端输出)叠加后从Source远端输出至多条数据线的图像如图2的中的Source远端输出对应的实线曲线所示,该Source远端输出曲线(实线)与现有技术中的Source远端输出(虚线)对比可以看出,本实施例在静态显示模式下从两端向数据线输出信号,能够有效改善RC Delay0
[0040]图3示出了一种动态显示模式对应的时序设计示意图。如图3所示,所述第二控制信号(Gr输出)在第一时间周期为高电平信号,在第二时间周期为低电平信号。且所述第二补偿信号(SI输出)与所述第三补偿信号(S2输出)反相,且所述第二补偿信号为正极性最大电压或负极性最大电压的中间电压值(如L127+或L217-)。
[0041]进一步地,所述第二控制信号在TP控制信号为高电平时输出高电平,在TP控制信号为低电平时输出低电平。
[0042]如此,如图3所示,如画面灰阶按照L10+、L127-、L255+、L200-动态变化,即在动态显示模式下,在第一时间周期(Gr输出高电平),将所述第一补偿输入端接入的第二补偿信号(SI输出)与源极近端信号(如图3中Source近端输出对应的实线曲线)叠加后接入数据线,或者将所述第二补偿输入端接入的第三补偿信号(S2输出)与源极近端信号叠加后接入数据线,接入数据线的曲线如图3中的Source远端输出对应的实线曲线所示,与现有技术中的Source远端输出(图3中的虚线曲线)对比可以看出,有效改善了RC Delay。如此,本实施例在动态显示模式下利用TP为高电平的时间,预先将远端的Source电压拉至正极性或负极性的中间电压(L127+或L217-),能够有效减小RC Delay时间。
[0043]在具体实施时,上述的阵列基板的具体结构可以表现多种形式,下面结合附图1对其中一种阵列基板的结构及其控制方法进行说明。
[0044]如图1所示,阵列基板包括基板、形成在所述基板上的像素开关阵列和数据线图形。如图1所示,该阵列基板包括:基板、形成在基板上的像素开关、数据线图形(图1中未示出)、以及形成在所述基板上的补偿开关阵列100、第一补偿输入端110、第二补偿输入端111及补偿控制端120。
[0045]其中,所述补偿开关阵列100包括多个第一补偿开关101与多个第二补偿开关102。每个所述第一补偿开关101连接于一条正极性的数据线与第一补偿输入端110之间,每个所述第二补偿开关102连接于一条负极性的数据线与第二补偿输入端111之间,所述第一补偿开关101及所述第二补偿开关102的控制端均与所述补偿控制端120连接。
[0046]相应地,所述第一控制信号适于开启所述第一补偿开关101及所述第二补偿开关102;所述第二控制信号适于在第一时间周期开启所述第一补偿开关101及所述第二补偿开关102,在第二时间周期关断所述第一补偿开关101及所述第二补偿开关102。
[0047]具体来说,在静态显示模式下,响应于补偿控制端120接入的第一控制信号,第一补偿开关101闭合后将第一补偿输入端110接入的第一补偿信号与源极近端信号叠加后的信号从Source远端接入多条正极性的数据线,第二补偿开关102闭合后将第二补偿输入端111接入的第一补偿信号与源极近端信号叠加后的信号从Source远端接入多条负极性的数据线;在动态显示模式下,响应于补偿控制端120接入的第二控制信号,在第一时间周期内第一补偿开关101闭合以将所述第一补偿输入端110接入的第二补偿信号与源极近端信号叠加后从Source远端接入多条正极性的数据线,同时第二补偿开关102闭合以将所述第二补偿输入端111接入的第三补偿信号与源极近端信号叠加后从Source远端接入多条负极性的数据线,以预先将远端的Source电压来之正极性或负极性的中间电压,从而减小RCDe lay时间。
[0048]在本发明的一个可选实施例中,如图1所示,所述补偿开关阵列100包括多个薄膜晶体管。
[0049]所述多个薄膜晶体管的栅极均与所述补偿控制端120连接,所述多个薄膜晶体管的漏极与所述多条数据线一一对应连接,与正极性的数据线连接的薄膜晶体管的源极与所述第一补偿输入端110连接,与负极性的数据线连接的薄膜晶体管的源极与所述第二补偿输入端111连接。
[0050]需要说明的是,如图1所示,所述补偿开关阵列100形成在所述阵列基板上远离源极信号源(Source)的非显示区域。
[0051]图4是本发明一实施例中的一种阵列基板的控制方法的流程示意图,可用于控制驱动上述任意一种阵列基板,如如图4所示,该方法包括如下步骤:
[0052]S401:在静态显示模式下,在补偿开关阵列的补偿控制端输入第一控制信号,将第一补偿输入端或第二补偿输入端接入的第一补偿信号与源极近端信号叠加后接入多条数据线;
[0053]S402:在动态显示模式下,在所述补偿控制端输入第二控制信号,以在第一时间周期内将所述第一补偿输入端接入的第二补偿信号与源极近端信号叠加后接入数据线,或者将所述第二补偿输入端接入的第三补偿信号与源极近端信号叠加后接入数据线,在第二时间周期内断开所述第一补偿输入端或所述第二补偿输入端与所述多条数据线的连接。
[0054]图5是本发明另一实施例中的一种阵列基板的制作方法的流程示意图,可用于制作上述任意一种阵列基板,如图5所示,该方法包括如下步骤:
[0055]S501:在基板上形成像素开关阵列及数据线图形;
[0056]S502:在所述基板上形成补偿开关阵列、第一补偿输入端、第二补偿输入端及补偿控制端;
[0057]其中,所述补偿开关阵列分别与所述第一补偿输入端、第二补偿输入端、补偿控制端以及数据线图形中的多条数据线远离源极信号源的一端连接;所述第一补偿输入端与所述第二补偿输入端与所述源极信号源连接;所述补偿开关阵列适于在静态显示模式下,响应于补偿控制端接入的第一控制信号,将所述第一补偿输入端或所述第二补偿输入端接入的第一补偿信号与源极近端信号叠加后接入所述多条数据线;还适于在动态显示模式下,响应于补偿控制端接入的第二控制信号,在第一时间周期内将所述第一补偿输入端接入的第二补偿信号与源极近端信号叠加后接入数据线,或者将所述第二补偿输入端接入的第三补偿信号与源极近端信号叠加后接入数据线,在第二时间周期内断开所述第一补偿输入端或所述第二补偿输入端与所述多条数据线的连接。
[0058]具体地,该阵列基板的制作方法中,可以将所述像素开关阵列与所述补偿开关阵列在同一工艺中形成,这样能够降低制作工艺的复杂程度。
[0059]基于同样的发明构思,本发明一实施例提供了一种显示装置,包括:上述任意一种阵列基板。该显示装置可以为:液晶显示面板、手机、平板电脑、电视机、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。该显示装置由于为包括上述任意一种阵列基板的显示装置,因而可以解决同样的技术问题,并取得相同的技术效果。
[0060]在本发明的描述中,需要说明的是,术语“上”、“下”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
[0061]还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
[0062]以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。
【主权项】
1.一种阵列基板,包括基板、形成在所述基板上的像素开关阵列和数据线图形,其特征在于,还包括:形成在所述基板上的补偿开关阵列、第一补偿输入端、第二补偿输入端及补偿控制端; 所述补偿开关阵列分别与所述第一补偿输入端、第二补偿输入端、补偿控制端以及数据线图形中的多条数据线远离源极信号源的一端连接;所述第一补偿输入端与所述第二补偿输入端与所述源极信号源连接; 所述补偿开关阵列,适于在静态显示模式下,响应于补偿控制端接入的第一控制信号,将所述第一补偿输入端或所述第二补偿输入端接入的第一补偿信号与源极近端信号叠加后接入所述多条数据线;还适于在动态显示模式下,响应于补偿控制端接入的第二控制信号,在第一时间周期内将所述第一补偿输入端接入的第二补偿信号与源极近端信号叠加后接入数据线,或者将所述第二补偿输入端接入的第三补偿信号与源极近端信号叠加后接入数据线,在第二时间周期内断开所述第一补偿输入端或所述第二补偿输入端与所述多条数据线的连接。2.根据权利要求1所述的阵列基板,其特征在于,所述第一控制信号为高电平信号;所述第二控制信号在第一时间周期为高电平信号,在第二时间周期为低电平信号; 所述第一补偿信号与所述源极近端信号相同;所述第二补偿信号与所述第三补偿信号反相,且所述第二补偿信号为正极性最大电压或负极性最大电压的中间电压值。3.根据权利要求1所述的阵列基板,其特征在于,所述第二控制信号在TP控制信号为高电平时输出高电平,在TP控制信号为低电平时输出低电平。4.根据权利要求1所述的阵列基板,其特征在于,所述补偿开关阵列包括多个第一补偿开关与多个第二补偿开关;每个所述第一补偿开关连接于一条正极性的数据线与第一补偿输入端之间,每个所述第二补偿开关连接于一条负极性的数据线与第二补偿输入端之间,所述第一补偿开关及所述第二补偿开关的控制端均与所述补偿控制端连接; 所述第一控制信号适于开启所述第一补偿开关及所述第二补偿开关; 所述第二控制信号适于在第一时间周期开启所述第一补偿开关及所述第二补偿开关,在第二时间周期关断所述第一补偿开关及所述第二补偿开关。5.根据权利要求1所述的阵列基板,其特征在于,所述补偿开关阵列包括多个薄膜晶体管; 所述多个薄膜晶体管的栅极均与所述补偿控制端连接,所述多个薄膜晶体管的漏极与所述多条数据线一一对应连接,与正极性的数据线连接的薄膜晶体管的源极与所述第一补偿输入端连接,与负极性的数据线连接的薄膜晶体管的源极与所述第二补偿输入端连接。6.根据权利要求1所述的阵列基板,其特征在于,所述补偿开关阵列形成在所述阵列基板上远离源极信号源的非显示区域。7.—种如权利要求1?6中任一项所述的阵列基板的控制方法,其特征在于,包括: 在静态显示模式下,在补偿开关阵列的补偿控制端输入第一控制信号,将第一补偿输入端或第二补偿输入端接入的第一补偿信号与源极近端信号叠加后接入多条数据线; 在动态显示模式下,在所述补偿控制端输入第二控制信号,以在第一时间周期内将所述第一补偿输入端接入的第二补偿信号与源极近端信号叠加后接入数据线,或者将所述第二补偿输入端接入的第三补偿信号与源极近端信号叠加后接入数据线,在第二时间周期内断开所述第一补偿输入端或所述第二补偿输入端与所述多条数据线的连接。8.—种如权利要求1?6中任一项所述的阵列基板的制作方法,其特征在于,包括: 在基板上形成像素开关阵列及数据线图形; 在所述基板上形成补偿开关阵列、第一补偿输入端、第二补偿输入端及补偿控制端; 其中,所述补偿开关阵列分别与所述第一补偿输入端、第二补偿输入端、补偿控制端以及数据线图形中的多条数据线远离源极信号源的一端连接;所述第一补偿输入端与所述第二补偿输入端与所述源极信号源连接;所述补偿开关阵列适于在静态显示模式下,响应于补偿控制端接入的第一控制信号,将所述第一补偿输入端或所述第二补偿输入端接入的第一补偿信号与源极近端信号叠加后接入所述多条数据线;还适于在动态显示模式下,响应于补偿控制端接入的第二控制信号,在第一时间周期内将所述第一补偿输入端接入的第二补偿信号与源极近端信号叠加后接入数据线,或者将所述第二补偿输入端接入的第三补偿信号与源极近端信号叠加后接入数据线,在第二时间周期内断开所述第一补偿输入端或所述第二补偿输入端与所述多条数据线的连接。9.根据权利要求8所述的方法,其特征在于,所述像素开关阵列与所述补偿开关阵列在同一工艺中形成。10.—种显示装置,其特征在于,包括:如权利要求1?6中任一项所述的阵列基板。
【文档编号】G09G3/36GK106054483SQ201610683166
【公开日】2016年10月26日
【申请日】2016年8月17日
【发明人】董殿正, 张斌, 张强, 王光兴, 解宇, 张衎, 陈鹏名
【申请人】京东方科技集团股份有限公司, 北京京东方显示技术有限公司