低电平检测电路的制作方法

文档序号:6035936阅读:2229来源:国知局
专利名称:低电平检测电路的制作方法
技术领域
本实用新型涉及一种电子检测电路,特别涉及一种低电平检测电路。
背景技术
CN200510050010.7公开了 "一种电阻器提供检测信号的电压比较器地 线带电检测装置。"其发明目的是提供一种电阻器检测信号的电压式比较器 地线带电检测装置,包括电阻器、阈值电压信号源及电压比较器,所述电 阻器跨接于电源的零线间,零地线电压差经电阻器降压或降压整流后与电 压比较器的反相输入端连接,阈值电压发生器为直流稳压电路,阈值电压 与电压比较器的同相输入端连接。电压比较器为集成运算放大器,其不足 之处是
1、 该发明的电路是用于检测零地线压差,并用于判断地线是否带电的 装置,而不是用于检测信号是否为低电平的装置。
2、 只能判断输入信号是大于5V还是小于5V,并不能有效判断高低电平。
公知的低电平检测电路是利用NPN三级管组成非门,输入端接NPN 的B乡及,当信号电压低于NPN的导通电压0.7V时,NPN三级管截止,C 级数出高电平,这种方式的缺点是只有输入信号拉低到小于0.7V时,才认 为是低电平,电压容限小,容易误判断。
实用新型内容
本实用新型的目的在于克服上述现有技术中的不足之处,提供 一种根 据Vin信号与幵关量传感器之间连接导线的接触电阻调整电压容限,以避 免由于接触电阻大而导致Vin端的低电平信号不能被检测到的低电平检测电路。
本实用新型的目的可以通过以下措施来达到这种低电平检测电路,
其牙寺殊之处在于由电压比较器、电阻构成四通道低电平检测电路,电阻(R0
和电阻(R2)设置电压比较器同相输入端基准电压;电压比较器反向输入端与
Vcc之间串联上拉电阻排(RNO,反向输入电压值为Vcc;电压比较器输出端 与Vcc之间串联上拉电阻排(RN2),电压比较器输出端为高电平;电压比较 器反向器输入端分别与第一信号输入端(Vim)、第二信号输入端(Vin2)、第三 ^信号输入端(VirL3)、第四信号输入端(Vin4)之间串联电阻排(RN2),电阻排(RN。 用于调整输入端的低电平容限。
本实用新型相比现有技术,具有如下优点
1、 可以根据实际情况设定电压比较器的基准电压,提高输入端的电压 容限,避免误判断。
2、 可以根据信号线上的接触电阻灵活调节电压容限,以避免误判断。

图1是本实用新型低电平检测电路的电路原理图。
具体实施方式

本实用新型下面将结合附图作进一歩详述
请参阅图1所示,由电压比较器、电阻构成四通道低电平检测电路, 所述低电平检测电路包含电阻(R0、电阻(R。、电压比较器、上拉电阻排 (RN0、上拉电阻排(RN2)。其中电阻(R,)和电阻(R2)设置电压比较器同相输 入端基准电压;电压比较器反向输入端与Vcc之间串联上拉电阻排(RN。,
反向输入电压值为Vcc;电压比较器输出端与Vcc之间串联上拉电阻排
(RN2),电压比较器输出端为高电平;电压比较器反向器输入端分别与第一 信号输入端(Vim)、第二信号输入端(Vm2)、第三信号输入端(Vins)、第四信 号输入端(Viru)之间串联上拉电阻排(RN2),电阻排(RN2)用于调整输入端的 低电平容限。
以上所述仅为本实用新型的较佳实施例,凡依本实用新型权利要求范 围所做的均等变化与修饰,皆应属本实用新型权利要求的涵盖范围。
权利要求1、一种低电平检测电路,其特征在于由电压比较器、电阻构成四通道低电平检测电路,电阻(R1)和电阻(R2)设置电压比较器同相输入端基准电压;电压比较器反向输入端与VCC之间串联上拉电阻排(RN1),反向输入电压值为VCC;电压比较器输出端与VCC之间串联上拉电阻排(RN2),电压比较器输出端为高电平;电压比较器反向器输入端分别与第一信号输入端(Vin1)、第二信号输入端(Vin2)、第三信号输入端(Vin3)、第四信号输入端(Vin4)之间串联上拉电阻排(RN2),电阻排(RN2)用于调整输入端的低电平容限。
专利摘要本实用新型涉及一种低电平检测电路。该低电平检测电路是根据Vin信号与开关量传感器之间连接导线的接触电阻调整电压容限,以避免由于接触电阻大而导致Vin端的低电平信号不能被检测到的情况。由电压比较器、电阻构成四通道低电平检测电路,电阻(R<sub>1</sub>)和电阻(R<sub>2</sub>)设置电压比较器同相输入端基准电压;电压比较器反向输入端与V<sub>CC</sub>之间串联上拉电阻排(RN<sub>1</sub>),反向输入电压值为V<sub>CC</sub>;电压比较器输出端与V<sub>CC</sub>之间串联上拉电阻排(RN<sub>2</sub>),电压比较器输出端为高电平;电压比较器反向器输入端分别与信号输入端(Vin<sub>1</sub>)、信号输入端(Vin<sub>2</sub>)、信号输入端(Vin<sub>3</sub>)、信号输入端(Vin<sub>4</sub>)之间串联上拉电阻排(RN<sub>2</sub>),电阻排(RN<sub>2</sub>)用于调整输入端的低电平容限。
文档编号G01R19/155GK201203646SQ200820095149
公开日2009年3月4日 申请日期2008年6月27日 优先权日2008年6月27日
发明者凌兆蔚, 勇 梁, 闻维维, 斌 黄, 黄志青 申请人:深圳市特尔佳科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1