一种具有高电源抑制比特性的低压差线性稳压器的制造方法

文档序号:6306627阅读:195来源:国知局
一种具有高电源抑制比特性的低压差线性稳压器的制造方法
【专利摘要】本发明涉及属于模拟集成电路【技术领域】,具体涉及一种具有高电源抑制比特性的低压差线性稳压器。本发明为消除功率管MP的栅源小信号差,在传统LDO功率管栅端引入另一条支路GmVin,用来采样输入端小信号扰动,使栅源端保持VGS不变,从而消除该项对PSR的影响。本发明的有益效果为,提高LDO中频端的电源抑制能力,同时误差放大器采用自适应调节技术,通过采样一定的负载电流来偏置误差放大器,使得整个电路在负载发生变化时,保证环路稳定的同时,最大程度提供低频增益,从而一定程度上提高电源噪声的抑制能力。本发明尤其适用于低压差线性稳压器。
【专利说明】一种具有高电源抑制比特性的低压差线性稳压器

【技术领域】
[0001] 本发明属于模拟集成电路【技术领域】,具体涉及一种具有高电源抑制比特性的低压 差线性稳压器。

【背景技术】
[0002] 低压差线性稳压器(Low Dropout Regulator,LD0)作为现代电源管理芯片的主 要组成部分,其特点在于工作过程中没有开关动作,噪声比较低且整个单元设计简单,元件 数目少,整个芯片面积小便于集成。LD0的主要技术指标包括:压差,线性调整率,负载调整 率,电源抑制比(Power Supply Rejection, PSRR),负载瞬态响应等。
[0003] LD0基本结构如图1所示,由误差放大器、功率管Mp、电阻Rp、Rl、R2、Rload、电容 Cp、Cload构成;其中误差放大器通过放大反馈电压与基准电压的差值,调节功率管MP的栅 极电压,从而增大或减小功率管提供的电流为电容充放电,从而稳定输出电压。而PSRR作 为LD0的关键指标,它主要用来反映 LD0交流特征的一个重要参数,直接反映着LD0对电源 噪声的敏感度,因此在噪声敏感电路环境中其越发重要。
[0004] 由于LD0电源抑制比是用LD0输入电压为小信号正弦激励情况下,输出电压的正 弦稳态响应进行定量描述。在进行LD0的PSRR定量计算时,输出节点直流电阻为固定值, 因此满足Λ Rw = 0。通过相应分析法可以得到下述关系:

【权利要求】
1. 一种具有高电源抑制比特性的低压差线性稳压器,其特征在于,该低压差线性稳压 器由 PMOS 管 10\]\^1、]\^2、]\^3、]\^4、]\^5、]\^6、]\^7、]\^8、]\^9、]\^10、]\^11,匪05管丽1、丽2、 MN3、MN4、MN5、MN6、MN7、MN8、MN9、MN10、MN11、MN12、MN13、MN14、MN15,电流源,电阻 R,电容 C构成;其中,电流源的正极接外部电源VDDA,其负极接丽10的漏极;MN10的漏极与栅极互 连,其栅极接MN9的栅极,其源极接地;MN9的源极接地,其漏极接MP5的漏极;MP5的源极 接外部电源VDDA,其漏极与栅极互连,其栅极接MP3的栅极;MP3的源极接外部电源VDDA, 其漏极接MP1的源极;MP1的栅极接丽5源极与丽7漏极的连接点,其漏极接丽1的漏极; 丽5的漏极接外部电源VDDA,其栅极接外部基准电压Vref,其源极接丽7的漏极;丽7的栅 极接MN8的栅极,其源极接地;MN1的漏极与栅极互连,其栅极接MN2的栅极和MN4的栅极, 其源极接地;丽2的源极接地,其漏极接MP2的漏极;MP2的源极接MP4的漏极,其栅极接MN6 源极与MN8漏极的连接点;MP2源极与MP4漏极的连接点接MP3漏极与MP1源极的连接点; MP4的源极接外部电源VDDA,其栅极接MP6的栅极;MP6的源极接外部电源VDDA,其栅极与 漏极互连,其漏极接丽15的漏极;丽3的漏极接外部电源VDDA,其栅极接MP2漏极与丽2漏 极的连接点,其源极接MN4的漏极;MN4的源极接地;MN6的漏极接外部电源VDDA,其栅极接 反馈电压VFB,其源极接MN8的漏极;MN8的源极接地;丽11的源极接地,其栅极接丽3源极 与MN4漏极的连接点,其漏极接MP7的漏极;MP7的源极接第二外部电源VDDA1,其栅极通过 电阻R后接MP8的栅极;MP7栅极与电阻R的连接点通过电容C后接地;电阻R与MP8栅极 的连接点接丽11的漏极、MP8的漏极、MP的栅极和MP9的栅极;MP8的源极接第二外部电源 VDDA1 ;MP的源极接第二外部电源VDDA1,其漏极接MP11的源极;MP9的源极接第二外部电 源VDDA1,其漏极接MP10的源极;MP10的栅极接MP11的栅极,其漏接MN12的漏极;MN12的 栅极接丽13的栅极,其源极接地;丽13的源极接地,其漏极接MP11的漏极;MP11的漏极与 栅极互连;MN14的源极接地,其栅极接MP10漏极与MN12漏极的连接点,其漏极接MP9漏极 与MP10源极的连接点;丽15的源极接地,其栅极接丽14的栅极。
【文档编号】G05F3/26GK104122931SQ201410359166
【公开日】2014年10月29日 申请日期:2014年7月25日 优先权日:2014年7月25日
【发明者】甄少伟, 王磊, 杨云, 许志斌, 贺雅娟, 张波 申请人:电子科技大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1