自启动基准电压源的制作方法
【技术领域】
[0001] 本实用新型涉及基准电压源,尤其涉及到自启动基准电压源。
【背景技术】
[0002] 为了得到基准电压,设计了自启动基准电压源。
【发明内容】
[0003] 本实用新型旨在提供一种自启动基准电压源。
[0004] 自启动基准电压源,包括第一电阻、第一NPN管、第二NPN管、第二电阻、第三NPN 管、第一PMOS管、第三电阻、第四电阻、第四NPN管、第五电阻、第五NPN管、第六电阻、第六 NPN管和第二PMOS管:
[0005] 所述第一电阻的一端接电源电压VCC,另一端接所述第一NPN管的基极和集电极 和所述第三NPN管的基极;
[0006] 所述第一NPN管的基极和集电极接在一起再接所述第一电阻的一端和所述第三 NPN管的基极,发射极接所述第二NPN管的基极和集电极;
[0007] 所述第二NPN管的基极和集电极接在一起再接所述第一NPN管的发射极,发射极 接地;
[0008] 所述第二电阻的一端接电源电压VCC,另一端接所述第三NPN管的集电极;
[0009] 所述第三NPN管的基极接第一电阻的一端和所述第一NPN管的基极和集电极,集 电极接所述第二电阻的一端,发射极接所述第三电阻的一端和所述第一PMOS管的漏极;
[0010] 所述第一PMOS管的栅极接所述第二PMOS管的栅极和漏极和所述第六NPN管的集 电极,漏极接所述第三NPN管的发射极和所述第三电阻的一端,源极接电源电压VCC;
[0011] 所述第三电阻的一端接所述第三NPN管的发射极和所述第一PMOS管的漏极,另一 端接所述第四电阻的一端和所述第五电阻的一端并作为基准电压VREF输出端;
[0012] 所述第四电阻的一端接所述第三电阻的一端和所述第五电阻的一端,另一端接所 述第四NPN管的基极和集电极和所述第五NPN管的基极;
[0013] 所述第四NPN管的基极和集电极接在一起再接所述第四电阻的一端和所述第五 NPN管的基极,发射极接地;
[0014] 所述第五电阻的一端接所述第三电阻的一端和所述第四电阻的一端,另一端接所 述第五NPN管的集电极和所述第六NPN管的基极;
[0015] 所述第五NPN管的基极接所述第四电阻的一端和所述第四NPN管的基极和集电 极,集电极接所述第五电阻的一端和所述第六NPN管的基极,发射极接所述第六电阻的一 端;
[0016] 所述第六电阻的一端接所述第五NPN管的发射极,另一端接地;
[0017] 所述第六NPN管的基极接所述第五电阻的一端和所述第五NPN管的集电极,集电 极接所述第一PMOS管的栅极和所述第二PMOS管的栅极和漏极,发射极接地;
[0018] 所述第二PMOS管的栅极和漏极接在一起再接所述第一PMOS管的栅极和所述第六 NPN管的集电极,源极接电源电压VCC。
[0019] 所述第一电阻、所述第一NPN管、所述第二NPN管、所述第二电阻、所述第三NPN 管构成启动电路,从电源电压VCC依次第一电阻、所述第一NPN管、所述第二NPN管形成 电流,然后通过所述第一NPN管镜像给所述第三NPN管;所述第四电阻、所述第四NPN管、 所述第五电阻、所述第五NPN管、所述第六电阻构成基准电压源的核心部分,基准电压
,m为所述第五NPN管和所述第四NPN管的面积比值;启动 电路提供启动电流后,电压基准源正常工作后,由于所述第三NPN管的发射极电压升高,所 述第三NPN管的发射极就不会有电流流出,所述第六NPN管和所述第二PMOS管构成电压基 准源正常工作后反馈到基准电压源核心部分的工作电流,通过所述第二PMOS管镜像给所 述第一PMOS管。
【附图说明】
[0020] 图1为本实用新型的自启动基准电压源的电路图。
【具体实施方式】
[0021] 以下结合附图对本【实用新型内容】进一步说明。
[0022] 自启动基准电压源,如图1所示,包括第一电阻101、第一NPN管102、第二NPN管 103、第二电阻104、第三NPN管105、第一PMOS管106、第三电阻107、第四电阻108、第四NPN 管109、第五电阻110、第五NPN管111、第六电阻112、第六NPN管113和第二PMOS管114 :
[0023] 所述第一电阻101的一端接电源电压VCC,另一端接所述第一NPN管102的基极和 集电极和所述第三NPN管105的基极;
[0024] 所述第一NPN管102的基极和集电极接在一起再接所述第一电阻101的一端和所 述第三NPN管105的基极,发射极接所述第二NPN管103的基极和集电极;
[0025] 所述第二NPN管103的基极和集电极接在一起再接所述第一NPN管102的发射极, 发射极接地;
[0026] 所述第二电阻104的一端接电源电压VCC,另一端接所述第三NPN管105的集电 极;
[0027] 所述第三NPN管105的基极接第一电阻101的一端和所述第一NPN管102的基极 和集电极,集电极接所述第二电阻104的一端,发射极接所述第三电阻107的一端和所述第 一PMOS管106的漏极;
[0028] 所述第一PMOS管106的栅极接所述第二PMOS管114的栅极和漏极和所述第六 NPN管113的集电极,漏极接所述第三NPN管105的发射极和所述第三电阻107的一端,源 极接电源电压VCC;
[0029] 所述第三电阻107的一端接所述第三NPN管105的发射极和所述第一PMOS管106 的漏极,另一端接所述第四电阻108的一端和所述第五电阻110的一端并作为基准电压 VREF输出端;
[0030] 所述第四电阻108的一端接所述第三电阻107的一端和所述第五电阻110的一 端,另一端接所述第四NPN管109的基极和集电极和所述第五NPN管111的基极;
[0031] 所述第四NPN管109的基极和集电极接在一起再接所述第四电阻108的一端和所 述第五NPN管111的基极,发射极接地;
[0032] 所述第五电阻110的一端接所述第三电阻107的一端和所述第四电阻108的一 端,另一端接所述第五NPN管111的集电极和所述第六NPN管113的基极;
[0033] 所述第五NPN管111的基极接所述第四电阻108的一端和所述第四NPN管109的 基极和集电极,集电极接所述第五电阻110的一端和所述第六NPN管113的基极,发射极接 所述第六电阻112的一端;
[0034] 所述第六电阻112的一端接所述第五NPN管111的发射极,另一端接地;
[0035] 所述第六NPN管113的基极接所述第五电阻110的一端和所述第五NPN管111的 集电极,集电极接所述第一PMOS管106的栅极和所述第二PMOS管114的栅极和漏极,发射 极接地;
[0036] 所述第二PMOS管114的栅极和漏极接在一起再接所述第一PMOS管106的栅极和 所述第六NPN管113的集电极,源极接电源电压VCC。
[0037] 所述第一电阻101、所述第一NPN管102、所述第二NPN管103、所述第二电阻104、 所述第三NPN管105构成启动电路,从电源电压VCC依次第一电阻101、所述第一NPN管 102、所述第二NPN管103形成电流,然后通过所述第一NPN管102镜像给所述第三NPN管 105 ;所述第四电阻108、所述第四NPN管109、所述第五电阻110、所述第五NPN管111、所述 第六电阻112构成基准电压源的核心部分,基准电压
m为 所述第五NPN管111和所述第四NPN管109的面积比值;启动电路提供启动电流后,电压基 准源正常工作后,由于所述第三NPN管105的发射极电压升高,所述第三NPN管105的发射 极就不会有电流流出,所述第六NPN管和所述第二PMOS管114构成电压基准源正常工作后 反馈到基准电压源核心部分的工作电流,通过所述第二PMOS管114镜像给所述第一PMOS 管 106〇
【主权项】
1.自启动基准电压源,其特征在于:包括第一电阻、第一NPN管、第二NPN管、第二电 阻、第三NPN管、第一PMOS管、第三电阻、第四电阻、第四NPN管、第五电阻、第五NPN管、第 六电阻、第六NPN管和第二PMOS管; 所述第一电阻的一端接电源电压VCC,另一端接所述第一NPN管的基极和集电极和所 述第三NPN管的基极; 所述第一NPN管的基极和集电极接在一起再接所述第一电阻的一端和所述第三NPN管 的基极,发射极接所述第二NPN管的基极和集电极; 所述第二NPN管的基极和集电极接在一起再接所述第一NPN管的发射极,发射极接 地; 所述第二电阻的一端接电源电压VCC,另一端接所述第三NPN管的集电极; 所述第三NPN管的基极接第一电阻的一端和所述第一NPN管的基极和集电极,集电极 接所述第二电阻的一端,发射极接所述第三电阻的一端和所述第一PMOS管的漏极; 所述第一PMOS管的栅极接所述第二PMOS管的栅极和漏极和所述第六NPN管的集电 极,漏极接所述第三NPN管的发射极和所述第三电阻的一端,源极接电源电压VCC; 所述第三电阻的一端接所述第三NPN管的发射极和所述第一PMOS管的漏极,另一端接 所述第四电阻的一端和所述第五电阻的一端并作为基准电压VREF输出端; 所述第四电阻的一端接所述第三电阻的一端和所述第五电阻的一端,另一端接所述第 四NPN管的基极和集电极和所述第五NPN管的基极; 所述第四NPN管的基极和集电极接在一起再接所述第四电阻的一端和所述第五NPN管 的基极,发射极接地; 所述第五电阻的一端接所述第三电阻的一端和所述第四电阻的一端,另一端接所述第 五NPN管的集电极和所述第六NPN管的基极; 所述第五NPN管的基极接所述第四电阻的一端和所述第四NPN管的基极和集电极,集 电极接所述第五电阻的一端和所述第六NPN管的基极,发射极接所述第六电阻的一端; 所述第六电阻的一端接所述第五NPN管的发射极,另一端接地; 所述第六NPN管的基极接所述第五电阻的一端和所述第五NPN管的集电极,集电极接 所述第一PMOS管的栅极和所述第二PMOS管的栅极和漏极,发射极接地; 所述第二PMOS管的栅极和漏极接在一起再接所述第一PMOS管的栅极和所述第六NPN管的集电极,源极接电源电压VCC。
【专利摘要】本实用新型公开了一种自启动基准电压源。自启动基准电压源包括第一电阻、第一NPN管、第二NPN管、第二电阻、第三NPN管、第一PMOS管、第三电阻、第四电阻、第四NPN管、第五电阻、第五NPN管、第六电阻、第六NPN管和第二PMOS管。利用本实用新型提供的自启动基准电压源可以得到基准电压。
【IPC分类】G05F1/56
【公开号】CN204631672
【申请号】CN201520372785
【发明人】陶霞菲
【申请人】杭州宽福科技有限公司
【公开日】2015年9月9日
【申请日】2015年6月1日