银行卡智能终端装置的制作方法

文档序号:6611743阅读:689来源:国知局
专利名称:银行卡智能终端装置的制作方法
技术领域
本实用新型涉及一种数字数据处理装置,具体是指一种特别适用于金融行业的银行卡智能终端装置。
目前金融电子化已在我国普遍实行,特别是在银行系统区域内早已实现了计算机联网,磁卡、带磁条的存折已走进千家万户,与老百姓息息相关的存款、取款银行业务,都已在计算机上以及连着的磁卡机上成为现实。当前正在使用的无论是磁卡还是带磁条存折,其缺点是它们的使用寿命极其有限,其次是它们的存贮容量小、保密性能差,这些致命的弱点给银行保密工作以及进一步拓宽服务范围、增加业务项目带来许多麻烦。随着科学技术的不断进步,近几年发展起来的智能IC卡既有存贮容量大、安全可靠,又有体积小、携带方便等优点。因此,智能IC卡取代磁卡将是指日可待、毋容置疑的事实。然而以我国现有经济实力来看,一夜之间用智能IC卡全部取代磁卡是不可能的,也是不经济、不合理的。由此可见,在金融业界,智能IC卡与磁卡将会有一个较长的共存期(或称过渡期),但在这个过渡期内,目前还没有一种可方便地用来既能读写磁卡和带磁条存折、又能读写智能IC卡的银行卡智能终端装置出现。
有鉴于此,本实用新型的目的,乃是提供一种适合在这个过渡时期内使用的既可读写磁卡和带磁条存折、又可读写智能IC卡的银行卡智能终端装置,以便于银行系统大量减少繁琐的保密方面的管理麻烦,又便于银行系统以后更进一步拓宽业务范围。
参见

图1本实用新型电原理方框图,本实用新型的解决方案如下。其电路部分由主控单片机电路1、读写磁卡二道单片机电路2、读写磁卡三道单片机电路3、扩展通信单片机电路4、RS-232接口电路5、显示电路6、IC卡读写电路7、锁存及数据存贮电路8、磁卡二道编码同步电路9、磁卡三道编码同步电路10、磁卡二与三道读写电路11、灯光电路12、实时时钟电路13、看门狗电路14、PSAM卡模块及接口电路15、数据存贮选择和I2C总线并行扩展电路16、键盘输入电路17、读写磁卡速率调整电路18及电源电路19连接组成,其中主控单片机电路1的接口分别与读写磁卡二道单片机电路2、读写磁卡三道单片机电路3、扩展通信单片机电路4、RS-232接口电路5、显示电路6、IC卡读写电路7、锁存及数据存贮电路8、实时时钟电路13、看门狗电路14、PSAM卡模块及接口电路15、数据存贮选择和I2C总线并行扩展电路16以及键盘输入电路17的接口相接;读写磁卡二道单片机电路2、读写磁卡三道单片机电路3以及扩展通信单片机电路4的通信握手应答端互连在一起,读写磁卡二道单片机电路2和读写磁卡三道单片机电路3的接口分别与磁卡二与三道读写电路11的读操作控制端和写操作控制端相接;磁卡二道编码同步电路9和磁卡三道编码同步电路10的同步信号输入端分别与磁卡二与三道读写电路11的同步信号输出端相连;磁卡二道编码同步电路9和磁卡三道编码同步电路10的同步信号输出端分别与读写磁卡速率调整电路18的速率控制端相接;读写磁卡二道单片机电路2和读写磁卡三道单片机电路3的接口分别与读写磁卡速率调整电路18的速率控制端相连;扩展通信单片机电路4的接口分别与RS-232接口电路5的串行通信接口和灯光电路12的控制端相接;显示电路6的地址控制端与锁存及数据存贮电路8的地址线相连;IC卡读写电路7的IC卡插入检测控制端与数据存贮选择和I2C总线扩展电路16的输出控制端相接;锁存及数据存贮电路8的高位地址线与数据存贮选择和I2C总线扩展电路16的地址控制端相连;RS-232接口电路5的复位信号输出端与看门狗电路14的复位控制端相接;电源电路19的电源输出端与整机其它电路的电源端相接以提供直流工作电源。
具有上述电路结构的本实用新型,由于其主控单片机电路1分别与前述电路2至8以及电路13至17相连接,所以能够分别实现主控单片机电路1与读写磁卡二道单片机电路2、读写磁卡三道单片机电路3及扩展通信单片机电路4之间的数据交换和数据交换控制,实现与机器外部上层计算机进行的数据交换,实现对显示电路6的显示控制,实现对IC卡的读写控制,实现机器内部的数据交换,实现给主控单片机电路1提供时钟信息,实现在死机的情况下自动使系统复位,实现对PSAM卡的读写操作,实现数据存贮选择和对IC卡的联合控制读写,实现主控单片机电路1对键盘控制开关开闭状态的适时采集。
此外,还由于本实用新型具有前述的其它电路连接关系,所以还能够分别实现读写磁卡二道单片机电路2、读写磁卡三道单片机电路3及扩展通信单片机电路4之间的通信握手应答;实现读写磁卡二道单片机电路2和读写磁卡三道单片机电路3分别对磁卡二与三道读写电路11的读写操作控制;实现磁卡二与三道读写电路11分别给磁卡二道编码同步电路9和磁卡三道编码同步电路10提供同步信号;实现磁卡二道编码同步电路9和磁卡三道编码同步电路10分别给读写磁卡速率调整电路18提供速率信号;实现读写磁卡二道单片机电路2和读写磁卡三道单片机电路3分别对读写磁卡速率调整电路18提供速率调整控制信号;实现扩展通信单片机电路4通过RS-232接口电路5与外联设备(如打印机、扫描仪等)的RS-232串行信号的电平转换,实现扩展通信单片机电路4对灯光电路12的发光控制;实现锁存及数据存贮电路8对显示电路6的地址线的控制;实现数据存贮选择和I2C总线扩展电路16对IC卡读写电路7的IC卡插入检测控制端的检测控制;实现数据存贮选择和12C总线扩展电路16对锁存及数据存贮电路8的地址线的控制;实现RS-232接口电路5给看门狗电路14提供系统复位信号的控制。
具有上述电路结构和工作关系的本实用新型在具体使用时,可以选择通过RS-232接口电路5与计算机或具有RS-232串行接口的外部设备(如打印机、条码机、扫描仪等设备)相连,与外部计算机相连的时候,通过RS-232接口接受上层计算机传送的指令并根据指令对本实用新型执行相应的操作,或者对本实用新型进行操作并将该数据通过RS-232接口传给上层计算机。本实用新型的工作原理如下①实现对IC卡的读写操作。这是本实用新型最重要的处理功能,在正常情况下,主控单片机电路1对IC卡读写电路7始终处于一种查询状态,当IC卡插槽中有IC卡插入的时候,就会将该IC卡的检测开关顶起,主控单片机电路1检测到这种电平变化以后,就开始对该IC卡进行伪卡、坏卡、废卡,非系统卡的卡型判断,然后进行密码比较等一系列系统卡的认证、鉴别,如果这些都通过了,单片计算机电路1就对IC卡进行读写操作,能够适时地与IC卡交换数据。②实现对磁卡的读写操作。由于磁卡信息的读写是在运动中进行读写的,而磁卡不同磁道的信息存贮格式有差别,为了保证磁卡信息的稳定读取,采用读写磁卡二道单片机电路2和读写磁卡三道单片机电路3分别通过磁卡二与三道读写电路11和磁卡二道编码同步电路9及磁卡三道编码同步电路10对磁卡的二、三道信息进行读取,保证对磁卡各磁道信息的稳定读取。③串行异步通信功能。本实用新型的RS-232接口电路具有多个RS-232串行通信接口,通过这些接口可以与具有RS-232通信接口的外部设备相连,进行数据交换。主控单片机电路1可以与主机进行通信,扩展通信单片机电路4具有多个扩展RS-232串行接口,可以外接打印机、条码机、扫描仪等使用RS-232串行通信接口进行通信的外部设备进行通信,选择性地安装一些扩展外部设备,可以使本实用新型的功能更加齐全。④具有工作显示功能。其显示电路6的显示器件可采用液晶显示模块之类,可清晰地显示该装置的工作状态和工作结果的数据等,服务更加完善,功能更加齐全。⑤实现对PSAM卡的读写操作,金融行业目前所用PSAM卡虽较少,但本装置仍然配备此功能,以适应少数用户和将来发展的需要。
本实用新型具有如下优点和技术特点①全机制造成本不超过1000元,就可以实现对IC卡、磁卡进行读写的功能,普通用户在经济上都能承受得起,适合于大众消费,是一种普及型产品。②能适时地对IC卡插入状态进行查询,一旦有IC卡插入以后,就迅速地进行一系列卡的判别、认证、密码对比工作,密码比较正确的马上进行数据读写,方便而快捷,安全性能高,便于银行系统以后更进一步拓宽业务范围。③能适时地对磁卡的刷卡状态进行采集,一旦有磁卡插入本实用新型,就能够随时对磁卡二、三道两道信息进行读取。④通过RS-232串行接口与上层计算机或者采用RS-232串行接口进行通信的外部设备进行通信,在具体应用的时候,既可以选择与上层计算机通信,作为计算机的一个终端的方式进行工作,也可以选择不与上层计算机通信,处于独立工作的状态,一般计算机都有RS-232串行接口,连接简单而快捷,对上层计算机要求不高,另外由于主控单片机电路1与上层计算机的数据交换量不大,所以用RS-232串行接口就足够了,且没有必要用其他复杂的通信方式。⑤由于本实用新型有可能与上层PC机连接,作为配套使用,本实用新型的上层计算机还有专门的操作软件,该软件能够在所有的WINDOWS版体下使用,操作简单明了。
以下结合附图和实施例对本实用新型加以进一步详细描述。
图1为本实用新型电原理方框图;图2为图1方框图的一种具体电路的原理图。
参见图1与图2。主控单片机电路1由单片机U1、可编程逻辑器件U10、晶体振荡器X1及电容C9与C10连接组成;读写磁卡二道单片机电路2由单片机U7构成;读写磁卡三道单片机电路3由单片机U8构成;扩展通信单片机电路4由单片机U9构成;RS-232接口电路5由串行口驱动器U15至U17、三态四总线缓冲门器件U26、电容C1至C4、电容C25至C28及电容C35至C38连接组成;显示电路6由液晶显示模块U5构成;IC卡读写电路7由IC卡读写卡座U6、与非门U24、三极管Q1、晶体振荡器X2、电阻R1至R3及电容C7与C8连接组成;锁存及数据存贮电路8由地址锁存器U2、数据存贮器U3及闪烁存贮器U4连接组成;磁卡二道编码同步电路9由运算放大器U21、二极管D4与D5、电阻R4、电阻R10至R20,电容C24及电容C29至C34连接组成;磁卡三道编码同步电路10由运算放大器U22、二极管D8与D9、电阻R25至R34、电容C22及电容C39至C43连接组成;磁卡二与三道读写电路11由七达林顿管U18、与非门U23、磁卡导轨U27、电阻R21至R24、电容C11与C17及电容C20与C21连接组成;灯光电路12由发光二极管L1至L6、电阻R5至R8及电阻R35与R36连接组成;实时时钟电路13由晶体振荡器X3、时钟处理芯片U20、二极管D1、电阻R37、电容C6及干电池YZ连接组成;看门狗电路14由电压监视看门狗器件U14及三极管Q2连接组成;PSAM卡模块及接口电路15由PSAM卡U19、PSAM卡安全控制模块S3、与非门YF4、晶体振荡器XTAL4、电阻R30及电容C56与C57连接组成;数据存贮选择和12C总线并行扩展电路16由I2总线控制器U11构成;键盘输入电路17由12C总线控制器U12与U13及电容C58至C81连接组成;读写磁卡速率调整电路18由三态四总线缓冲门器件U25及拨码开关T4连接组成;电源电路19由桥堆D0、集成稳压块U28、二极管D10、电阻L、电容C5与C23、电容C12至C16、电容C18与C19、电容C44至C55及电源插头Y1连接组成。
前述图1技术解决方案中各电路之间的连接关系及工作原理,在图2实施例中是这样来具体实现的U1、U7、U8的第11脚TXD、第10脚RXD分别对应相连;分别用作数据输入和输出;U1、U7、U8和U9第9脚RESET、第14脚T0、第15脚T1、第39脚D0至第32脚D7分别对应相连,U1第13脚INT1与U7、U8、U9第2脚SDA2分别对应相接;其中第9脚RESET对应相连是为了保证各单片机同时复位,第13至第15脚对应相连是用于各个单片机之间握手控制,U1通过这三个管脚可以选择是否需要与U7、U8、U9进行通信交换数据(后面对握手控制还要加以描述),第39脚至第32脚分别相连,这就使得U7、U8、U9间的8位数据线分别相连,便于多个单片机间进行数据交换。U1第11脚TXD和第10脚RXD分别与U15第11脚T1IN、第12脚R10UT相接;这两个管脚用作串行口输入、输出位,以实现本实用新型通过RS-232串行接口与外部计算机终端进行数据传输。U1第39脚D0至第32脚D7分别与U5第10脚D0至第16脚D7相连,U1第24脚A11、第25脚A12分别与U5第1脚/CSA、第2脚/CSB相接,U10第14脚E与U5第8脚E相连;这样,U1就给液晶显示模块U5提供了八根数据线和两根地址线。U1第1脚SDA1、第3脚RST分别与U6第C7脚SDA、第C2脚RST相连,U1第2脚CLOCK与U24第12和13脚相接;SDA1是数据传输脚,RST是复位引脚。U1第39脚D0至U1第32脚D7分别连U2第3脚D0、第4脚D1、第7脚D2、第8脚D3、第13脚D4、第14脚D5、第17脚D6、第18脚D7;U2用于将U1的低8位地址信号锁存起来,给其它需要地址线进行控制的部件提供地址信号,U2第2脚A0、第5脚A1、第6脚A2、第9脚A3、第12脚A4、第15脚A5、第16脚A6、第19脚A7分别与U3第10脚A0至第3脚A7以及U4第12脚A0至第5脚A7相连,以将U1输出的低8位地址信号经过U2地址锁存以后给U3和U4提供低8位地址。另外,U1第21脚A8接U3第25脚A8和U4第27脚A8作第9位地址线,U1第22脚A9接U3第24脚A9和U4第26脚A9作第10位地址线,U1第23脚A10接U3第21脚A10和U4第23脚A10作第11位地址线,U1第24脚A11接U3第23脚A11和U4第25脚A11作第12位地址线,U1第25脚A12接U3第2脚A12和U4第4脚A12作第13位地址线,U1第26脚A13接U3第26脚A13和U4第28脚A13作第14位地址线,U1第27脚A14接U3第1脚A14和U4第29脚A14作第15位地址线,U1第28脚A15接U4第3脚A15作第16位地址线;由此可见,U1通过U2低8位地址信号锁存以及对高7位地址(共15位地址线)的控制,可以控制U3的全部32K存贮空间(关于U1对U4存贮空间的控制,后面再述)。U1第17脚/RD分别与U3第22脚OE和U4第24脚/OE相连,U1第16脚/WR分别与U3第27脚W/E和U4第31脚/WE相接,U1第5脚040与U4第22脚/CE相连,U10第16脚256与U3第20脚CE相接;U1第7脚SCL、第8脚SDA分别与U20第6脚SCL、第5脚SDA相连;U1第9脚RESET、第13脚INT1分别与U14第7脚RESET、第6脚SDA2相接;U1第6脚SAM-C与YF4第5脚SAM-C相连,U1第4脚SAM-RST分别与S3第3脚RST和U19第7脚RST相接,U1第12脚SAM-I0分别与S3第6脚SDA和U19第3脚I/O相连;U1第6脚SAM-C对YF4第5脚的控制,再加上YF4、R38、XTAL4、C56、C57联合控制YF4第8脚的输出,给U19第6脚CLK和S3第5脚CLK提供PSAM卡的控制时钟,U1第12脚SAM-I0用于控制PSAM卡的输入输出信号,U1第4脚SAM-RST用于控制S3和U19的复位,U1就这样通过其第4、6、12脚便可实现对S3和U19的PSAM卡的读写操作。U1第7脚SCL、第8脚SDA分别与U11、U12、U13第14脚SCL、第15脚SDA相接;C58至C81这24个电容相当于24个按键,实际上就是24个按键开关,在具体应用的时候,U1通过第7脚SCL时序线的控制、第8脚SDA的I2C总线的串行数据传送,并通过I2C总线控制器U12、U13的扩展,可以适时地采集24键键盘控制开关的开闭状态,并做出相应的反应。
U7、U8、U9的第1脚TEST对应相接;U7、U8、U9的TEST、SDA2、CT1、CT0这四个管脚用于实现U7、U8、U9之间的通信握手应答,使系统在需要采用不同的单片机进行控制的时候,能做到分工明确、协调有序地工作,在一般系统控制的状态下由U1进行控制,在系统实现对磁卡二、三道进行操作和扩展功能的时候,根据不同的功能要求,U1通过以上四个管脚的握手应答,将系统的控制权交给U7、U8、U9中任一个进行控制,在该单片机实现完控制以后,又将对系统的控制权交还给U1。U7第5脚CLS2、第6脚RDT2、第13脚RCL2分别与U27第11脚CLS2、第7脚RDT2、第9脚RCL2相连,U7第7脚T2WR1、第8脚T2WR2分别与U23第1和第2脚T2WR1、第4和第5脚T2WR2相接,U8第5脚CLS3、第6脚RDT3、第13脚RCL3分别与U27第12脚CLS3、第8脚RDT3、第10脚RCL3相连,U8第7脚T3WR1、第8脚T3WR2分别与U23第9和第10脚T3WR1、第12和第13脚T3WR2相接;因此,U7和U8可分别通过其第7、8脚的输出信号来控制U23输出到U18第1至第4脚的信号,使得对磁卡二、三道进行写操作的输出数字信号,确定是选择对二道还是对三道进行写操作,以致使U18的第13至第16脚输出需要输出的信号,U18第16脚T2WR1.0和第15脚T2WR1.1给U27第13、第14脚输送的是磁卡二道写信息,U18第14脚T3WR1.0和第13脚T3WR1.1给U27第15、第16脚输送的是磁卡三道写信息。U21输入端CKWCLK和电源端CKWCLK1分别与U27第3脚CKWCLK和第4脚CKWCLK1相连,U22输入端CKWCLK2和电源端CKWCLK3分别与U27第5脚CKWCLK2和第6脚CKWCLK3相接,U21输出端75BP与U25第2脚75BP相连,U22输出端210BP与U25第9脚210BP相接,U7第27脚S-75BP、第28脚S-210BP和第12脚WR2CLK分别与U25第1脚S-75BP、第10脚S-210BP和第3及第8脚WR2CLK相连,U8第21脚ID0至第28脚ID7分别与T4第1脚ID0至第8脚ID7相接,U8第12脚210BP与U25第9脚210BP相连;磁卡二道同步编码电路9的工作原理是,来自U27第3脚CKWCLK的磁头同步信号送给U21输入端,经电容C33耦合以后,传送到U21B将同步信号放大4倍后经U21B第7脚输出,输出信号经隔直电容C32并传送到U21A整形,整形信号通过二极管D4、D5的限幅以后传送到U21D放大,并经U21D第14脚输出75BP,75BP与U7第27脚S-75BP联合控制U25的输出,U25的第8及第3输出脚用于给U7第12脚WR2CLK提供同步信号,保证了第二磁道信号的稳定读取,另外,U21C主要是为给其它各部分提供稳定的2.5V电压,磁卡三道同步编码电路10的U22的工作原理同磁卡二道同步编码电路9的工作原理相同,故不再作描述。U8第21至第28脚连T4第1至第8脚,用于采集T4的状态,根据手动拨码开关T4的状态,决定读写磁卡时采用哪种读写速率(即是75BPS还是210BPS),U25输出的时钟WR2CLK将作为磁卡二道具体采用的读写速率,而磁卡三道的读写速率则固定为210BPS;U7第27、第28脚控制U25第1、第10脚以选择U25输出是采用第3脚还是第8脚输出(即具体是采用210BPS还是采用75BPS)。U9第10脚RXD1、第11脚TXD1、第4脚PRINT、第5脚SCAN分别与U26第2及第5脚TXD1、第8及第11脚RXD1、第4及第13脚PRINT、第1及第10脚SCAN相连;TXD1用于给U26提供串行输出信号,RXD1用于采集U26的RS-232串行输出状态,而通过U9第4脚、第5脚控制U26的输入输出究竞是采用SCAN还是采用PRINT,即是通过RS-232串行接口连打印机还是接扫描仪。U26第3脚TXD2、第9脚RXD2连U16第11脚TXD2、第12脚RXD2;用于发送接收来自扫描仪的RS-232串行信号。U26第6脚TXD3、第12脚RXD3接U16第10脚TXD3、第9脚RXD3;用于发送接收来自打印机的RS-232串行信号。这样,U9通过第4、5、10、11脚可以控制外接的RS-232串行打印机和扫描仪。U9第24脚PG、第23脚PG1、第21脚PG2、第22脚PG3、第1脚TEST分别与L5、L4、L6、L3、L1相连;U9这五个管脚用于实现U9对外围这五个发光二极管的发光控制,显示系统工作的不同状态。U5的第6脚A0、第7脚A1分别与U2第2脚A0、第5脚A1相接;这样,U2又给U5提供了两根地址线,加上前述的U1给U5提供的八根数据线D0至D7和两根地址线A11及A12,便可以实现对显示模块U5的控制。U24第2脚GAT与U11第7脚GAT相连,U6第A1脚INPUTIC与U11第9脚INPUTIC相接,Q1基极的R2与U11第10脚INPUTVCC相连;由X2、U24、R3、C7、C8组成时序控制电路,当U1需要对U6进行控制操作的时候,首先通过I2C总线控制U11第7脚GAT输出并通过U1第2脚CLOCK输出控制U24D的脉冲输出,可以控制是否给U6提供操作时序,进而控制是否对U6的读写控制,U1通过控制U11第9、第10脚的输出状态,而第10脚输出经R2、Q1控制U6的A2,同时与U11第9脚输出一起检测A1、A2两个管脚的通断状态,即用于检测U6中是否有IC卡插入,如果有IC卡插入,则该开关打开,U11第9脚为高电平,通过其它管脚对U6的状态进行控制,同时通过U1的第1脚SDA1与U6进行数据交换。U4第2脚A16、第30脚A17、第1脚A18分别与U11第4脚A16、第5脚A17、第6脚A18相连;U1通过U11对U4的第17、18、19位地址线的控制,再加上前述U1给U4提供的A0至A7低八位地址线和U1通过U2锁存后给U4提供的A8至A16低八位地址线,联合起来就实现了对U4的512K地址空间的联合控制。U15第9脚TORST与Q2的基极相接;当Q2的基极从U15的TORST引脚接收到一个高电平信号,就能从U14第7脚RESET输出一个复位信号给U1第9脚,或当U14第6脚SDA2引脚1~2秒内没有接收到信号就能自动使系统复位,避免系统长时间死机,保证了系统的正常运行。
前述图2实施例中的电源电路19的组成,是一种典型的整流和稳压电路,电源电路19从集成稳压块U28的第4脚输出正电源VCC,从U28的第3及第5脚输出公共地端电源GND。当本实用新型有直流电源供电时,发光电路12中的L6一直发光,用作上电指示。
在图2实施例中,U1采用MCS-51系列单片机的AT89C55MPU,U2采用74HC373,U3采用62256,U4采用29C040,U5采用MGLS12864,U6采用下压接触型IC卡读写座AMP-IC,U7、U8、U9均采用AT89C52单片机,U10采用GAL16V8,U11、U12、U13均采用PCF8574,U14采用MAX813L,U15、U16、U17均采用MAX232,U18采用MC1413,U19采用PSAM,U20采用PCF8583,U21、U22采用TL084,U23、U24采用74HC00,U25、U26采用74HC125,U27采用MEN-2001-4,U28采用LM2725,YF4采用74HC00,S3采用SIMM,T4采用TWDP8,D0采用BDIDGE。以上器件均可市购。
权利要求1.一种银行卡智能终端装置,其特征在于,电路部分由主控单片机电路(1)、读写磁卡二道单片机电路(2)、读写磁卡三道单片机电路(3)、扩展通信单片机电路(4)、RS-232接口电路(5)、显示电路(6)、IC卡读写电路(7)、锁存及数据存贮电路(8)、磁卡二道编码同步电路(9)、磁卡三道编码同步电路(10)、磁卡二与三道读写电路(11)、灯光电路(12)、实时时钟电路(13)、看门狗电路(14)、PSAM卡模块及接口电路(15)、数据存贮选择和I2C总线并行扩展电路(16)、键盘输入电路(17)、读写磁卡速率调整电路(18)及电源电路(19)连接组成,其中主控单片机电路(1)的接口分别与读写磁卡二道单片机电路(2)、读写磁卡三道单片机电路(3)、扩展通信单片机电路(4)、RS-232接口电路(5)、显示电路(6)、IC卡读写电路(7)、锁存及数据存贮电路(8)、实时时钟电路(13)、看门狗电路(14)、PSAM卡模块及接口电路(15)、数据存贮选择和12C总线并行扩展电路(16)以及键盘输入电路(17)的接口相接;读写磁卡二道单片机电路(2)、读写磁卡三道单片机电路(3)以及扩展通信单片机电路(4)的通信握手应答端互连在一起,读写磁卡二道单片机电路(2)和读写磁卡三道单片机电路(3)的接口分别与磁卡二与三道读写电路(11)的读操作控制端和写操作控制端相接;磁卡二道编码同步电路(9)和磁卡三道编码同步电路(10)的同步信号输入端分别与磁卡二与三道读写电路(11)的同步信号输出端相连;磁卡二道编码同步电路(9)和磁卡三道编码同步电路(10)的同步信号输出端分别与读写磁卡速率调整电路(18)的速率控制端相接;读写磁卡二道单片机电路(2)和读写磁卡三道单片机电路(3)的接口分别与读写磁卡速率调整电路(18)的速率控制端相连;扩展通信单片机电路(4)的接口分别与RS-232接口电路(5)的串行通信接口和灯光电路(12)的控制端相接;显示电路(6)的地址控制端与锁存及数据存贮电路(8)的地址线相连IC卡读写电路(7)的IC卡插入检测控制端与数据存贮选择和I2C总线扩展电路(16)的输出控制端相接;锁存及数据存贮电路(8)的高位地址线与数据存贮选择和I2C总线扩展电路(16)的地址控制端相连;RS-232接口电路(5)的复位信号输出端与看门狗电路(14)的复位控制端相接;电源电路(19)的电源输出端与整机其它电路的电源端相接以提供直流工作电源。
2.根据权利要求1所述的银行卡智能终端装置,其特征在于(A)主控单片机电路(1)由单片机U1、可编程逻辑器件U10、晶体振荡器X1及电容C9与C10连接组成;读写磁卡二道单片机电路(2)由单片机U7构成;读写磁卡三道单片机电路(3)由单片机U8构成;扩展通信单片机电路(4)由单片机U9构成;RS-232接口电路(5)由串行口驱动器U15至U17、三态四总线缓冲门器件U26、电容C1至C4、电容C25至C28及电容C35至C38连接组成;显示电路(6)由液晶显示模块U5构成;IC卡读写电路(7)由IC卡读写卡座U6、与非门U24、三极管Q1、晶体振荡器X2、电阻R1至R3及电容C7与C8连接组成;锁存及数据存贮电路(8)由地址锁存器U2、数据存贮器U3及闪烁存贮器U4连接组成;磁卡二道编码同步电路(9)由运算放大器U21、二极管D4与D5、电阻R4、电阻R10至R20,电容C24及电容C29至C34连接组成;磁卡三道编码同步电路(10)由运算放大器U22、二极管D8与D9、电阻R25至R34、电容C22及电容C39至C43连接组成;磁卡二与三道读写电路(11)由七达林顿管U18、与非门U23、磁卡导轨U27、电阻R21至R24、电容C11与C17及电容C20与C21连接组成;灯光电路(12)由发光二极管L1至L6、电阻R5至R8及电阻R35与R36连接组成;实时时钟电路(13)由晶体振荡器X3、时钟处理芯片U20、二极管D1、电阻R37、电容C6及干电池YZ连接组成;看门狗电路(14)由电压监视看门狗器件U14及三极管Q2连接组成;PSAM卡模块及接口电路(15)由PSAM卡U19、PSAM卡安全控制模块S3、与非门YF4、晶体振荡器XTAL4、电阻R30及电容C56与C57连接组成;数据存贮选择和I2C总线并行扩展电路(16)由I2C总线控制器U11构成;键盘输入电路(17)由I2C总线控制器U12与U13及电容C58至C81连接组成;读写磁卡速率调整电路(18)由三态四总线缓冲门器件U25及拨码开关T4连接组成;电源电路(19)由桥堆D0、集成稳压块U28、二极管D10、电阻L、电容C5与C23、电容C12至C16、电容C18与C19、电容C44至C55及电源插头Y1连接组成;(B)U1、U7、U8的第11脚TXD、第10脚RXD分别对应相连;U1、U7、U8和U9第9脚RESET、第14脚T0、第15脚T1、第39脚D0至第32脚D7分别对应相连,U1第13脚INT1与U7、U8、U9第2脚SDA2分别对应相接;U1第11脚TXD和第10脚RXD分别与U15第11脚T1IN、第12脚R1OUT相接;U1第39脚D0至第32脚D7分别与U5第10脚D0至第16脚D7相连,U1第24脚A11、第25脚A12分别与U5第1脚/CSA、第2脚/CSB相接,U10第14脚E与U5第8脚E相连;U1第1脚SDA1、第3脚RST分别与U6第C7脚SDA、第C2脚RST相连,U1第2脚CLOCK与U24第12和13脚相接;U1第39脚D0至U1第32脚D7分别连U2第3脚D0、第4脚D1、第7脚D2、第8脚D3、第13脚D4、第14脚D5、第17脚D6、第18脚D7;U1第21脚A8接U3第25脚A8和U4第27脚A8,U1第22脚A9接U3第24脚A9和U4第26脚A9,U1第23脚A10接U3第21脚A10和U4第23脚A10,U1第24脚A11接U3第23脚A11和U4第25脚A11,U1第25脚A12接U3第2脚A12和U4第4脚A12,U1第26脚A13接U3第26脚A13和U4第28脚A13,U1第27脚A14接U3第1脚A14和U4第29脚A14,U1第28脚A15接U4第3脚A15;U1第17脚/RD分别与U3第22脚OE和U4第24脚/OE相连,U1第16脚/WR分别与U3第27脚W/E和U4第31脚/WE相接,U1第5脚040与U4第22脚/CE相连,U10第16脚256与U3第20脚CE相接;U1第7脚SCL、第8脚SDA分别与U20第6脚SCL、第5脚SDA相连;U1第9脚RESET、第13脚INT1分别与U14第7脚RESET、第6脚SDA2相接;U1第6脚SAM-C与YF4第5脚SAM-C相连,U1第4脚SAM-RST分别与S3第3脚RST和U19第7脚RST相接,U1第12脚SAM-I0分别与S3第6脚SDA和U19第3脚I/O相连;U1第7脚SCL、第8脚SDA分别与U11、U12、U13第14脚SCL、第15脚SDA相接;(C)U7、U8、U9的第1脚TEST对应相接;U7第5脚CLS2、第6脚RDT2、第13脚RCL2分别与U27第11脚CLS2、第7脚RDT2、第9脚RCL2相连,U7第7脚T2WR1、第8脚T2WR2分别与U23第1和第2脚T2WR1、第4和第5脚T2WR2相接,U8第5脚CLS3、第6脚RDT3、第13脚RCL3分别与U27第12脚CLS3、第8脚RDT3、第10脚RCL3相连,U8第7脚T3WR1、第8脚T3WR2分别与U23第9和第10脚T3WR1、第12和第13脚T3WR2相接;U21输入端CKWCLK和电源端CKWCLK1分别与U27第3脚CKWCLK和第4脚CKWCLK1相连,U22输入端CKWCLK2和电源端CKWCLK3分别与U27第5脚CKWCLK2和第6脚CKWCLK3相接,U21输出端75BP与U25第2脚75BP相连,U22输出端210BP与U25第9脚210BP相接,U7第27脚S-75BP、第28脚S-210BP和第12脚WR2CLK分别与U25第1脚S-75BP、第10脚S-210BP和第3及第8脚WR2CLK相连,U8第21脚ID0至第28脚ID7分别与T4第1脚ID0至第8脚ID7相接,U8第12脚210BP与U25第9脚210BP相连;U9第10脚RXD1、第11脚TXD1、第4脚PRINT、第5脚SCAN分别与U26第2及第5脚TXD1、第8及第11脚RXD1、第4及第13脚PRINT、第1及第10脚SCAN相连;U26第3脚TXD2、第9脚RXD2连U16第11脚TXD2、第12脚RXD2;U26第6脚TXD3、第12脚RXD3接U16第10脚TXD3、第9脚RXD3;U9第24脚PG、第23脚PG1、第21脚PG2、第22脚PG3、第1脚TEST分别与L5、L4、L6、L3、L1相连;U5的第6脚A0、第7脚A1分别与U2第2脚A0、第5脚A1相接;U24第2脚GAT与U11第7脚GAT相连,U6第A1脚INPUTIC与U11第9脚INPUTIC相接,Q1基极的R2与U11第10脚INPUTVCC相连;U4第2脚A16、第30脚A17、第1脚A18分别与U11第4脚A16、第5脚A17、第6脚A18相连;U15第9脚TORST与Q2的基极相接。
专利摘要银行卡智能终端装置由主控单片机电路、读写磁卡二和三道单片机电路、扩展通信单片机电路、RS—232接口电路、显示电路、IC卡读写电路、锁存及数据存贮电路、磁卡二和三道编码同步电路、磁卡二与三道读写电路、灯光电路、实时时钟电路、看门狗电路、PSAM卡模块及接口电路、数据存贮选择和I
文档编号G06F13/38GK2466711SQ01213388
公开日2001年12月19日 申请日期2001年2月14日 优先权日2001年2月14日
发明者何诚, 王跃, 谢竹生, 雷凯, 周存辉, 罗军, 陈华, 王红吉, 罗继东, 李卫民 申请人:苏博泰克(湖南)数据系统工程有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1