高速信号传输电路的制作方法

文档序号:6565594阅读:362来源:国知局
专利名称:高速信号传输电路的制作方法
技术领域
本实用新型涉及一种信号传输电路,特别是涉及一种用于主板上的高速信号传输电路。
背景技术
电子技术的发展使得IC(Integrated Circuit,集成电路)的工作速度越来越快,工作频率越来越高,通常认为如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路占到了整个电子系统一定的份量,该电路就称为高速电路,而且通常约定如果信号的线传播延时大于信号在驱动端的上升时间的1/2,则认为此类信号是高速信号并产生传输线效应,即连线不再是显示集总参数的单纯的导线,而是呈现出分布的参数效应,在此情况下,一条导线已经不再是单纯的导线,而须当作传输线看待,按照传输线理论来处理,此时,只有通过使用高速电路设计知识,才能实现设计过程的可控性,否则基于传统方法设计的印刷电路板将无法工作。
随着半导体工艺的发展,高速设计成为产品设计中的一个重要环节,与传统的设计比较,高速设计要更多地考虑到信号完整性问题,其主要表现在过冲(overshoot)、下冲(undershoot)、振铃(ringing)、延迟(delay)、串扰(crosstalk)和反射(reflection)等方面。所谓反射是指当信号在高速印刷电路板上沿传输线传输时遇到阻抗不匹配,将有部分信号沿传输线传回的现象。
南桥芯片(Sourh Brodge)是主板芯片组的重要组成部分,南桥芯片负责I/O总线之间的通信,如PCI总线、IDE、USB、音频控制器、键盘控制器、实时时钟控制器、高级电源管理等。在南桥芯片向这些组件传送信号时,通常会产生反射现象,从而影响信号传送品质。如图1所示,发送单元1为一南桥芯片,接收单元3为一硬盘,由发送单元1通过一传输线7向接收单元3发送一复位信号,所述复位信号为一高电平为+5V、低电平为0V的脉冲信号,图2所示为该信号在传送时在时域中的仿真波形图,由该波形图可看到,由于高速信号的反射原因,所述脉冲信号在上升沿时信号会产生明显的波折,说明所述信号传送品质较差。

发明内容鉴于以上内容,有必要提供一种在提高信号传输品质的高速信号传输电路。
一种高速信号传输电路,用于主板上高速信号传输,其包括发送单元、传输线及接收单元,所述发送单元经由所述传输线向所述接收单元传递信号,在所述发送单元与所述接收单元之间的传输线上串联连接有电阻。
相对于现有技术,所述的高速信号传输电路通过在传输线上串联连接电阻而达到阻抗匹配,从而提高了高速信号的传送品质。

图1是现有技术中高速信号传送电路的示意图。
图2是图1中的高速信号传送电路在传送信号时信号在时域中的仿真波形图。
图3是本实用新型高速信号传输电路较佳具体实施方式
的示意图。
图4是本实用新型高速信号传输电路较佳具体实施方式
运用于南桥芯片及硬盘时的示意图。
图5是图4中信号在时域中的仿真波形图。
具体实施方式
以下结合附图及较佳具体实施方式
对本实用新型作详细说明。
请参阅图3,本实用新型高速信号传输电路的较佳具体实施方式
包括一发送单元10、一接收单元30、一电阻50及一传输线70。
所述发送单元10通过所述传输线70向所述接收单元30传送信号,为了使阻抗匹配而减小信号反射对信号品质的影响,在所述发送单元10与所述接收单元30之间的传输线70上串联一电阻50。
请参阅图4及图5,其为图3中的传输电路用于一南桥芯片10’与一硬盘30’时的电路图。所述南桥芯片10’通过一传输线70’向所述硬盘30’传送一复位信号,所述复位信号为一高电平为+5V、低电平为0V的脉冲信号,为了使阻抗匹配而减小信号反射对信号品质的影响,在所述发送单元10’与所述接收单元30’之间的传输线70’上串联一电阻50’,所述电阻50’的电阻值设置为33欧姆。由图5所示的该信号在传送时在时域中的仿真波形图可看出,该复位信号在上升沿时信号过渡平稳,信号品质较好。
在图4所示的电路中,电阻50’的电阻值大小与被信号传送电路的特性相关,且电阻50’的位置应更靠近南桥芯片10’,以达到更好的阻抗匹配。所述电阻50’为一单个电阻,也可以采用多个阻值较小的电阻在传输线70上串联连接。
在以上具体实施方式
中,所述高速信号传输电路包括一个发送单元与一个接收单元,但本实用新型绝不仅仅限于此,所述高速信号传输电路还可以应用到其它的单发送单元到单接收单元、单发送单元到多接收单元、多发送单元到单接收单元或多发送单元到多接收单元中。
权利要求1.一种高速信号传输电路,用于主板上高速信号传输,其包括发送单元、传输线及接收单元,所述发送单元经由所述传输线向所述接收单元传递信号,其特征在于在所述发送单元与所述接收单元之间的传输线上串联连接有电阻。
2.如权利要求1所述的高速信号传输电路,其特征在于所述电阻用与所述传输线的阻抗匹配。
3.如权利要求2所述的高速信号传输电路,其特征在于所述电阻是单个电阻。
4.如权利要求2所述的高速信号传输电路,其特征在于所述电阻为一组电阻串联连接组成。
5.如权利要求1所述的高速信号传输电路,其特征在于所述发送单元为一南桥芯片,所述接收单元为一硬盘,所述信号为一复位信号。
6.如权利要求5所述的高速信号传输电路,其特征在于所述复位信号为一高电平为+5V、低电平为0V的脉冲信号,所述电阻的电阻值为33欧姆。
7.如权利要求1所述的高速信号传输电路,其特征在于所述电阻较靠近所述发送单元。
专利摘要一种高速信号传输电路,用于主板上高速信号传输,其包括发送单元、传输线及接收单元,所述发送单元经由所述传输线向所述接收单元传递信号,在所述发送单元与所述接收单元之间的传输线上串联连接有电阻。
文档编号G06F13/38GK2891084SQ20062005497
公开日2007年4月18日 申请日期2006年2月11日 优先权日2006年2月11日
发明者张翔 申请人:鸿富锦精密工业(深圳)有限公司, 鸿海精密工业股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1