专利名称:具有混合并行/串行总线接口的基站的制作方法
技术领域:
本发明是关于总线数据传送。特别是,本发明是为减少传送总线数据 的线^各。
背景技术:
图l所示者即为用于传送数据的总线其一范例。图l是一用于无线通信 系统的接收与传送增益控制器(GC)30、 32,及一GC控制器38说明图。一 通信台,像是基站或用户设备,会传送(TX)及接收(RX)信号。为控制这些 信号增益,落属于其它接收/传送组件的运作范围之间,GC30、 32会调整 RX及TX信号上的增益度。为控制GC 30、 32的增益参数,会利用一GC控制器38。即如图l所示 ,该GC控制器38会利用一功率控制总线,像是16条线路总线34、 36来送 出TX 36及RX 34信号的增益值,像是每一个为八条线路。功率控制总线 线路34、 36虽可供允快速数据传送,然这会要求该GC30、 32及该GC控制 器38上许多接脚,或是像一专用集成电路(ASIC)的集成电路(IC)上GC 30 、32及GC控制器38间的许多连接(connection)。增加接脚数会要求额外 电路板空间与连接。增加IC连接会占用珍责的IC空间。大量的接脚或连接 或会依实现方式而定提高总线成本。从而,希望是可具有其它的数据传送方式。
发明内容
_ 一种混合并行/串行总线接口 ,此者具有一数据区块解多路复用装置。
该数据区块解多路复用装置具有一输入,此者经配置设定以接收一数据区块,并将该数据区块解多路复用成多个细块(nibble)。对于各个细块,一 并行转串行转换器可将该细块转化成串行数据。 一线路可传送各个细块的串行数据。 一串行转并行转换器可转换各细块的串行数据以复原该细块。 数据区块重建装置可将各复原细块合并成该数据区块。 一用户设备(或基 站)具有一增益控制控制器。该增益控制控制器会产生一具有代表一增益 值的n位的数据区块。 一数据区块解多路复用装置具有一输入,这些经配 置设定以接收该数据区块,并将该数据区块解多路复用成多个细块。各个 细块具有多个位。对于各个细块, 一并行转串行转换器可将该细块转化成 串行数据, 一线路传送该细块串行数据,而一串行转并行转换器可转换该 细块串行数据以复原该细块。 一数据区块重建装置可将所述经复原细块合 并成该数据区块。 一增益控制器接收该数据区块,并利用该数据区块的增 益值以调整其增益。
图1是RX与TX GC和GC控制器图式说明。 图2是一混合并行/串行总线接口框图。图3是利用混合并行/串行总线接口的数据区块传送作业流程图。图4说明将一区块转成最显著及最小显著细块的解多路复用作业。图5说明利用数据交错处理对一 区块进行解多路复用作业。图6是一双向混合并行/串行总线接口的框图。图7是一双向线路实现图式。图8是开始位的时序图。图9是 一 函数可控制性的混合并行/串行总线口的框图。图10是一 函数可控制性的混合并行/串行总线接口的开始位时序图。图ll是表示各项函数的开始位实现列表。图12是目的地控制混合并行/串行总线接口的框图。图13是表示各项目的地的开始位实现列表。图14是表示各项目的地/函数的开始位实现列表。
序的流程图。QoS策略决定程序220在接收到资源认可请求分组 740时,通过PCRF2来加以执行。
PCRF2在接收到资源认可请求分组740后,首先参考资源信息 表500。并且,根据Subscription-ID字段503或资源认可请求分组 740的用户名字段741的用户信息及流信息512或资源认可请求分 组740的流部的信息,来检索相应的条目(221)。
接着,PCRF2更新半径会话字段502 (222)。进一步,PCRF2 根据Access-Network-Info字段504的值,从通信方式QoS信息表 550中取得与会话对应的条目(223)。
PCRF2根据所取得的通信方式QoS信息表550的条目,来判断 是否允许在媒体类型字段505中存储的值(224) 。 PCRF2在允许 了媒体类型的情况下(224的结果是"是"),判断是否在 UL—BW字段553中设置了值(225) 。 PCRF2在UL_BW字段553 中设置了值的情况下(225的结果是"是"),判断Max — Requested -BW-UL字段507的值是否是UL_BW字段553的值以 下(226)。进一步,PCRF2判断是否在DL一BW字段554中设置 了值(227)。并且,在设置了值的情况下(227的结果是 "是"),判断Max-Requested—BW—DL字段508的值是否是 DL-BW字段554的值以下(228)。
在满足了以上的条件的情况下,PCRF2根据业务信息表500中 存储的条目,来生成资源认可响应分组,并发送到AGW3A (229),结束处理。另一方面,在224、 226和228的条件的任何 一个都不能满足的情况下,生成资源认可拒绝分组,并发送到 AGW3A (230),结束处理。
接着,说明第一实施方式的AGW3A的结构和处理。此外, AGW3B的结构与AGW3A的结构相同。
图4A是表示第一实施方式AGW3A的硬件结构的图。AGW3A
转换成其原始细块(62)。第i个经复原细块会被一数据区块重建装置48处理 ,以重建该原始数据区块(64)。
另一方面,双向方式,会利用i条连接以按双向方式传送数据,即如 图6。可按双向传送信息数据,或是可按单一方向传送信息而朝另一方向 送返确认信号。在此, 一数据区块解多路复用及重建装置66会接收从节点 1 50传送到节点2 52的数据区块。该解多路复用及重建装置66会将该区块 解多路复用成i个细块。i个P/S转换器68会将各个细块转换成串行数据。一 组多路复用器(MUX)/DEMUX 71将各个P/S转换器68耦接到i条线路44的 相对应者。在节点2 52处,另一组的多路复用器MUX/DEMUX 75将线路 44连接到一组S/P转换器72。该组S/P转换器72会将各细块的所收串行数据 转换成为原始传送的细块。所收细块会被一数据区块解多路复用及重建装 置7 6重建成原始数据区块,并输出为所接收的数据区块。
对于从节点2 52传送到节点1 50的各区块,该数据区块解多路复用及 重建装置76会接收一数据区块。该区块会被解多路复用成为各细块,并将 各细块传送到一组P/S转换器74。该P/S转换器74会将各细块转换成串行格 式,以供跨于i条线路44传送。节点2组的MUX/DEMUX75会将所述P/S转 换器74耦接到i条线^各44,而节点1组的MUX/DEMUX 71会将线路44耦接 到i个S/P转换器70。所述S/P转换器70将所传数据转换成其原始细块。该数 据区块解多路复用及重建装置66从所收细块重建出数据区块,以输出所接 收的数据区块。既然一次只会在单一方向上传送数据,这种实现可按半双 工方式运作。
图7是一双向切换电路的实现简图。该节点l P/S转换器68的串行输出 会被输入到一三态式緩冲器78。该緩冲器78具有另一输入,这会被耦接到 一表示高状态的电压。该緩冲器78的输出是串行数据,透过线路85被传送 到一节点2三态式緩冲器84。电阻86会被耦接于线路85与接地之间。该节 点2緩冲器84传通该串行数据给一节点2S/P转换器74。类似地,来自该节 点2 P/S转换器74的串行输出会被输入到一三态式緩冲器72。该緩沖器72 也具有另一耦接于一高电压的输入。该緩沖器82的串行输出会透过线路85 而传送到节点l三态式緩沖器80。该节点l緩冲器80会将该串行数据岳通至
一节点l S/P转换器70。
在另种实现里,部分的i条线路44可在一方向上传送数据,而其它的i 条线路44可在另一方向上传送数据。在节点150,会收到一数据区块以供 传送到节点2 52。根据该区块所需的数据吞吐速率以及另一方向上的话务 需求而定,在此会利用j条连接来传送该区块,其中该j值为l到i之间。该 区块会被分成j个细块,并利用i个P/S转换器68中的j个来转换成j组串行数 据。相对应的j个节点2S/P转换器72,与节点2数据区块区别及重建装置76 会复原该数据区块。在相反方向上,会利用达i-j或k条线路以传送该数据 区块。
在一用于增益控制总线的双向式总线较佳实现中,会在一方向上送出 一增益控制值,并送返一确认信号。或另者,在一方向上送出一增益控制 值,而在另一方向上送出一增益控制装置状态信号。
一种混合并行/串行接口实现是于一同步系统内,且可参如图8所说明 者。在此,会利用一同步时钟信号以同步各式组件的计时。为表述该数据 区块传送作业的起点,会送出一开始位。即如图8所示,各线路会在其正 常零水准。然后会送出一表示开始区块传送作业的开始位。在本例中,所 有线路会送出一开始位,然实仅需在一条线路上送出开始位。如在任一条 线路上送出开始位,像是一1值,则接收节点会明了开始该区块数据传送 作业。在此,会透过其相对应线路送出各个串行细块。在传送各细块后, 线路会回返至它们的正常状态,比如皆为低者。
在其它实现里,也会利用开始位做为待予执行的函数的表示器。这种 实现方式可如图9说明。而如图10所示者,如任一连接的第一位为l值,该 接收节点会了解待予传送区块数据。即如图11的GC控制器实现的表格所 列,利用三种开始字节合01、 lO及ll。 OO表示尚未送出开始位。各个组 合代表一种函数。在本例中,Ol表示应执行一相对减少函数,像是将该数 据区块值减少l值。IO表示应执行一相对增加函数,像是将该数据区块值 增加1值。ll表示应执行一绝对值函数,此时该区块会维持相同数值。为 增加可用函数的数目,可利用额外位,例如,可将每条线路2个开始位映 射到达七(7)项函数,或是将i条线路的n个开始位映射到达in"-l种函数。处
理装置86会依开始位所述,对所收的数据区块执行函数。
在如图12所示的另一种实现里,开始位表示一目的地装置。即如图13 所示,此为两个目的地装置/两条线路实现,开始位的组合会关联到对所 传数据区块的目的地装置88-92。 Ol表示装置l; 10表示装置2;而ll表示 装置3。在收到该数据区块重建装置48的开始位后,所重建的区块会被送 到相对应装置88-92。为增加潜在目的地装置的数目,可利用额外的开始 位。对于在各i条线路上的n个开始位,可选定达i""-l个装置。
即如图14所示,可利用开始位来表示函数及目的地装置两者。图14 显示一具有像是RX及TX GC两个装置的三条连接系统。在各条线路上利 用开始位,图中绘出两个装置的三种函数。在本例中,线路l的开始位代 表该标的装置,「0」为装置l,而「1」为装置2。连接2及3的位代表所执 行函数。「 11」代表绝对值函数;「 10」代表相对增加函数;而「01」代 表相对减少函数。所有三个开始位为零,意即「000」,会是正常非数据 传送状态,而在此并未使用「001」。可利用额外的位以增加更多的函数 或装置。对于在各i条线路上的n个开始位,可选定达in"-l个函数/装置组 合。
图15是一实现表示函数及目的地装置两者的开始位的系统框图。经复 原的细块会由该数据区块重建装置48所接收。根据所收到的开始位,该处 理装置86会执行所述函数,而将所处理区块送到所述的目的地装置88-92
即如图16流程图所示,会将表示该函数/目的地的开始位增入各个细 块内(94)。在此,会透过这i条线路送出这些细块(96)。利用开始位,会在 数据区块上执行适当函数,数据区块会被送到适当目的地或两者(98)。
为增加同步系统内的吞吐量,会利用时钟信号的正(双)及负(单)边缘 两者来传送区块数据。其一实现可如图17所示。数据区块解多路复用装置 IOO收到数据区块,并将其解多路复用成两个(双及单)组i个细块。在此, 会将i个细块的各组数据送到个别各组的i个P/S装置102、 104。即如图17 所示, 一组的单P/S装置102会具有i个P/S装置,这会拥有其经反置器118 所反置的时钟信号信号。因此,经反置的时钟信号信号会是经相对于该系
统时钟信号而延迟的半个时钟信号周期。 一组i个MUX 106会在该组双P/S 装置104与该组单P/S装置102之间,按两倍于该时钟信号速率而进行选定 。在各连接上传送的结果(resulting)数据会是两倍的时钟信号速率。在 各连接的另一端是一相对应的DEMUX 108。这些DEMUX 108会循序地按 两倍时钟信号速率,将各条线路44耦接到一双112与单110緩冲器。各个緩 沖器112、 IIO接收一相对应的双与单位元,并握持该数值一个完整时钟信 号周期。 一双116与单114组的S/P装置会复原所述双与单细块。 一数据区 块重建装置122会从各个所传细块重建该数据区块。
图18说明利用该正及负时钟信号边缘,在一系统线路上进行的数据传 送作业。图标者是待予于线路l上传送的双数据与单数据。斜楔(hatching )部分表示合并信号内的负时钟信号边缘,而无斜楔部分则表示正者。即 如图标,数据传送速率会增加一倍。
图19是一 用于一 GC控制器3 8及一 GC 124之间的混合并行/串行接口 较佳实现。 一数据区块,像是16位的GC控制数据(8位RX和8位TX),会被 从该GC控制器38传送给一数据区块解多路复用装置40。该数据区块会被 解多路复用成为两个细块,像是两个8位细块。会对各个细块增附一开始 位,比如令为每个细块9位。在此,会利用两个P/S转换器42于两条线路上 传送这两个细块。当S/P转换器46侦测到开始位时就会将所接收细块转换 为并行格式。该数据区块重建装置会重建原始16位以控制GC 124的增益。 如开始位表述出一函数,即如图ll所示,该AGC 124会在调整增益之前, 先对所收区块执行该项函数。
图20是于一混合并行/串行总线转换器另一较佳实现,此是位于GC 控制器38及一RXGC30与TXGC32间,并利用三(3)条线路。该GC控 制器38会按适当RX及TX增益值与开始位,即如图14所示,送出一数 据区块给该GC30、 32。如确采用按图14的开始位,装置1为RXGC30 而装置2为TX GC32。该数据区块解多路复用装置40会将该数据区块解 多路复用成为三个细块,以供透过这三条线路而传送。利用三个P/S转换 器42及三个S/P转换46,各细块会被串行地在各线路上传送,并转换成 原始细块。该数据区块重建装置48会重建原始数据区块,并执行i开始位所述的函数,像是相对增加、相对减少及绝对值。所获数据会被送到如
开始位所述的RX或TXGC30、 32。
权利要求
1.一种用于同步系统的基站混合串行/并行总线接口,所述同步系统具有关联的时钟,所述总线接口包括数据区块解多路复用装置,其具有输入,所述输入用于接收数据区块以及将所述数据区块解多路复用成多个细块,各个细块具有多个位;偶数及单组的并行至串行转换器,每一组的并行至串行转换器接收与时钟的时钟速率同步的细块,并用于将所述细块转换成串行数据;第一组i个多路复用器,以于i条线路上,在该时钟的正边缘处将来自偶数组的并行至串行转换器数据进行串行传送,并且于i条线路上,在该时钟的负边缘处将来自奇数组的并行至串行转换器数据进行串行传送;第二组i个解多路复用器,用于接收所述偶数和奇数串行数据,以及将所接收的偶数串行数据发送至偶数缓冲器,并将奇数串行数据发送至奇数缓冲器;偶数及奇数组的串行至平行转换器,所述偶数组的串行至平行转换器将所接收的偶数串行数据转换成偶数并行数据,并按同步于该时钟而输出偶数并行数据;所述奇数组的串行至平行转换器将所接收的奇数串行数据转换成奇数并行数据,并输出与该时钟同步的奇数并行数据;以及数据区块重建装置,用于将所述偶数并行数据和所述奇数并行数据合并成该数据区块。
2. 如权利要求1所述的基站接口 ,其特征在于,每一数据区块具有N 个位,且l<i< 2 。
3. 如权利要求1所述的基站接口 ,其特征在于,所述偶数緩沖器及所 述奇数緩冲器分别緩冲所述偶数及奇数组并行至串行转换器的输出,从而 所述偶数及奇数组的串行至平行转换器接收与所述时钟同步的所接收偶 数及奇数串行数据。
4. 一种由一基站所利用的双向式串行/并行总线接口 ,其包括 多条线路,用于传送数据区块,所述多条线路的数目低于各数据区块中位的数目;第一节点,所述第一节点于所述多条线路上将第一数据区块发送到第 二节点,所述第一节点将所述数据区块解多路复用成多个第一细块,而所 述多个第一细块的数目等于所述多数条线路的数目,每一个第一细块具有 多个位;以及第二节点,所述第二节点于所述多条线路上将第二数据区块发送到第 一节点,所述第二节点将所述数据区块解多路复用成多个第二细块,而所 述多个第二细块的数目等于所述多数条线路的数目,每一个第二细块具有多个位。
5. 如权利要求4所述的基站接口,其特征在于,所述第一节点将所述 数据区块解多路复用成多个第三细块,所述第三细块的数目j低于线路的 数目N,且所述第一节点于j条线路上传送所述第三细块。
6. 如权利要求5所述的基站接口,其特征在于,所述第二节点将第 四数据区块解多路复用成K个位,其中K小于或等于N-j条线路的数目, 且所述第二节点于K条线路上传送所述第四数据区块。
7. 如权利要求4所述的基站接口,其特征在于,所述第一节点的数 据区块包括增益控制信息。
8. 如权利要求7所述的基站接口,其特征在于,所述第二节点的数 据区块包括所述增益控制信息的接收确认。
9. 如权利要求7所述的基站接口,其特征在于,所述第二节点的数 据区块包括与所述第二节点关联的状态信息。
10. —种用于基站的混合串行/并行总线接口 ,所述总线接口包括 数据区块解多路复用装置,其具有输入,所述输入用于接收数据区块 以及将所述数据区块解多路复用成多个细块,各个细块具有多个位; 只于于每一个细块并行至串行转换器,其用于将每一个细块转换成串行数据; 线路,其用于传送各串行数据细块;以及产生装置,其用于产生各细块的开始位,所述开始位用于辨识所述细 块的函数。
11. 如权利要求10所述的基站接口,其特征在于,在数据区块中位 的lt目为N,所述线路的数目为i,且l<i<N。
12. 如权利要求10所述的基站接口,其特征在于,在细块中位的数 目为四,线路的数目为二。
13. —种用于基站的混合串行/并行总线接口 ,所述总线接口包括 输入装置,其用于接收数据区块以及将所述数据区块解多路复用成多个细块,各个细块具有多个位;所述输入装置包括 用于将每 一 个细块转换成串行数据的装置;线路,用于传送所述串行数据;以及用于产生各细块的开始位的装置,所述开始位辨识所述细块的函数。
14. 如权利要求13所述的基站接口,其特征在于,在数据区块中位 的数目为N,所述线路的数目为i,且l<i<N。
15. 如权利要求13所述的基站接口,其特征在于,在细块中位的数 目为四,线路的数目为二。
16. —种具有混合串行/并行总线接口的基站,用以将数据从第一节点 传送至第二节点,所述接口包括数据区块解多路复用装置,其用于将来自所述第 一节点的数据区块解 多路复用成m组的n个位,并用于对所述m组增附一开始位,所述m个 开始位共集地代表一特定函数;以及 对所述m组的每一组,分离的线路是用于将所述m组的此组从所述 第一节点传送至所述第二节点。
17. 如权利要求16所述的基站接口,其特征在于,所述特定函数包 括所述m组将被传送到的目的地。
18. 如权利要求17所述的基站接口,其特征在于,当传送数据时, 所述数据区块解多路复用装置将所述m个开始位的至少其中之一设定为1 状态,而当所述接口并未传送数据时,则将所有的分离线路维持为0状态。
19. 如权利要求17所述的基站接口 ,其特征在于,所述m个开始位 代表开始数据传送作业。
20. 如权利要求17所述的基站接口 ,其特征在于,所述m个开始位 共集地代表的函数包括相对增加、相对减少及绝对值函数。
21. 如权利要求17所述的基站接口 ,其特征在于,所述m个开始位 共集地代表的目的地包括一接收及传送增益控制器。
22. 如权利要求16所述的基站接口 ,其特征在于,所述m个开始位 共集地代表待予执行的特定函数及特定目的地两者。
23. —种具有混合串行/并行总线接口的基站,用以将数据从第一节点 传送至第二节点,所述接口包括用于将来自数据区块解多路复用成m组的n个位的装置;用于对所述m组的每一组增附一开始位的装置,所述m个开始位共集地代表待予执行的特定函数;以及用于将来自第一节点的所述m组的每一组在分离的线路上进行传送的装置。
24.如权利要求23所述的基站接口,其特征在于,所述特定函数包 括所述m组将被传送到的目的地。
25. 如权利要求15所述的基站接口,其特征在于,当所述接口传送 数据时,所述用于增附的装置将所述m个开始位的至少其中之一设定为1 状态,而当所述接口并未传送数据时,则将所有的分离线路设定为0状态。
26. —种由一基站所利用的双向式串行/并行总线接口,其包括 多条线路,用于传送数据区块,所述多条线路的数目低于各数据区块中位的数目;第 一节点,所述第 一节点于所述多条线路上将第 一数据区块发送到第 二节点,所述第一节点将所述数据区块解多路复用成多个第一细块,而所 述多个第一细块的数目等于所述多数条线路的数目,每一个第一细块具有 多个位;以及第二节点,于所述多条线路上将第二数据区块发送到第一节点,所述 第二节点将所述数据区块解多路复用成多个第二细块,而所述多个第二细 块的数目与所述多数条线路的数目相同,每一个第二细块具有多个位。
27. 如权利要求26所述的基站接口,其特征在于,所述第一节点将 所述数据区块解多路复用成多个第三细块,所述第三细块的数目J低于线 路的数目N,且所述第一节点于J条线路上传送所述第三细块。
28. 如权利要求26所述的基站接口,其特征在于,所述第二节点将 第四数据区块解多路复用成细块,其中K小于或等于N-J条线路的数目, 且所述第二节点于K条线路上传送所述第四数据区块。
29. 如权利要求26所述的基站接口,其特征在于,所述第一节点的 数据区块包括增益控制信息。
30. 如权利要求28所述的基站接口,其特征在于,所述第二节点的 数据区块包括所述增益控制信息的接收确认。
31.如权利要求28所述的基站接口,其特征在于,所述第二节点的 数据区块包括与所述第二节点关联的状态信息。
全文摘要
一种用于基站的混合并行/串行总线接口,此者具有一数据区块解多路复用装置。该数据区块解多路复用装置具有一输入,此者经配置设定以接收一数据区块,并将该数据区块解多路复用成多个细块。对于各个细块,一并行转串行转换器可将该细块转化成串行数据。一线路可传送各个细块的串行数据。一串行转并行转换器可转换各细块的串行数据以复原该细块。数据区块重建装置可将各复原细块合并成该数据区块。
文档编号G06F13/14GK101106505SQ20071014233
公开日2008年1月16日 申请日期2002年11月19日 优先权日2001年11月21日
发明者堤摩西·A·亚瑟尼司, 约瑟·葛瑞丹, 艾佛瑞·史达福利 申请人:美商内数位科技公司