专利名称:计算机编码器反馈模板测试台的制作方法
技术领域:
本实用新型属于编码器测试装置。
光电编码器是数控机床广泛使用的传感器装置,而编码器反馈模板是连接计算机系统与多至四个光电编码器的智能接口模板,该模板在生产和使用过程中,必然会出现各种各样的问题,而目前解决这些问题,至今尚无专用测试设备,只能用仿真器和示波器等,这些设备价格昂贵,操作复杂,测试覆盖率也不高,给小批生产模板带来不便。
为解决模板生产的测试方法,本实用新型的目的提供一种计算机编码器反馈模板测试台,利用测试台与微机连接完成对编码模板的测试。
本实用新型的设计方案是这样实现的该测试台之结构由一块测试台主板、一块总线接口板、两套开关电源和一套波测模板支架构成(如
图1所示),其连接是总线接口板与PC计算机相接,总线接口板插入PC机的扩展槽内,通过电缆J1和J2与测试台主板连接,完成总线驱动和译码控制,同时测试台主板通过J5电缆与被测模板支架底板连接,为被测模板提供124总线信号,对被测模板构成I/O寻址通路,又通过J6电缆直接与被测模板测试插座连接,对被测模板构成存贮器寻址通路,同时通过JD1~JD4直接与被测模板连接,为被测模板各计数通道功能测试和定量测试提供所需的各种组合脉冲信号。
其电路结构结合实施例加以说明。
图1为计算机编码器反馈模测试台总体方框图;图2为计算机编码器反馈模测试台结构连接图;图3,4为计算机编码器反馈模板测试台总线接口板电原理图;图5,6,7,8,9为计算机编码测试台主板电原理其中总线接口板(如图3,4,5所示)UG(74LS245)、VE(74LS245)和UD(74LS245)为PC机20位地址总线缓冲驱动,UG、UE和UD的输入端分别与PC机地址总线联接,输出端联接到测试台主板的地址输入端,UA(74LS245)和UK(74LS245)为PC机16位数据总线缓冲驱动,UA、UK输入端分别与PC机数据总线联接,输出端联接到测试台主板的数据总线输入端,UF(74LS6BB)、UJ(74LSBB)和转换插头S4、S5为选择译码电路,UF的输入端分别与地址总线输入端和通过转插S4和存贮器地址线联接,译码输出联接到控制信号门的输入端,UJ的输入端分别与地址总线和通过转插S5与I/O地址线联接,译码输出联接到被测模板输入端,其作用是对不同的PC兼容机,可选择不同的空闲存贮器地址空间和空闲I/O地址;测试台主板(如图5,6,7,8,9所示)中U1(74LS154)、U2(74LS138)为译码电路,其输入端与地址总线相接,经U1、U2译码输出与被测模板的存贮器地址和I/O接口地址相接,作为译码器读写用,即为一种模拟状态译码,U24(74LS273)为状态寄存器,其输入端与地址译码器(UA)输出端相接,输出端为联接被测模板控制信号,U3(74LS374)~U10(74LS245)为被测模板提供所需的124总线信号,其输入端与测试台主板的地址输出端相接,输出端通过插座J5与被测模板相接,即为I/O寻地通路,U27(74LS245)、U28(74LS245)、U31(74LS245)为被测模板提供模拟8088CPU信号,构成存贮器寻址通路,输入端与总线接口板的地址总线和数据总线相接,输出端与被测模板相接,提供总线地址和数据信号,U15(74LS273)、U16(74LS273)~U19(74LS169)为测试台内部程序12位可逆计数器,用于被测模板计数通道的定量测试,U11(74LS74)~U13(74LS393)、U21(74LS74)、U22(74LS157)构成程序时钟信号发生器,其输出与被测模板时钟信号端相接,为被测模板计数通道提供测试所需的各种组合计数脉冲。图2为测试台外壳结构图。测试台面板上装有电流表,用于被测模板的功耗检测,TESET键用于被测模板的复位,同时在面板上装有开关,用于电源检测,在面板装有指示灯,观察电源电压的变化情况,以便调整和拉偏测试。
本测试台之工作原理本测试台与PC/286联机组成四编码器反馈板智能测试装置。PC/286通过测试台对被测模板构成四种访问控制环中和①IC/286对被测模板以存贮器寻址方式读写;②PC/286对被测模板以I/O寻址方式读写;③PC/286对被测模板以存贮器寻地方式读,以I/O寻址方式写;④PC286对被测模板以存贮器寻址方式写,以I/O寻址方式读。通过上述四种访问控制环路,测试台为被测模板各功能模块提供激励,同时回收测试诊断信息。另外,测试台在PC/286控制下,除了为被测模板每一计数通道提供所需的各种组合脉冲以外,测试台内部设计了与被测模板同步的可编程12位可逆计数器,以便对被测模板的每一计数通道进行定量测试。
本测试台还提供一个在PC/286上运行的测试服务软件。该软件采用8086汇编语言,执行代码近80KB,有完整的屏幕控制菜单。该软件采用模块式程序结构,对应被测模板不同功能模块,可按任意顺序选相应测试项进行测试(或反复测试)。每一选项测试结束后,屏幕将显示测试诊断信息,即正确、错误及故障定位信息。其中部分诊断信息可将故障定位到具体芯片。
本实用新型之优点本测试台与PC机联接,测试速度快、功能全,通过软件对模板可实行各种功能测试,适合批量生产测试模板使用。
权利要求1.一种计算机编码器反馈模板测试台,其特征是该测试台由一块测试台主板、一块总线接口板、两套开关电源和一套波测模板支架构成,其连接是测试台主板与PC计算机相接,总线接口板插入PC机的扩展槽内,通过电缆J1和J2与测试台主板连接,完成总线驱动和译码控制,同时测试台主板通过J5电缆与被测模板支架底板连接,为被测模板提供124总线信号,对被测模板构成I/O寻址通路,又通过J6电缆直接与被测模板测试插座连接,对被测模板构成存贮器寻址通路,同时通过JD1~JD4直接与被测模板连接,为被测模板各计数通道提供所需的组合脉冲信号。
2.按权利要求1所述之模板测试台,其特征是总线接口板UG(74LS245)、VE(74LS245)和UD(74LS245)为PC机20位地址总线缓冲驱动,UG、UE和UD的输入端分别与PC机地址总线联接,输出端联接到测试台主板的地址输入端,UA(74LS245)和UK(74LS245)为PC机16位数据总线缓冲驱动,UA、UK输入端分别与PC机数据总线联接,输出端联接到测试台主板的数据总线输入端,UF(74LS6BB)、UJ(74LSBB)和转换插头S4、S5为选择译码电路,UF的输入端分别与地址总线输入端和通过转插S4与存贮器地址线联接,译码输出联接到控制信号门的输入端,UJ的输入端分别与地址总线和通过转插S5与I/O地址总线联接,译码输出联接被测模板输入端。
3.按权利要求1所述之模板测试台,其特征是测试台主板中U1(74LS154)、U2(74LS138)为译码电路,其输入端与地址总线地址相接,经U1、U2译码输出与被测模板的存贮器地址和I/O接口地址相接,作为译码器读写用,即为一种模拟状态译码,U24(74LS273)为状态寄存器,其输入端与地址译码器(UA)输出端相接,输出端为联接被测模板控制信号,U3(74LS374)~U10(74LS245)为被测模板提供所需的124总线信号,其输入端与测台主板的地址输出端相接,输出端通过插座J5与被测模板相接,即为I/O寻地通路,U27(74LS245)、U28(74LS245)、U31(74LS245)为被测模板提供模拟8088CPU信号,构成存贮器寻址通路,输入端与总线接口板的地址总线和数据总线相接,输出端与被测模板相接。
4.按权利要求1所述之模板测试台,其特征是测试台主板中U15(74LS273)、U16(74LS273)~U19(74LS169)为测试台内部程序12位可逆计数器,用于被测模板计数通道的定量测试,U11(74LS74)~U13(74LS393)、U21(74LS74)、U22(74LS157)构成程序时钟信号发生器,其输出与被测模板时钟信号端相接。
专利摘要本测试台属于计算机模板测试装置,其结构由一块总线接口板、测试台主板、两套开关电源和一套被测模板支架构成,其连接是总线接口板一端与计算机相接,另一端与测试台主板联接,测试台主板又通过电缆与被测模板支架联接,通过专门软件实现模板的测试。优点测试功能全,速度快,通过PC机连接,自动化程度高,适合大批量模数生产测试使用。
文档编号G06F19/00GK2211621SQ94229468
公开日1995年11月1日 申请日期1994年8月30日 优先权日1994年8月30日
发明者孟奇 申请人:中国科学院沈阳计算技术研究所