一种适用于dualstripline设计的差分走线方法

文档序号:9397014阅读:928来源:国知局
一种适用于dual stripline设计的差分走线方法
【技术领域】
[0001]本发明涉及服务器主板研发设计领域,具体地说是一种适用于DUAL STRIPLINE设计的差分走线方法。
【背景技术】
[0002]伴随着云计算的到来,服务器的发展迅速崛起,在服务器的设计中,信号速率越来越高,高速信号对主板的空间设计需求及成本也在不断提升。因此在叠层设计中,dualstripline模式备受设计人员青睐。
[0003]dual stripline模式的叠层设计与普通叠层设计不同,该叠层设计的特点是将两层信号层设计为邻层,普通叠层设计:12层板6层走线层,16层板8层走线层,信号层与信号层之间有GND层屏蔽串扰,dual stripline设计:信号层与信号层之间无GND层,12层板即可有8层走线层,该设计增加信号的走线层设计空间,降低研发成本。但是缺点是:与普通叠层设计相比,信号层之间没有GND平面隔离,使得高速线串扰增大,信号质量下降。
[0004]因此,dual stripline模式可增加信号走线层面,增加信号走线设计空间,降低研发成本。但是,在采用dual stripline模式的情况下,如何降低信号间的串扰,满足信号完整性需求,SI设计人员也一直在追求信号完整性优化方案评估。

【发明内容】

[0005]本发明的目的是克服现有技术中存在的不足,提供一种适用于DUAL STRIPLINE设计的差分走线方法。
[0006]本发明的技术方案是按以下方式实现的,其方案如下:
针对layout走线设计的三种常见情况,进行分析,增加走线层面:
(O:两层相邻信号层采用平行走线方式;
(2):两层相邻信号层采用交叉走线方式;
(3):只有一层信号层走差分线,相邻层无高速线;
在叠层、介质和走线长度相同的环境下,仿真工具采用Sigrity Speed2000进行时域串扰仿真分析;
设计允许时,不相邻层要同时走高速线,单层布线可避免串扰;
两层相邻信号层都要布线的话,对于平行走线和交叉走线两种情况,采用交叉走线模式。
[0007]本发明的优点是:
本发明的一种适用于DUAL STRIPLINE设计的差分走线方法和现有技术相比,提出一种适用于dual stripline设计的差分走线方法,显著特征是在设计人员为降低研发成本采用dual stripline模式布线时,仿真对比常见的几种layout方法,得到信号完整性较好的一种布线方式。目的是:在降低研发成本的同时,改善信号质量,实现信号完整性的目的。
[0008]实施方式下面对本发明的一种适用于DUAL STRIPLINE设计的差分走线方法作以下详细说明。
[0009]本发明的一种适用于DUAL STRIPLINE设计的差分走线方法,方案如下:
针对layout走线设计的三种常见情况,进行仿真分析=Casel:两层相邻信号层采用平行走线方式;case2:两层相邻信号层采用交叉走线方式;caSe3:只有一层信号层走差分线,相邻层无高速线。
[0010]在叠层、介质和走线长度相同的环境下,仿真工具采用Sigrity Speed2000进行时域串扰仿真分析。
[0011]仿真结果表明:case3因为相邻层无串扰,信号串扰最小;casel与case2结果明显差于case3,而且case2的串扰要比easel小。
[0012]I)对于dual stripline设计,如果设计允许,建议不相邻层要同时走高速线,单层布线可避免串扰;
2)若两层相邻信号层都要布线的话,对于平行走线和交叉走线两种情况,建议采用交叉走线模式。
[0013]本发明的一种适用于DUAL STRIPLINE设计的差分走线方法其加工制作非常简单方便,按照说明书所示即可加工。
[0014]除说明书所述的技术特征外,均为本专业技术人员的已知技术。
【主权项】
1.一种适用于DUAL STRIPLINE设计的差分走线方法,其特征在于技术方案如下: 针对layout走线设计的三种常见情况,进行分析,增加走线层面: (O:两层相邻信号层采用平行走线方式; (2):两层相邻信号层采用交叉走线方式; (3):只有一层信号层走差分线,相邻层无高速线; 在叠层、介质和走线长度相同的环境下,仿真工具采用Sigrity Speed2000进行时域串扰仿真分析; 设计允许时,不相邻层要同时走高速线,单层布线可避免串扰; 两层相邻信号层都要布线的话,对于平行走线和交叉走线两种情况,采用交叉走线模式。
【专利摘要】本发明提供一种适用于DUAL?STRIPLINE设计的差分走线方法,技术方案如下:针对layout走线设计的三种常见情况,进行分析,增加走线层面:两层相邻信号层采用平行走线方式;两层相邻信号层采用交叉走线方式;只有一层信号层走差分线,相邻层无高速线;在叠层、介质和走线长度相同的环境下,仿真工具采用Sigrity?Speed2000进行时域串扰仿真分析。本发明的一种适用于DUAL?STRIPLINE设计的差分走线方法和现有技术相比,提出一种适用于dual?stripline设计的差分走线方法。
【IPC分类】G06F17/50
【公开号】CN105117548
【申请号】CN201510524807
【发明人】李永翠, 武宁
【申请人】浪潮电子信息产业股份有限公司
【公开日】2015年12月2日
【申请日】2015年8月25日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1