一种计算机双路存储模块的制作方法
【专利摘要】本实用新型属于存储技术领域,尤其涉及一种计算机双路存储模块,其包括USB接口U3、主控模块、无线接收模块、存储单元,所述主控模块包括芯片U1,所述无线接收模块包括天线E1、电阻R1、电容C3、电感L1,所述存储单元包括芯片U2、电容C1、电容C2、三极管Q1、三极管Q2。本实用新型采用无线接收模块和USB接口的设计,实现双路存储,一路利用天线接收无线数据并将数据传输给存储单元进行存储,另一路利用USB接口进行数据存储,解决没有数据线的情况下也可以进行存储,使用非常方便。
【专利说明】
一种计算机双路存储模块
技术领域
[0001 ]本实用新型涉及存储技术,特别是涉及一种计算机双路存储模块。
【背景技术】
[0002]计算机存储系统已发展了多年,现有技术下的存储一般是通过USB接口进行存储,这种存储单元是一种基于半导体的存储器,信息在断电后可以保存,并且还具有低功耗、速度快、可擦写性、高可靠性、低成本等特点,是高数据存储密度的最佳选择,在外部存储领域、嵌入式系统、工控行业和信息家电业得到广泛使用,如手机、数码相机、MP3等。
[0003]然而,这种存储单元,在没有数据线的情况下不能进行储存,使用起来即为不方便。
【发明内容】
[0004]本实用新型提供了一种计算机双路存储模块,解决现有存储单元在没有数据线的情况下不能进行储存,使用起来即为不方便的问题。
[0005]本实用新型所解决的技术问题采用以下技术方案来实现:本实用新型提供一种计算机双路存储模块,其包括USB接口 U3、主控模块、无线接收模块、存储单元,所述主控模块包括芯片Ul,所述芯片Ul选用AT89C51型号的单片机,所述无线接收模块包括天线E1、电阻Rl、电容C3、电感LI,所述存储单元包括芯片U2、电容Cl、电容C2、三极管Ql、三极管Q2,所述芯片U2选用K9K2G08U0A型号的存储芯片,所述USB接口U3的正极接电源电压,负极接地,其输出端接芯片Ul的写入端,其输入端接芯片Ul的读出端,所述芯片Ul的第一输出端接芯片U2的第一输入端,其第二输出端接芯片U2的第二输入端,其第三输出端接芯片U2的第三输入端,其第四输出端接芯片U2的第四输入端,其第五输出端接芯片U2的第五输入端,所述芯片U2的写入端接天线El的一端、电容C2的一端、电阻Rl的一端,其读出端接电阻Rl的另一端、电容C3的另一端、电感LI的一端,其接地端接地,其电源端接输入电源且都接电容Cl的一端、电容C2的一端,所述电感LI的另一端接控制端,所述电容CI的另一端接电容C2的另一端且都接地,所述三极管Ql的基极接三极管Q2的集电极且都接芯片U2的第六输入端,其集电极接芯片Ul的第六输出端,其发射极接三极管Q2的发射极且都接地,所述三极管Q2的基极接芯片U2的第七输入端。
[0006]进一步的,所述三极管Ql选用NPN型号的三极管。
[0007]进一步的,所述三极管Q2选用NPN型号的三极管。
[0008]本实用新型的有益效果为:
[0009]1、本实用新型采用无线接收模块和USB接口的设计,实现双路存储,一路利用天线接收无线数据并将数据传输给存储单元进行存储,另一路利用USB接口进行数据存储,解决没有数据线的情况下也可以进行存储,使用非常方便。
[0010]2、本实用新型的结构简单,各元器件比较少且价格便宜,大大降低整体的制造成本。
[0011]3、本实用新型在无线接收模块中,采用电感LI和电容C3、电阻Rl组成抗干扰电路,大大提高整体的抗干扰能力,避免外界数据传输信号在传输过程中丢失的情况发生。
[0012]4、本实用新型采用2个三极管组成开关电路,利用单片机对开关电路进行控制,进而控制存储模块的工作。
【附图说明】
[0013]图1是本实用新型的电路原理图。
【具体实施方式】
[0014]以下结合附图对本实用新型做进一步描述:
[0015]实施例:
[0016]如图1所示,本实施例包括:USB接口U3、主控模块、无线接收模块、存储单元,主控模块包括芯片Ul,芯片Ul选用AT89C51型号的单片机,无线接收模块包括天线El、电阻Rl、电容C3、电感LI,存储单元包括芯片U2、电容Cl、电容C2、三极管Ql、三极管Q2,芯片U2选用K9K2G08U0A型号的存储芯片,USB接口 U3的正极接电源电压,负极接地,其输出端接芯片Ul的写入端,其输入端接芯片Ul的读出端,芯片Ul的第一输出端接芯片U2的第一输入端,其第二输出端接芯片U2的第二输入端,其第三输出端接芯片U2的第三输入端,其第四输出端接芯片U2的第四输入端,其第五输出端接芯片U2的第五输入端,芯片U2的写入端接天线EI的一端、电容C2的一端、电阻Rl的一端,其读出端接电阻RI的另一端、电容C3的另一端、电感LI的一端,其接地端接地,其电源端接输入电源且都接电容Cl的一端、电容C2的一端,电感LI的另一端接控制端,电容Cl的另一端接电容C2的另一端且都接地,三极管Ql的基极接三极管Q2的集电极且都接芯片U2的第六输入端,其集电极接芯片Ul的第六输出端,其发射极接三极管Q2的发射极且都接地,三极管Q2的基极接芯片U2的第七输入端。
[0017]三极管Ql选用NPN型号的三极管。
[0018]三极管Q2选用NPN型号的三极管。
[0019]本实用新型采用无线接收模块和USB接口的设计,实现双路存储,一路利用天线接收无线数据并将数据传输给存储单元进行存储,另一路利用USB接口进行数据存储,解决没有数据线的情况下也可以进行存储,使用非常方便;结构简单,各元器件比较少且价格便宜,大大降低整体的制造成本;在无线接收模块中,采用电感LI和电容C3、电阻Rl组成抗干扰电路,大大提高整体的抗干扰能力,避免外界数据传输信号在传输过程中丢失的情况发生;采用2个三极管组成开关电路,利用单片机对开关电路进行控制,进而控制存储模块的工作。
[0020]利用本实用新型的技术方案,或本领域的技术人员在本实用新型技术方案的启发下,设计出类似的技术方案,而达到上述技术效果的,均是落入本实用新型的保护范围。
【主权项】
1.一种计算机双路存储模块,其特征在于:包括USB接口 U3、主控模块、无线接收模块、存储单元,所述主控模块包括芯片Ul,所述芯片Ul选用AT89C51型号的单片机,所述无线接收模块包括天线El、电阻Rl、电容C3、电感LI,所述存储单元包括芯片U2、电容Cl、电容C2、三极管Q1、三极管Q2,所述芯片U2选用K9K2G08U0A型号的存储芯片,所述USB接口U3的正极接电源电压,负极接地,其输出端接芯片UI的写入端,其输入端接芯片Ul的读出端,所述芯片Ul的第一输出端接芯片U2的第一输入端,其第二输出端接芯片U2的第二输入端,其第三输出端接芯片U2的第三输入端,其第四输出端接芯片U2的第四输入端,其第五输出端接芯片U2的第五输入端,所述芯片U2的写入端接天线EI的一端、电容C2的一端、电阻Rl的一端,其读出端接电阻Rl的另一端、电容C3的另一端、电感LI的一端,其接地端接地,其电源端接输入电源且都接电容CI的一端、电容C2的一端,所述电感LI的另一端接控制端,所述电容CI的另一端接电容C2的另一端且都接地,所述三极管Ql的基极接三极管Q2的集电极且都接芯片U2的第六输入端,其集电极接芯片Ul的第六输出端,其发射极接三极管Q2的发射极且都接地,所述三极管Q2的基极接芯片U2的第七输入端。2.根据权利要求1所述的一种计算机双路存储模块,其特征在于:所述三极管Ql选用NPN型号的三极管。3.根据权利要求1所述的一种计算机双路存储模块,其特征在于:所述三极管Q2选用NPN型号的三极管。
【文档编号】G06K19/077GK205540870SQ201620330716
【公开日】2016年8月31日
【申请日】2016年4月19日
【发明人】苗雨
【申请人】天津中德职业技术学院