万用烧录器的制作方法

文档序号:6745620阅读:1142来源:国知局
专利名称:万用烧录器的制作方法
技术领域
本实用新型涉及一种数字存贮器信息的写入装置,特别是一种万用烧录器。
现有技术中的万用烧录器采用模拟开关以实现对烧录槽的每一根引脚的随机定义和相应的切换。为实现这种切换需要模拟开关使能电路来使能开关,这样,以最常见的40PIN烧录槽而言,就需要40套上述电话,整个系统结构复杂,所用元、器件繁多,故成本高昂,可靠性低,维修也很困难,并且,模拟开关在导通时会有一个等效电阻(约几百欧姆),当烧录芯片需要较大电流时,会在此等效电阻上产生一个瞬间电压降,从而使烧录不良,影响烧录质量。
本实用新型的目的在于克服现有技术中的不足之处,而提供一种结构简单,成本较低,可靠性好的万用烧录器。
本实用新型的目的是通过以下途径来实现的。
万用烧录器,包含切换电路、电源电路以及烧录糟等,电源电路产生切换电路工作电压以及烧录槽工作电压,计算机通过切换电路定义烧录槽引脚,切换电路将信号传递给定义后的烧录槽相应引脚,其结构要点为切换电路包含可编程门阵列FPGA。
可编程门阵列FPGA是一种可以根据需要对其内部逻辑进行编程的芯片,其引脚可以被随机定义为各种意义的输入或输出端。当烧录不同种类芯片,要求有不同的烧录槽引脚定义时,可以对FPGA进行重新编程,以适应不同的需要。
切换电路中包含有一种至少可将烧录电压跳线切换到相应定义的烧录槽引脚上的跳线板,以及一种插接在可编程门阵列FPGA和跳线板之间的变压电路,变压电路接受可编程门阵列FPGA输出的电压控制信号并将其增压为烧录电压再传递给跳线板,跳线板通过跳线板连接器实现与可编程门阵列FPGA以及烧录槽的连接。
虽然可编程门阵列FPGA的所有引脚均可被定义以输出烧录电压,但由于烧录电压一般较高,而现有市售FPGA的耐压值只在5V左右,需要特别订制的FPGA,方能使通过其上部的烧录电压不会造成破坏,因此,利用跳线板以至少跳线切换烧录电压至烧录槽的相应引脚上,以使现有市售的普通FPGA即可方便应用。不同种芯片,其引脚及其定义各不相同,就需要不同种与其相适配的跳线板。
由上述可见,用一个FPGA电路或者其与跳线板结合即可替代现有技术中繁杂的使能电路、控制电路等,从而大大减化了结构并降低了成本,由于取消了模拟开关,改为FPGA电路和烧录电压经跳线板直接驱动,避免了现有技术中等效电阻的存在,这样,大电流情况下的瞬间压降对烧录质量影响的现象也因此而不复存在,使得烧录可靠性提高。


图1是本实用新型最佳实施例的原理框图。
附图2是一种跳线板线路图。
附图3是本实用新型最佳实施例的电路图。
下面我们结合附图对本实用新型进行更详尽的描述。最佳实施例参照附图1,万用烧录器,由计算机1,整形电路2,电源电路3、可编程门阵列FPGA4,变压电路5,跳线板6,烧录槽7以及报警电路8和指示电路9等组成,计算机1采用PC机,PC机通过可编程门阵列FPGA4定义烧录槽7引脚,FPGA4输出电压控制信号经变压电路整流、倍压成直流信号的烧录电压,再传给跳线板6,跳线板6再将此烧录电压跳线切换到烧录槽7所相应定义的引脚上。同时,FPGA4还将烧录信号以及工作电压通过跳线板6传递给烧录槽7。跳线板6中具有地址码发生器,可编程门阵列FPGA4中具有读取该地址码发型器发出的地址码并进行译码后传给计算机1的译码器A,计算机1具有比较该地址码并加以识别的比较器A,比较器A的比较结果予以显示以明确告诉用户跳线板6的正确与否。计算机1中还具有将可编程门阵列FPGA4所反向读取的芯片烧录信号进行比较、识别的比较器B,可编程门阵列FPGA4中则具有接受此比较信号,并通过译码、锁存产生相应控制信号传递给报警电路8或指示电话9的译码锁存器。
参照附图3,计算机1通过型号为DP25的并行口连接器11与整形电路2连接,这里整形电路2采用两片74HC14;电源电路3和变压电路5中的主要另件则分别采用7805和LM324;可编程门阵列FPGA4采用XC3020;跳线板6通过跳线板连接器61实现外连,其中跳线板连接器61采用PCI连接器;烧录槽连接器71则采用两个20PIN排针座。报警电路8采用插接在FPGA4引脚40和引脚43之间的峰鸣器,指示电路9则采用插接在FPGA4引脚18和引脚27之间的LED发光二极管。并行口连接器11中的五个引脚(I0~13、DONE)与FPGA4中的相应引脚直接连接,其中I0~I3引脚作为计算机1的信号输入端;整形电路3中的11个输出端(C0~C3,D0~D3、A0、CLK、DIN)与FPGA4中的相应引脚直接连接;电源电路2中的VDD输出端与FPGA4以及跳线板连接器61中的相应引脚直接连接;变压电路5中的PWN输入端与FPGA4中的相应引脚连接,而其VPP输出端则与跳线板连接器61中的相应引脚连接。跳线板连接器61中的P1~P40引脚和K1~K40引脚分别与FPGA4中的相应引脚以及烧录槽连接器71中的相应引脚连接。
参照附图2,跳线板采用PCB板,其上部的地址码发生器由6个分别选择连接高电平或低电平的实现置“1”或置“0”状态的引脚(S1~S6)担任。当跳线板6与跳线板连接器61插接时,其上部的引脚(P1~P40)和(K1~K40)则分别与跳线板连接器61上的相应引脚一一对应连接。
本实施例未述部分与现有技术相同。
权利要求1.万用烧录器,包含切换电路、电源电路(3)以及烧录糟(7)等,电源电路(3)产生切换电路工作电压以及烧录槽(7)工作电压,计算机(1)通过切换电路定义烧录槽(7)引脚,切换电路将信号传递给定义后的烧录槽(7)相应引脚,其特征在于,切换电路包含可编程门阵列FPGA(4)。
2.根据权利要求1所述的万用烧录器,其特征在于,切换电路中包含有一种至少可将烧录电压跳线切换到相应定义的烧录槽(7)引脚上的跳线板(6),以及一种插接在可编程门阵列FPGA(4)和跳线板(6)之间的变压电路(5),变压电路(5)接受可编程门阵列FPGA(4)输出的电压控制信号并将其增压为烧录电压再传递给跳线板(6),跳线板(6)通过跳线板连接器(61)实现与可编程门阵列FPGA(4)以及烧录槽(7)的连接。
3.根据权利要求2所述的万用烧录器,其特征在于,变压电路(5)由滤波电路和倍压电路组成。
4.根据权利要求1所述的万用烧录器,其特征在于,计算机(1)和可编程门阵列FPGA(4)之间插接有整形电路(2)。
5.根据权利要求1所述的万用烧录器,其特征在于,跳线板(6)上具有地址码发生器,可编程门阵列FPGA(4)中具有读取该地址码发生器发出的地址信号并译码后传给计算机(1)的译码器,计算机(1)中具有比较该地址信号并加以识别的比较器A。
6.根据权利要求1所述的万用烧录器,其特征在于,计算机(1)中具有将可编程门阵列FPGA(4)所反向读取的芯片烧录信号进行比较、识别的比较器B,可编程门阵列FPGA(4)中具有接受此比较信号、并通过译码、锁存产生相应控制信号传递给报警电路(8)或指示电路(9)的译码锁存器。
7.根据权利要求1或5或6所述的万用烧录器,其特征在于,可编程门阵列FPGA(4)采用XC3020。
8.根据权利要求5所述的万用烧录器,其特征在于,跳线板(6)采用PCB板,地址码发生器由至少四个分别选择高电平或低电平以实现置“1”或置“0”的外接引脚组成。
9.根据权利要求6所述的万用烧录器,其特征在于,报警电路(8)采用插接在可编程门阵列FPGA(4)两引脚之间的蜂鸣器,指示电路(9)采用插接在可编程门阵列FPGA(4)两引脚之间的LED发光二极管。
专利摘要本实用新型涉及一种数字存贮器信息的写入装置,特别是一种万用烧录器。包含有切换电路、电源电路3以及烧录槽7等,电源电路3产生切换电路工作电压以及烧录槽7工作电压,计算机1通过切换电路定义烧录槽7引脚,切换电路将信号传递给定义后的烧录槽7相应引脚,切换电路中包含可编程门阵列FPGA4。由FPGA4替代现有技术中的模拟开关。不但大大减化电路且由于等效电阻的不再存在,从而提高烧录质量。
文档编号G11C7/00GK2256578SQ9621014
公开日1997年6月18日 申请日期1996年4月30日 优先权日1996年4月30日
发明者林桂荣 申请人:林桂荣
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1