专利名称:光盘系统用的数据复制设备的制作方法
技术领域:
本发明涉及一种光盘系统用的数据复制设备。
图1为表示普通的光盘系统用的数据复制设备的方框图。在图1所示的设备中,从光盘上读取的射频(RF)信号输入到模拟/数字转换器(ADC)11和二进制电路14中。上述二进制电路14对RF信号进行二进制处理,将该二进制信号输出给锁相环电路(PLL)15。该PLL15接收该二进制信号,并产生与RF信号同步的时钟信号PLCK。上述时钟信号PLCK提供给ADC11、波形均衡器12和维特比解码器13。上述ADC11将输入模拟RF信号转换为数字RF信号,将该数字RF信号输出给波形均衡器12。该波形均衡器12接收数字RF信号,按照对维特比解码器13适合的形式,对所接收的数字RF信号进行波形均衡处理。该维特比解码器13接收待进行维特比解码的波形均衡信号,将该结果作为复制信号(VITO)输出。当由于槽中的干扰噪音将RF信号损坏时,上述维特比解码可恢复损坏的信号,其可广泛地用于硬盘驱动器(HDD)中。
但是,在普通的数据复制设备中的输入RF信号中具有非对称的场合,上述维特比解码器无法恢复上述RF信号,从而使所复制的数据的质量退化。
为了解决上述问题,本发明的目的在于提供一种光盘系统用的数据复制设备,其对RF信号的非对称进行纠正,以便改善所复制的数据的质量。
为了实现本发明的目的,本发明提供一种光盘系统用的数据复制设备,其中对从光记录媒体检测到的射频(RF)信号进行解码,以便复制数据,该数据复制设备包括模拟/数字转换器(ADC),其用于对输入RF信号进行取样,将所取样的结果输出;加法器,其用于将所取样的信号和非对称纠正信号进行叠加,将所叠加的信号输出;空白/故障检测器,其用于在以预定时间、从所叠加的信号未检测到数据变化的场合,产生表明空白的空白检测信号;纠正信号发生器,其用于根据所接收的叠加的信号、计算数字总值(DSV),根据所计算的DSV产生非对称纠正信号,将所产生的非对称纠正信号输出给上述加法器;波形均衡器,其用于对所叠加的信号进行波形均衡处理,解码器,其用于对波形均衡信号进行解码,将其结果输出。在这里,在施加空白检测信号的场合,上述纠正信号发生器相对相应的叠加信号的间隔、临时停止DSV计算操作。
通过参照附图对优选实施例的具体描述,更加容易得知本发明的上述目的和其它优点。
图1为表示普通的光盘系统用的数据复制设备的方框图;图2为表示本发明的一个实施例的光盘系统用的数据复制设备的方框图;图3为表示图2中的升压放大器的增益变化特征的曲线图;图4为图2中的空白/故障检测器的具体电路图;图5为图2中的ASM电平发生器的具体电路图;图6为图2中的ADTGC单元的具体电路图;图7为图2中的AGC单元的具体电路图;图8为表示本发明的另一实施例的光盘系统用的数据复制设备的方框图。
下面参照附图,对本发明的优选实施例进行描述。
在图2中,升压放大器20接收从光盘检测到的RF信号,产生放大信号RFBSTO,将其输出给模拟/数字转换器(ADC)21。该ADC21产生数字信号ADO,将其输出给加法器22中的第一输入端口。该加法器22对通过第一输入端口输入的信号以及通过第二输入端口输入的非对称纠正信号ASYVAL进行叠加,将该叠加的结果SYMO输出给锁相环电路(PLL)23、空白/故障检测器24、波形均衡电路26和多路转换器31。该PLL23产生时钟信号PLCK,将该时钟信号PLCK提供给ADC21以及在后面将要描述的其它电路。上述空白/故障检测器24接收SYMO信号,并产生之后将提供给ASM电平发生器25的空白/故障检测信号BLANK。上述波形均衡器26接收SYMO信号,并产生波形均衡信号PRF,该信号在之后将输出给自动增益控制(AGC)单元27、自适应Tmin增益控制(ADTGC)单元28、维特比解码器29和多路转换器31。该多路转换器31接收SYMO信号和PRF信号,根据选择信号ASMDS,将上述所接收的信号中的一个输出给ASM电平发生器25。该ASM电平发生器25接收多路转换器31的输出信号,并产生之后将输出给加法器22中的第二输出口的ASYVAL信号。上述AGC27接收PRF信号,并产生之后将提供给升压放大器20的增益控制信号RFAGC。上述ADTGC单元28接收PRF信号,并产生之后将提供给波形均衡器26的滤波系数KC′和KD′。上述维特比解码器29接收PRF信号,输出复制信号VITO。
下面参照图3和7,对具有上述结构的图2所示的设备的操作进行描述。
在图2中,从光盘检测到的RF信号输入到升压放大器20中。该升压放大器20具有图3所示的增益变化特征,并且按照后面将要描述的AGC单元27提供的RFAGC信号,将RF信号放大。但是,在图2所示的设备中的操作初期,按照作为初始值设定的放大率,对上述输入信号进行放大。上述ADC21接收上述放大的RF信号RFBSTO,将其转换为模拟/数字基础,并且将通过上述模拟/数字转换而产生的数字信号ADO输出给加法器22中的第一输入端口。上述加法器22将上述ADO信号与通过第二输入端口输入的非对称纠正信号ASYVAL叠加。在图2所示设备的操作初期,上述ASYVAL值设定为“0”,上述ADO信号作为叠加的信号SYMO输出。上述空白/故障检测器24根据所接收的SYMO信号,按照下述方式对下述间隔进行检测,在该间隔中,由于光盘上的故障,数据未记录或损坏,该下述方式指可在ASM电平发生器25中准确地检测非对称电平。
下面参照图4,对上述空白/故障检测器24中的具体结构和操作进行描述。上述加法器22输出的SYMO信号输入到空白/故障检测器24中的边缘检测器41以及绝对值计算器43中。上述边缘检测器41根据输入SYMO信号检测边缘,向第一检查单元42施加边缘检测信号。上述第一检查单元42对标记符号比特的长度进行检查,该符号比特的长度指从施加一个边缘检测信号至施加下一个边缘检测信号的相应符号比特长度。上述第一检查单元42产生第一检查信号,该信号表明当nT间隔未检测到边缘时,nT间隔的输入信号没有变化,之后将该第一检查信号输出给或门46。在这里,T表示时钟周期PLCK,n表示整数。上述绝对值计算器43计算之后将输出给偏移单元44的SYMO信号的绝对值。上述偏移单元44将SYMO信号的绝对值偏移一设定值a,该设定值a由一控制器(图中未示出)提供。第二检查单元45检查零值是否在后来从偏移单元44输入。在后来nT间隔输入零值的场合,该第二检查单元45产生第二检查信号,该第二检查信号表明对于nT间隔没有大于预定大小的数据,该第二检测信号在之后输出给或门46。该或门46对检查单元42和45的输出信号进行逻辑加运算,输出其结果。这就是说,如果施加第一和第二检查信号中的任何一个,则或门46产生空白/故障检测信号BLANK,该信号表明未记录数据或数据丢失。
再返回图2,波形均衡器26接收SYMO信号,进行波形均衡处理。该波形均衡器26采用在操作初期作为初始值设定的滤波系数值。上述多路转换器31根据选择信号ASMDS,选择波形均衡器26输出的波形均衡信号PRF和SYMO信号中的一个,将所选择的结果输出给ASM电平发生器25。上述ASM电平发生器25接收多路转换器31的输出信号,对所接收的信号的非对称电平进行检测。
图5为图2中的ASM电平发生器的具体电路图。ASM电平发生器25中的符号检测器52检测从多路转换器31输入的信号的符号,将所检测的结果输出给增/减计数器53。当在符号检测器52中所检测的符号为正(+)时,该增/减计数器53进行增加计数,当上述符号为负(-)时,该增/减计数器53进行减少计数。在从上述空白/故障检测器24施加BLANK信号时,由于输入数据的可靠性降低,则停止上述计数操作。上述增/减计数器53中的计数值UDCNT为输入数据的数字总值DSV。随着该DSV变大,输入信号中的非对称也变大。比较器54获得UDCNT的绝对值,将所获得的绝对值与预定的DSV阈值DSVTH进行比较。上述比较器54产生确定结果信号,该信号表明上述UDCNT的绝对值大于DSVTH,如果确定前者大于后者,之后将上述确定结果信号输出给累加器51,重新设定增/减计数器53。
在表明UDCNT的绝对值大于DSVTH的确定结果信号施加的场合,上述累加器51根据UDCNT值,产生ASYVAL值。更具体地说,当UDCNT的符号为正值时,产生具有与UDCNT的绝对值成比例关系的大小和负符号的ASYVAL值。同时,当UDCNT的符号为负时,产生具有与UDCNT的绝对值成比例关系的大小和正符号的ASYVAL值。上述ASYVAL值施加给图2中的加法器22中的第二输入端口。该加法器22将ASYVAL值与通过第一输入端口输入的当前输入信号叠加,从而连续地输出非对称的经纠正的信号。
同时,上述ADTGC28提取与3T电平相对应的数据,检查所提取的电平是否合适,所述数据为在输入到维特比解码器29的数据中、维特比解码器29中所采用的数据的中间值。
图6表示图2中的ADTGC单元28的具体电路图。延迟器611~613和比较器614~617从PRF信号提取与±3T相对应的信号。串联的延迟器611~613依次将波形均衡信号PRF延迟一个PLCK周期。上述比较器614获得输入PRF信号的绝对值,将上述所获得的绝对值与检测3T信号用的参考值EQRNG进行比较。在PRF绝对值小于EQRNG的场合,上述比较器614判定输入信号为3T信号,从而产生第1使能信号E1。该第1使能信号E1施加给操作器618和619。上述比较器615接收由延迟器611和612输出的延迟信号D1和D2,获得位于延迟信号之间的不同值的绝对值。另外,将所获得的绝对值与EQRNG进行比较。如果前者小于后者,则判定D1和D2为分别具有类似电平的信号。这就是说,上述输入数据与PLL23是同步的。第2比较器615将确定结果信号输出给第4比较器617。第4比较器617从第2比较器615接收确定结果信号D1和D2,并将D1和D2分别与EQRNG信号相比较。在上述比较的结果中,当延迟信号D1和D2大于EQRNG信号时,则确定D1和D2分别为其大小大于不接近0值的适合电平的信号,从而向操作器618输出第2使能信号E2。此时,当延迟信号D1和D2小于EQRNG信号时,则确定D1和D2分别为其大小小于不接近0值的适合电平的信号,从而向操作器619输出第4使能信号E4。上述比较器616获得延迟器613输出的延迟信号D3的绝对值,将所获得的绝对值与EQRNG进行比较。在比较结果中,如果D3的绝对值小于EQRNG,则产生第3使能信号E3,之后将其输出给操作器618和619。当将使能信号E1、E2(或E4)和E3全部施加后,使上述操作器618和619使能。在这里,在施加使能信号E1、E2和E3的场合,该输入数据表示与时钟同步的3T信号。在施加使能信号E1、E4和E3的场合,该输入数据表示与时钟同步的-3T信号。在使能操作器618的场合,操作器618将D1和D2与+3T信号叠加,并且将其结果输出给比较器620。在使能操作器619的场合,该操作器619将D1和D2与-3T信号叠加,将其结果输出给比较器621。该比较器620将从操作器施加的叠加结果,与标准中间值(MIDSET)进行比较,该标准中间值与在维特比解码器29的操作初期的3T电平相对应,另外比较器620将比较结果输出给增/减计数器622。同样,上述比较器621将操作器619施加的叠加结果与MIDSET进行比较,并且将比较结果输出给增/减计数器622。当比较器620或比较器621施加表明D1+D2大于MIDSET的比较结果时,则该增/减计数器622进行增加计数。相反,当施加表明D1+D2小于MIDSET的比较结果时,则该增/减计数器622进行减少计数。上述增/减计数器622的计数值施加给比较器623。该比较器623将该计数值与外部提供的偏移值OFFSET进行比较。如果该计数值超过该偏移值,则将表明该情况的信号输出给系数调节器624。在施加表明计数值超过上述OFFSET值的比较结果信号的场合,该系数调节器624对波形均衡器26中的滤波系数值KC′和KD′进行调节。在PLL23施加的时钟同步信号PLLOCK表明数据不与时钟同步的场合,上述ADTGC28中的增/减计数器622停止计数操作,使电路中的操作保持稳定。
同时,AGC单元27在输入给维特比解码器29的数据中提取与4T电平相对应的数据,该4T电平是维特比解码器29中所采用的数据最大值,并且该AGC单元27检查上述所提取的数据的电平是否合适,以便使升压放大器20的增益保持在适合值。
图7表示图2中的AGC单元27中的具体电路图。图7中,延迟器711~714和比较器715~719从输入PRF信号中提取与±4T相对应的信号。串联的延迟器711~714依次使输入PRF信号延迟1个时钟期。该比较器715采用用于检测4T电平的参考信号EQRNG,检测4T电平信号。当检测到4T电平信号时,上述比较器715产生第1使能信号E1,之后将其输出给存储器720和721。另外,上述比较器718根据延迟信号D4、检测4T电平信号。当检测到4T电平信号时,上述比较器718产生第3使能信号E3,之后将其输出给存储器720和721。上述比较器716将表明D1小于D2的比较结果信号输出给比较器719。上述比较器717将表明D2大于D3的比较结果信号输出给比较器719。上述比较器719接收比较器716和717的比较结果信号,仅仅在D1、D2和D3均大于EQRNG时,将第2使能信号E2输出给第1存储器720。当D1、D2和D3均小于EQRNG时,将第4使能信号E4输出给存储器721。仅仅当上述使能信号E1、E2(或E4)和E3均施加时,该存储器720和721变为使能。上述存储器720相对+4T信号、存储D2值、读取所存储的值,从而将其输出给比较器722。在存储器721使能的场合,上述存储器721相对-4T信号、存储D2值、读取所存储的值,以便将所读取的结果输出给比较器723。该比较器722将+4T信号中的D2与外部提供的标准最大值MAXSET进行比较,该最大值MAXSET与在维特比解码器29中的操作初期的4T电平相对,并且该比较器722将比较结果输出给增/减计数器724。比较器723将-4T信号中的D2与MAXSET进行比较,并将比较结果输出给增/减计数器724。在D2大于MAXSET的场合,上述增/减计数器724进行增加计数,在D2小于MAXSET的场合,上述增/减计数器724进行减少计数。上述增/减计数器724的计数值被施加给比较器725。该比较器725将计数值与外部提供的偏移值OFFSET进行比较。当上述计数值超过偏移值时,PWM发生器726和增益控制器727产生用于控制升压放大器20的增益的增益控制信号RFAGC,将产生的结果提供给升压放大器20。在PLL23施加的时钟同步信号PLLOCK表明数据未与时钟保持同步的场合,上述AGC单元27的增/减计数器724也停止计数操作,使电路操作保持稳定。
返回图2,维特比解码器29以维特比方式对PRF信号进行解码,将该通过维特比方式解码的信号作为复制的信号TIVO输出。
图8为表示本发明另一实施例的光盘系统用的数据复制设备的方框图。图8所示的设备包括数字/模拟转换器(DAC)32,其用于对ASM电平发生器25的输出信号进行数字/模拟转换,将其结果输出给ADC21,而不输出给图2中的加法器22。除了上述方面,图8所示的设备与图2所示的设备相同。在图8中,进行与图2中的相同功能的部件采用与图2中的部件相同的标号。因此,省略对其的具体描述。DAC32对ASYVAL值进行数字/模拟转换,而变为模拟值,将该结果作为参考电压施加到ADC21。其结果是,ADC21输出的信号变为非对称纠正数据。
如上所述,本发明对RF信号中的非对称进行纠正,从而改善维特比解码器的性能。其结果是,可改善复制的数据的质量。
权利要求
1.一种光盘系统用的数据复制设备,其中对从光记录媒体检测到的射频(RF)信号进行解码,以便复制数据,该数据复制设备包括模拟/数字转换器(ADC),其用于对输入RF信号进行取样,将所取样的信号输出;加法器,其用于将所取样的信号和非对称纠正信号进行叠加,将所叠加的信号输出;空白/故障检测器,其用于在以预定时间、从所叠加的信号未检测到数据变化的场合,产生表明空白的空白检测信号;纠正信号发生器,其用于根据所接收的叠加的信号、计算数字总值(DSV),基于所计算的DSV产生非对称纠正信号,将所产生的非对称纠正信号输出给上述加法器;波形均衡器,其用于对所叠加的信号进行波形均衡处理;和解码器,其用于对波形均衡信号进行解码,将其结果输出,其中在施加空白检测信号的场合,上述纠正信号发生器相对相应的叠加信号的间隔、临时停止DSV计算操作。
2.根据权利要求1所述的光盘系统用的数据复制设备,其特征在于,上述解码器为维特比解码器。
3.根据权利要求1所述的光盘系统用的数据复制设备,其特征在于,在以预定时间、从所接收的信号未检测到数据边缘或者没有检测到有预定电平或更高电平的信号的场合,上述空白/故障解码器产生空白检测信号。
4.根据权利要求1所述的光盘系统用的数据复制设备,其特征在于,上述纠正信号发生器接收波形均衡信号以便计算DSV。
5.根据权利要求4所述的光盘系统用的数据复制设备,其特征在于,其还包括多路转换器,其接收所叠加的信号和波形均衡信号,根据外部提供的选择信号,选择所接收的信号中的一个,将其提供给纠正信号发生器。
6.根据权利要求5所述的光盘系统用的数据复制设备,其特征在于,上述纠正信号发生器包括符号检测器,其用于检测输入信号的符号;增/减计数器,其用于根据所检测的符号、对输入信号进行增加计数和减少计数,并且将计数值输出;比较器,其用于获得所述计数值的绝对值,将所获得的绝对值与预定阈值进行比较,如果该绝对值大于所述阈值,则输出第1比较结果信号;操作器,其用于在施加第1比较结果信号的场合,产生非对称纠正信号,该信号具有与计数值不同的符号;其中上述增/减计数器在施加空白检测信号的过程中,停止计数操作。
7.根据权利要求2所述的光盘系统用的数据复制设备,其特征在于,其还包括滤波系数调节器,其用于接收所述波形均衡信号,从所接收信号中提取与维特比解码器的中间电平相对应的数据,检查大小,并且根据所检查的结果更新波形均衡器的滤波系数;增益控制器,其用于接收所述波形均衡信号,从所接收信号中,提取与维特比解码器的最大电平相对应的数据,检查大小,根据所检查的结果,对输入到ADC中的信号增益进行控制。
8.根据权利要求7所述的光盘系统用的数据复制设备,其特征在于,与上述维特比解码器中的中间电平相对应的数据为3T电平信号,上述最大电平为4T电平信号,其中T为一个时钟周期。
9.一种光盘系统用的数据复制设备,其中对从光记录媒体检测到的射频(RF)信号进行解码,以便复制数据,该数据复制设备包括模拟/数字转换器(ADC),其用于根据参考电压、对输入RF信号进行取样;空白/故障解码器,其用于在以预定时间、从所取样的信号未检测到数据变化的场合,产生表明空白的空白检测信号;纠正信号发生器,其用于根据所接收的取样的信号,计算数字总值(DSV),根据所计算的DSV产生非对称纠正信号,将所发生的非对称纠正信号输出给ADC;波形均衡器,其用于对所取样的信号进行波形均衡处理;和解码器,其用于对波形均衡信号进行解码,将其结果输出,其中在施加空白检测信号的场合,上述纠正信号发生器相对相应的取样信号的间隔、临时停止DSV计算操作。
全文摘要
一种光盘系统的数据复制设备,包括:模拟/数字转换器(ADC),对输入RF信号进行取样;加法器,将所取样的信号和非对称纠正信号进行叠加;空白/故障检测器,产生表明空白的空白检测信号;纠正信号发生器,根据所接收的叠加信号,计算数字总值(DSV),根据所计算的DSV产生非对称纠正信号;波形均衡器,对叠加的信号进行波形均衡处理;解码器,对波形均衡信号进行解码。提高了所复制的数据的质量。
文档编号G11B20/18GK1256484SQ9912737
公开日2000年6月14日 申请日期1999年11月18日 优先权日1998年11月18日
发明者沈载晟, 元容光, 朴贤洙, 金一权 申请人:三星电子株式会社