芯片封装结构的制作方法

文档序号:7215291阅读:267来源:国知局
专利名称:芯片封装结构的制作方法
技术领域
本发明是有关于一种半导体元件及其制造方法,且特别是有关于一种芯片封 装结构及其制造方法。
背景技术
在半导体产业中,集成电路(integrated circuits, IC)的生产主要可分为 三个阶段集成电路的设计(IC design)、集成电路的制作(IC process)及集 成电路的封装(IC package)。在集成电路的制作中,芯片(chip)是经由晶圆(wafer)制作、形成集成电 路以及切割晶圆(wafer sawing)等步骤而完成。晶圆具有一主动面(active surface),其泛指晶圆的具有主动元件(active device)的表面。当晶圆内部的 集成电路完成之后,晶圆的主动面还配置有多个焊垫(bonding pad),以使最终 由晶圆切割所形成的芯片可经由这些焊垫而向外电性连接于一承载器(carrier)。 承载器例如为一导线架(leadframe)或一封装基板(package substrate)。芯片 可以打线接合(wire bonding)或覆晶接合(flip chip bonding)的方式连接至 承载器上,使得芯片的这些焊垫可电性连接于承载器的接点,以构成一芯片封装结 构。图1A是现有的一种芯片封装结构的侧视剖面示意图,而图IB是图1A的芯片 封装结构的部分构件的上视示意图。请同时参考图1A与图1B,现有的芯片封装结 构IOO包括一芯片110、 一导线架120、多条第一焊线(bondingwire) 130、多条 第二焊线140、多条第三焊线150与一密封剂(encapsulant) 160。芯片110具有 一主动面112与配置于主动面112上的多个第一焊垫114与第二焊垫116。芯片110 固着于导线架120下方,而导线架120包括多个内引脚(inner lead) 122与一汇 流架(bus bar) 124。这些内引脚122与汇流架124位于芯片110的主动面112 的上方或下方,且汇流架124的形状为环形。 请参考图1B,由于芯片110的第一焊垫114具有相同电位,而这些第一焊垫 114例如是接地焊垫或电源焊垫,因此这些等电位的第一悍垫114可分别通过这些 第一焊线130连接至汇流架124,而汇流架124再通过这些第二焊线140连接至相 对应的部分内引脚122。然而,汇流架124的存在会使得整个芯片封装结构100的 体积较大。此外,芯片110的作为传输信号用的第二焊垫116 (例如电位随时改变 的信号焊垫)必须分别通过第三焊线150连接至相对应的其他内引脚122,且这些 第三焊线150通常需跨越部分第一焊线130、部分第二焊线140与汇流架124。因 此,这些第三焊线150的长度较长,使得这些第三焊线150容易坍塌而造成电性短 路。或者,这些第三焊线150容易在封胶时发生坍塌或被灌入的密封剂扯断而造成 电性断路。发明内容本发明提供一种芯片封装结构,以縮小芯片封装结构的体积。 本发明提供一种芯片封装结构,以降低焊线對塌的可能性。 为解决上述问题,本发明提出一种芯片封装结构,包括一芯片、 一导线架、 多条第一焊线以及多条第二焊线。芯片具有一主动面、 一背面与多个芯片焊垫,其 中这些芯片焊垫配置于主动面上。导线架包括一芯片座、 一绝缘层、多个转接焊垫 与多个内引脚。芯片的背面是固着于芯片座上。绝缘层是配置于芯片以外的芯片座 上。多个转接焊垫配置于绝缘层上。多条第一焊线分别连接这些芯片焊垫与转接焊 垫。多条第二焊线分别连接这些转接焊垫与内引脚。在本发明一实施例中,上述绝缘层可为环状或是条状,配置于芯片以外之芯片座上。在本发明一实施例中,上述绝缘层是呈一 U型结构,配置于芯片以外的芯片座上。在本发明一实施例中,此芯片封装结构还包括一密封剂,此密封剂包覆主动 面、芯片座、内引脚、这些第一焊线与第二焊线。除了上述呈环状、条状或是U型结构的绝缘层以外,也可采用多个彼此分离 的绝缘垫取代上述绝缘层,这些绝缘垫同样是配置于芯片以外的芯片座上,且这些 转接焊垫分别配置于这些绝缘垫上。
在本发明的芯片封装结构中,位于芯片座上的绝缘层可作为现有的导线架中 的汇流架来使用,如此,即毋需于芯片座外围设置一汇流架,以縮小芯片封装结构 整体的体积。此外,本发明的芯片焊垫分别通过第一焊线连接至转接焊垫,而转接焊垫再通过第二焊线连接至导线架的内引脚,所以,这些第一焊线与第二焊线的长 度较短。如此,即可避免焊线在封胶制程中发生坍塌或被灌入的密封剂扯断而造成 电性断路的情形发生,进而提升本发明的芯片封装结构的生产良率。为让本发明的上述特征和优点能更明显易懂,下文特举较佳实施例,并配合 附图作详细说明如下。


图1A是现有的一种芯片封装结构的侧视剖面示意图。图1B是图1A的芯片封装结构的部分构件的上视示意图。图2A是本发明第一实施例的一种芯片封装结构的侧视剖面示意图。图2B是图2A的芯片封装结构的导线架的上视示意图。图3A及3B是具有不同绝缘层形状的芯片封装结构的上视示意图。图4是本发明第二实施例的一种芯片封装结构的上视示意图。
具体实施方式
第一实施例图2A是本发明第一实施例的一种芯片封装结构的侧视剖面示意图,而图2B 是图2A的芯片封装结构的导线架的上视示意图。请同时参考图2A及图2B,第一 实施例的芯片封装结构200包括一芯片210、 一导线架220、多条第一焊线230与 多条第二焊线240。芯片210具有一主动面210a、 一背面210b以及多个芯片焊垫 212,其中这些芯片焊垫212是配置于芯片210的主动面210a上,且其可为接地焊 垫、电源焊垫或信号焊垫。此外,芯片焊垫212通常是配置于芯片210的边缘处, 以利于进行打线制程。此导线架220包括一芯片座222、 一绝缘层224、多个转接焊垫226以及多个 内引脚228。此芯片210的背面210b可通过一黏着胶材260而固定于芯片座222 的中央区域上。绝缘层224是配置于芯片210以外的芯片座222上,在此实施例中,
绝缘层224是呈一环状结构,环绕于芯片210的外围,且与芯片210间保持一距离, 以作为现有的导线架中的汇流架来使用。而这些转接焊垫226是彼此分开地配置于 绝缘层224上,以保持电性绝缘。此外,这些内引脚228是环绕于芯片座222的外围。这些第一焊线230分别连接这些芯片焊垫212与这些转接焊垫226,且这些第 二焊线240分别连接这些转接焊垫226与这些内引脚228。这些第一焊线230与第 二焊线240是利用打线制程而形成。此外,在此实施例中,芯片封装结构200还可 选择性地形成一密封剂250。此密封剂250包覆住主动面210a、芯片座222、这些 内引脚228、这些第一焊线230与这些第二焊线240,以防止上述元件受损或是受 潮。而除了图2A中所示的环状绝缘层224以外,请参考图3A所示,在此芯片封 装结构200'中,绝缘层224'为两个彼此分离的条状结构,配置于芯片210以外 的芯片座222上。此外,请参考图3B所示,此芯片封装结构200"中之绝缘层224" 是呈一U型结构,配置于芯片210以外的芯片座222上。当然,除了图2A、 3A及 3B中所示的形状外,绝缘层也可具有其他型态,本发明对此不作任何限制。第二实施例图4是本发明第二实施例的一种芯片封装结构的上视示意图。请参考图4,此 芯片封装结构200'"的结构大致上与图2A中所示的芯片封装结构200相同,而 二者不同之处在于此芯片封装结构200'"具有多个彼此分离的绝缘垫224'", 而转接焊垫226分别配置于绝缘垫224'"上。此芯片封装结构200'"的其他元 件大致上与图2A中所示的芯片封装结构200相同,所以,在此不再重述。在本发明的芯片封装结构中,是利用设置于芯片座上的绝缘层(或绝缘垫)以 及转接悍垫,将现有导线架中的汇流架整合于芯片座上,以縮小芯片封装结构整体 的体积。此外,相较于现有的芯片封装结构,本发明的芯片焊垫分别通过第一焊线连 接至转接悍垫,而转接焊垫再通过第二焊线连接至导线架的内引脚。换言之,这些 转接焊垫分别作为这些芯片焊垫对应电性连接至这些内引脚的转接点。由于这些第 一焊线与这些第二焊线的长度较短,因此,即可避免焊线在封胶制程中发生坍塌或 被灌入的密封剂扯断而造成电性断路的情形发生,进而提升本发明的芯片封装结构的生产良率。虽然本发明已以较佳实施例揭示如上,然其并非用以限定本发明,任何所属 技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作些许更动与 润饰,因此本发明的保护范围当以权利要求所界定的为准。
权利要求
1. 一种芯片封装结构,包括一芯片,具有一主动面、一背面与多个芯片焊垫,其中该些芯片焊垫配置于该主动面上;一导线架,包括一芯片座,该芯片的该背面是固着于该芯片座上;一绝缘层,配置于该芯片以外的该芯片座上;多个转接焊垫,配置于该绝缘层上;以及多个内引脚;多条第一焊线,分别连接该些芯片焊垫与该些转接焊垫;以及多条第二焊线,分别连接该些转接焊垫与该些内引脚。
2. 如权利要求1所述的芯片封装结构,其特征在于,该绝缘层为环状,配置于 该芯片以外的该芯片座上。
3. 如权利要求1所述的芯片封装结构,其特征在于,该绝缘层为条状,配置于 该芯片以外的该芯片座上。
4. 如权利要求1所述的芯片封装结构,其特征在于,该绝缘层是呈一 U型结 构,配置于该芯片以外的该芯片座上。
5. 如权利要求1所述的芯片封装结构,其特征在于,还包括一密封剂,该密封 剂包覆该主动面、该芯片座、该些内引脚、该些第一焊线与该些第二焊线。
6. —种芯片封装结构,包括一芯片,具有一主动面、 一背面与多个芯片焊垫,其中该些芯片焊垫配置于 该主动面上;一导线架,包括一芯片座,该芯片的该背面是固着于该芯片座上; 多个彼此分离的绝缘垫,配置于该芯片以外的该芯片座上; 多个转接焊垫,分别配置于该些绝缘垫上;以及 多个内引脚;多条第一焊线,分别连接该些芯片焊垫与该些转接焊垫;以及多条第二焊线,分别连接该些转接焊垫与该些内引脚。
7.如权利要求6所述的芯片封装结构,其特征在于,还包括一密封剂,该密封 剂包覆该主动面、该芯片座、该些内引脚、该些第一焊线与该些第二焊线。
全文摘要
本发明公开了一种芯片封装结构,包括一芯片、一导线架、多条第一焊线以及多条第二焊线。芯片具有一主动面、一背面与多个芯片焊垫,其中这些芯片焊垫配置于主动面上。导线架包括一芯片座、一绝缘层、多个转接焊垫与多个内引脚。芯片的背面是固着于芯片座上。绝缘层是配置于芯片以外的芯片座上。多个转接焊垫配置于绝缘层上。多条第一焊线分别连接这些芯片焊垫与转接焊垫。多条第二焊线分别连接这些转接焊垫与内引脚。此芯片封装结构具有较小的体积以及较高的良率。
文档编号H01L23/488GK101211883SQ20061017282
公开日2008年7月2日 申请日期2006年12月29日 优先权日2006年12月29日
发明者乔永超, 吴燕毅, 邱介宏 申请人:百慕达南茂科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1