一种横向高压晶体管的制作方法

文档序号:7119937阅读:201来源:国知局
专利名称:一种横向高压晶体管的制作方法
技术领域
本实用新型的实施例涉及半导体器件,尤其涉及横向高压晶体管。
背景技术
横向高压晶体管正在被广泛应用于各种工业电子设备及消费电子设备的集成高压电源管理电路中。在这些高压电源管理电路中,横向晶体管通常响应于控制信号而导通或关断,从而将供电电压转换为适合驱动例如工业电子设备及消费电子设备的输出电压。大多数高压电源管理电路接收的供电电压可能比较高,例如高到1000V,因此,应用于这些高压电源管理电路中的横向高压晶体管应该既具有较高的击穿电压(breakdown voltage)又具有较低的导通电阻(on-resistance)以提高电源管理电路的工作稳定性及工作效率。大部分现有的横向晶体管包括源区和体区,它们通常连接在一起以减弱寄生双极型晶体管的影响,从而保证该横向晶体管具有良好的稳固性或安全工作区域(Safe-Operation-Area)0然而,体区通常与衬底相连接,因而导致源区与衬底共享同样的电压。但是,在很多电源管理应用中,希望提供一种横向高压晶体管,其源区可以承受比衬底电压更高的电压,同时,该高压晶体管还要具有良好的耐高压能力(例如需要其具有较高的击穿电压)和良好的载流能力(例如需要其具有较低的导通电阻)。一种允许源区比衬底能够承受更高电压的方法是将源区和体区分开(即不再将它们连接在一起),使得体区仍然与衬底连接,而源区则可以承受一个“上浮”到高于衬底电压之上的电压(a voltagefloatingabove the substrate voltage)。但是,在这种情况下,源区可以承受的最大电压受到限制而不会高于源区和体区之间的击穿电压,通常大约仅为10V。这种方法的另一个缺点是由于源区到体区距离的增大会使寄生双极型晶体管的基区电阻增大,从而导致安全工作区域减小。
发明内容针对现有技术中的一个或多个问题,本实用新型的实施例提供一种横向高压晶体管。在本实用新型的一个方面,提出了一种横向高压晶体管,包括半导体层,具有第一导电类型;源区,具有与所述第一导电类型相反的第二导电类型,该源区形成于所述半导体层中;漏区,具有所述第二导电类型,该漏区形成于所述半导体层中并与所述源区相分离;第一隔离层,形成在位于所述源区和漏区之间的所述半导体层上;第一阱区,具有所述的第二导电类型,该第一阱区形成于所述漏区的外围,向所述源区延伸,但与所述源区相分离;第二阱区,形成于所述源区外围,并具有所述的第一导电类型;栅区,形成在位于所述第二阱区和与该第二阱区邻近的部分第一阱区之上的所述第一隔离层上;以及第一掩埋层,形成于邻近所述源区一侧的所述第一阱区下方,具有所述的第一导电类型。根据本实用新型的实施例,当施加在所述漏区上的电压高于一个夹断电压时,所述第一阱区的位于所述栅区和所述第一掩埋层之间的部分被该栅区和该第一掩埋层充分耗尽。根据本实用新型的实施例,所述夹断电压低于所述第一阱区和第二阱区之间的结击穿电压。根据本实用新型的实施例,所述横向高压晶体管可以进一步包括第二掩埋层,该第二掩埋层形成于所述第二阱区的下方,具有所述的第二导电类型,并且与所述的第一阱区耦接。根据本实用新型 的实施例,所述第一阱区和所述第二掩埋层将所述第二阱区与所述半导体层隔离。根据本实用新型的实施例,当施加在所述漏区上的电压高于一个夹断电压时,所述第一阱区的位于所述栅区和所述第一掩埋层之间的部分被该栅区和该第一掩埋层充分耗尽,并且所述夹断电压低于所述第二阱区和第二掩埋层之间的结击穿电压。根据本实用新型的实施例,所述栅区横向扩展以遮盖所述第一掩埋层的大部分或全部。根据本实用新型的实施例,所述横向高压晶体管可以进一步包括体接接触区,其具有所述的第一导电类型,邻近所述源区形成于所述第二阱区中。根据本实用新型的实施例,所述第一阱区可以包括多个具有第二导电类型的掺杂区,其中每个掺杂区的掺杂浓度与其余掺杂区的掺杂浓度不同。根据本实用新型的实施例,所述横向高压晶体管可以进一步包括厚介电层,其覆盖所述第一阱区的一部分,并且将所述漏区横向地与所述栅区及源区隔离,其中所述栅区的一部分延伸至所述厚介电层之上位于所述第一掩埋层上方的部分。根据本实用新型的实施例,所述横向高压晶体管可以进一步包括螺旋阻性场板,形成在位于所述漏区和栅区之间的所述第一隔离层上,该螺旋阻性场板具有第一端和第二端,其中第一端耦接所述源区,第二端耦接所述漏区。根据本实用新型的实施例,所述螺旋阻性场板的第一端还可以耦接所述栅区,作为其耦接到所述源区的替代实现。利用上述方案,根据本实用新型实施例的横向高压晶体管可以在不必牺牲其击穿电压的情况下获得较低的导通电阻。根据本实用新型实施例的横向高压晶体管还可以允许其源区承受一个比衬底电压高的电压,同时仍具有很好的稳定性,并能提供良好的安全工作区域以满足一些应用场合的需求。

下面的附图有助于更好地理解接下来对本实用新型不同实施例的描述。这些附图并非按照实际的特征、尺寸及比例绘制,而是示意性地示出了本实用新型一些实施方式的主要特征。这些附图和实施方式以非限制性、非穷举性的方式提供了本实用新型的一些实施例。为简明起见,不同附图中具有相同功能的相同或类似的组件或结构采用相同的附图
己 O[0020]图1示出了根据本实用新型一个实施例的横向高压晶体管100的纵向剖面示意图;图2示出了根据本实用新型另一实施例的横向高压晶体管200的纵向剖面示意图;图3示出了根据本实用新型另一实施例的横向高压晶体管300的纵向剖面示意图;图4示出了根据本实用新型另一实施例的横向高压晶体管400的纵向剖面示意图;图5示出了根据本实用新型又一实施例的横向高压晶体管500的纵向剖面示意
具体实施方式
下面将详细说明本实用新型的一些实施例。在接下来的说明中,一些具体的细节,例如实施例中的具体电路结构和这些电路元件的具体参数,都用于对本实用新型的实施例提供更好的理解。本技术领域的技术人员可以理解,即使在缺少一些细节或者其他方法、元件、材料等结合的情况下,本实用新型的实施例也可以被实现。
在本实用新型 的说明书及权利要求书中,若采用了诸如“左、右、内、外、前、后、上、下、顶、之上、底、之下”等一类的词,均只是为了便于描述,而不表示组件/结构的必然或永久的相对位置。本领域的技术人员应该理解这类词在合适的情况下是可以互换的,例如,以使得本实用新型的实施例可以在不同于本说明书描绘的方向下仍可以运作。此外,“耦接”一词意味着以直接或者间接的电气的或者非电气的方式连接。“一个/这个/那个”并不用于特指单数,而可能涵盖复数形式。“在……内”可能涵盖“在……内/上”。“在一个实施例中/根据本实用新型的一个实施例”的用法并不用于特指同一个实施例中,当然也可能是同一个实施例中。除非特别指出,“或”可以涵盖“和/或”的意思。本领域技术人员应该理解以上对各用词的说明仅仅提供一些示例性的用法,并不用于限定这些词。如图1所示,为根据本实用新型一个实施例的横向高压晶体管100的纵向剖面示意图。横向高压晶体管100包括半导体层101,具有第一导电类型(例如图1中示意为P型);源区102,具有与所述第一导电类型相反的第二导电类型(例如图1中示意为N型),该源区102形成于所述半导体层101中,其可能具有较高的掺杂浓度,例如,高于IXlO19cnT3 ;漏区103,具有所述第二导电类型,其形成于所述半导体层101中并与所述源区102相分离,并且可能具有较高的掺杂浓度,例如,高于IXlO19cnT3 (图1中用一个N+区域示意);第一隔离层104,形成在位于源区102和漏区103之间的所述半导体层101上;第一阱区105,具有所述的第二导电类型,该第一阱区105形成于所述漏区103的外围,向所述源区102延伸,但与所述源区102相分离;第二阱区106,形成于所述源区102外围,并具有所述的第一导电类型(例如,图1中用P-型体区示意);栅区107,形成在位于所述第二阱区106和部分第一阱区105之上的所述第一隔离层104上;以及第一掩埋层108,形成于邻近源区102—侧的所述第一阱区105下方,具有所述的第一导电类型(例如,图1中采用P型掩埋层示意)。根据本实用新型的一个实施例,横向高压晶体管100还可以进一步包括第一介电层109,覆盖所述第一隔离层104和栅区107 ;源电极110,耦接所述源区102 ;漏电极111,耦接所述漏区103 ;及栅电极(图1中未示出),耦接所述栅区107.据本实用新型的一个实施例,所述第一隔离层104可以包括二氧化硅层。根据本实用新型的其它实施例,所述第一隔离层104可能包括与器件制造工艺相兼容的其它隔离材料。根据本实用新型的一个实施例,栅区107可以包括掺杂的多晶硅。根据本实用新型的其它实施例,栅区107可能包括与器件制造工艺相兼容的其它导电材料(例如金属、其它半导体、半金属、和/或它们的组合物)。因此,这里的“多晶硅”意味着涵盖了硅及除硅以外的其它类似材料及其组合物。根据本实用新型的一个实施例,高压晶体管器件100可以进一步包括体接触区112,形成于源区102附近,具有所述第一导电类型并且掺杂浓度较高(例如图1中示意为P+区)。在一个实施例中,体接触区112可以耦接源电极110,如图1中所示。在另外的实施例中,横向高压晶体管器件100可以进一步包括独立的体接触电极(图1中未示出),这样,体接触区112可以不耦接源电极110,而耦接体接触电极,从而使源区102可能可以比体接触区112承受更高的电压(即,源区102可能可以承受比半导体层101上施加的电压更高的电压)。根据本实用新型的各实施例及其变型实施方式的横向高压晶体管中,一个利用栅区107作为“顶栅”、利用所述第一掩埋层108作为“底栅”的结型场效应晶体管(JFET)形成了。这个JFET具有一定的夹断电压,当施加在所述漏区103上的电压超过这个夹断电压时,所述第一阱区105的位于栅区107和第一掩埋层108之间的部分将被“顶栅” 107和“底栅” 108完全耗尽,JFET夹断。所述夹断电压可能取决于所述第一阱区105的位于其表面和所述第一掩埋层108之间的部分的掺杂浓度和厚度,以及所述第一掩埋层108的宽度U、施加于JFET “顶栅” 107上的第一偏置电压和施加于JFET “底栅” 108上的第二偏置电压。例如如果位于第一掩埋层108与所述第一阱区105表面之间的那部分第一阱区105的掺杂浓度大约为IxlO12Cnr3到2xl012cnT3,其厚度大约为3 μ m到6 μ m,并且所述第一掩埋层108的宽度Lb大约为2 μ m到6 μ m,则所述JFET的夹断电压大约为IOV到40V。本领域的技术人员应该理解,在不同的实施例中,可以根据实际应用所需来改变这些影响所述夹断电压的因素(例如所述第一阱区105的位于其表面和所述第一掩埋层108之间的部分的掺杂浓度和厚度,以及所述第一掩埋层108的宽度Lb、施加于JFET “顶栅” 107上的第一偏置电压和施加于JFET “底栅” 108上的第二偏 置电压),从而获得期望的夹断电压值。在如图1所示的示例性实施例中,所述JFET的夹断电压可以被设计为低于所述第一阱区105和第二阱区106之间的结击穿电压。如图1所示,所述JFET的“底栅”(亦即第一掩埋层)108与半导体层101电耦接,因而施加于JFET “底栅” 108上的第二偏置电压与施加在半导体层101上的电压(通常可能为地电位)相同。当横向高压晶体管100在关断状态下时,施加于JFET “顶栅”(亦即栅区)107上的第一偏置电压也可能为接近地电位,这时所述JFET可能具有最小夹断电压值。当横向高压晶体管100在关断状态下时,如果在其漏电极111上施加漏电压(亦即向漏区103施加漏电压),则所述第一阱区105和所述第二阱区106之间形成的结上所承担的电压可能跟随所述漏电压(增大或者减小)。然而,当施加于漏区103上的漏电压增大到一定的值而超过了所述JFET的夹断电压时,所述JFET夹断。此后,第一阱区105和第二阱区106之间的结上所承担的电压将不再跟随施加于漏区103上的漏电压,进一步增大的漏电压将由第一阱区105的位于漏区103和所述JFET左侧之间的部分承担,从而将第一阱区105和第二阱区106之间的结上所承担的电压限定在低于该结的击穿电压范围内。因此,横向高压晶体管100可以在保持具有较低导通电阻的同时,具有增大的击穿电压。本领域的技术人员应该理解,必须精心选择那些影响所述JFET夹断电压的因素(例如所述第一阱区105的位于其表面和所述第一掩埋层108之间的部分的掺杂浓度和厚度,以及所述第一掩埋层108的宽度Lb、施加于JFET “顶栅” 107上的第一偏置电压和施加于JFET “底栅”108上的第二偏置电压),从而在施加于漏区103上的漏电压高于所述JFET的夹断电压时,使所述第一阱区105的位于栅区107和第一掩埋层108之间的部分被“顶栅” 107和“底栅” 108充分耗尽(即,JFET夹断)。当横向高压晶体管100在导通状态下时,施加于漏区103上的漏电压可能较高,比如为400V,施加在栅区107 (以及JFET的“顶栅”)上的第一偏置电压也从接近地电位而升高到某个特定电压,比如40V,从而使得所述JFET的夹断电压增大。在这种情况下,源区102上所承担的电压将跟随施加在栅区107上的栅电压直到所述JFET夹断。因而横向高压晶体管100在导通状态下时允许源区102上所承担的电压跟随施加在栅区107上的第一偏置电压到远远高于横向高压晶体管100在关断状态下时所述JFET的夹断电压值(即,JFET的最小夹断电压值)。这在实际应用中是很重要的。根据本实用新型的一个实施例,所述栅区107可以横向扩展(即具有更大的横向宽度)以便更大程度地遮盖所述第一掩埋层108(例如,使栅区107遮盖所述第一掩埋层108的大部分或者全部)。这样,横向宽度增大后的栅区107有助于提高容性耦合能力,更好地控制所述JFET的夹断电压。图2示出了根据本实用新型另一实施例的横向高压晶体管200的纵向剖面示意图。为了简明且便于理解,横向高压晶体管200中的那些功能上与在横向高压晶体管100中相同的同样或类似的组件或结构沿用了相同的附图标记。如图2所示,横向高压晶体管200可以进一步包括第二掩埋层201,其形成于所述第二阱区106下方,具有所述的第二导电类型(例如,图2中示意为N型掩埋层),并且耦接所述的第一阱区105。所述第二掩埋层201和所述第一阱区105将所述第二阱区106与所述半导体层101电气隔离。从而,所述源区102和第二阱区106可以承担的电压可能比半导体层101可以承担的电压高,也就是说,源区102和第二阱区106可以承担一个“上浮”到半导体层101可以承担的电压之上的电压。在如图2所示的示例性实施例中,所述JFET的夹断电压可以被设计为低于所述第二掩埋层201和第二阱区106之间的结击穿电压。当横向高压晶体管200在关断状态下时,如果在其漏电极111上施加漏电压(亦即向漏区103施加漏电压),则所述第二掩埋层201上所承担的电压可能跟随所述漏电压(增大或者减小)。然而,当施加于漏区103上的漏电压增大到一定的值而超过了所述JFET的夹断电压时,所述JFET夹断。此后,第二掩埋层201上承担的电压不再跟随施加于漏区103上的漏电压,进一步增大的漏电压将由第一阱区105的位于漏区103和所述JFET左侧之间的部分承担,从而将第二掩埋层201和第二阱区106之间的结上所承担的电压限定在低于该结的击穿电压范围内。因此,横向高压晶体管200不仅具有改善的击穿电压(在保持具有较低导通电阻的同时,具有增大的击穿电压),而且允许其源区102和第二阱区106承担比半导体层101可以承担的电压更高的电压。图3示出了根据本实用新型另一实施例的横向高压晶体管300的纵向剖面示意图。为了简明且便于理解,横向高压晶体管300中的那些功能上与在横向高压晶体管100及200中相同的同样或类似的组件或结构沿用了相同的附图标记。在如图3实施例所示的横向高压晶体管300中,所述第一阱区可以包括多个具有第二导电类型的掺杂区,其中每个掺杂区的掺杂浓度与其余掺杂区的掺杂浓度不同。在一个实施例中,所述多个具有第二导电类型的掺杂区在离漏区103最近到离漏区103最远的方向上具有逐步降低的掺杂浓度。例如离漏区103最近的掺杂区可能具有比漏区103的掺杂浓度稍低的掺杂浓度,离漏区103较远的掺杂区可能具有比离漏区103较近的掺杂区稍低的掺杂浓度。这样,横向高压晶体管300可以具有进一步减小的导通电阻,同时并不会导致其击穿电压的降低。这是因为离源区102侧较近的第一阱区105具有较低的掺杂浓度,因而可以降低源区102附近被过早击穿的可能性。本领域的技术人员应该理解,位于所述第一掩埋层108上方的第一阱区105的掺杂区的掺杂浓度是决定所述JFET的夹断电压的一个重要因素。因此,需要对位于所述第一掩埋层108上方的掺杂区的掺杂浓度作精心选择和合适控制,以确保在施加于漏区103上的漏电压高于所述JFET的夹断电压时,所述第一阱区105的位于栅区107和第一掩埋层108之间的部分能够被“顶栅”107和“底栅”108充分耗尽。在图3所示的示例性实施例中,第一阱区105被示意为包括四个具有第二导电类型的掺杂区105广1054。作为一个例子,如果漏区103被重掺杂且掺杂浓度大于lX1019cm_3,则紧挨漏区103的掺杂区IOS1具有大约为4X IO12CnT3的掺杂浓度,其余掺杂区1052、1053和1054的掺杂浓度依次大约为3X1012Cm_3、2X1012Cm_3和lX1012cm_3。本领域的技术人员可以理解,所述多个具有第二导电类型的掺杂区的数目、其各自的掺杂浓度以及每个掺杂区的宽度可以根据具体应用需求来确定以使横向高压晶体管300的性能得到优化。图4示出了根据本实用新型另一实施例的横向高压晶体管400的纵向剖面示意图。为了简明且便于理 解,横向高压晶体管400中的那些功能上与在横向高压晶体管100、200及300中相同的同样或类似的组件或结构沿用了相同的附图标记。如图4所示,横向高压晶体管400可以进一步包括螺旋阻性场板401,形成在位于漏区103和栅区107之间的所述第一隔离层104上,该螺旋阻性场板401具有第一端和第二端,其中第一端耦接所述源区102,第二端耦接所述漏区103。在一个示例性的实施例中,螺旋阻性场板401的第一端通过所述源电极110耦接所述源区102,其第二端通过所述漏电极111耦接所述漏区103。根据本实用新型的一个实施例,螺旋阻性场板401可以包括一个长窄带电阻,其由中等阻抗到高阻抗的多晶硅形成,并且呈螺旋状排布在漏区103和栅区107之间。根据本实用新型的一个实施例,所述螺旋阻性场板401的每一段的宽度可以为O. 4μπΓ . 2μπι,每一段之间的间距可以为O. 4 μ πΓ . 2 μ m。根据本实用新型的其它实施例,螺旋阻性场板401可以采用其它常用方法实现。事实上,在其它的实施例中,螺旋阻性场板401并不一定是螺旋状的,而可以是迂回在漏区103和栅区107之间。在一些实施例中,螺旋阻性场板401可以包含直段,以用来围住带有曲角的矩形区域。因此,“螺旋阻性场板”只是描述性的,并不明示或暗示场板401 —定具有螺旋形状。根据本实用新型的实施例,螺旋阻性场板401可以看作类似于耦接在漏区103和源区102之间的一个大电阻。这样,在横向高压晶体管400处于关断状态并且漏电极111施加有高电压的情况下,螺旋阻性场板401仅允许有很小的泄漏电流从漏区103流到源区102。另外,当漏电极111上施加有高电压时,螺旋阻性场板401有助于在漏区103和源区102之间的第一阱区105表面上建立起呈线性分布的电压。这种呈线性分布的电压可以使第一阱区105中建立起均匀的电场分布,从而有效缓减第一阱区105中强电场区域的形成,使横向高压晶体管400的击穿电压得到提高。再者,螺旋阻性场板401有助于第一阱区105的耗尽。在这种情况下,与不具有螺旋阻性场板4017的情况相比,第一阱区105可以具有更高的掺杂浓度,从而使横向高压晶体管400的导通电阻能够有效地降低,而不会导致击穿电压的降低。 在另外的实施例中,螺旋阻性场板401的第一端可以耦接到栅区107或者体接触区112,作为将其耦接到源区102的两种替代连接方式,螺旋阻性场板401所起的作用是相同的。图5示出了根据本实用新型又一实施例的横向高压晶体管500的纵向剖面示意图。为了简明且便于理解,横向高压晶体管500中的那些功能上与在横向高压晶体管100、200、300及400中相同的同样或类似的组件或结构沿用了相同的附图标记。如图5所示,横向高压晶体管500可以进一步包括厚介电层501 (例如,可以为厚场氧层),其覆盖所述第一阱区105的一部分,并且将漏区103横向地与栅区106及源区102隔离,其中栅区106的一部分可以延伸至厚介电层501之上位于第一掩埋层108上方的部分。在一个实施例中,厚介电层501可以包括二氧化硅层。在一个实施例中,横向高压晶体管500可以进一步包括所述螺旋阻性场板401,并且所述螺旋阻性场板401形成于厚介电层501 (而不再是第一隔离层104)之上。根据本实用新型各实施例及其变形实施方式的高压晶体管器件的有益效果不应该被认为仅仅局限于以上所述的。根据本实用新型各实施例的这些及其它有益效果可以通过阅读本实用新型的详细说明及研究各实施例的附图被更好地理解。虽然本说明书中以N沟道横向高压晶体管为例对根据本实用新型各实施例的高压晶体管进行了示意与描述,但这并不意味着对本实用新型的限定,本领域的技术人员应该理解这里给出的结构及原理同样适用于P沟道横向高压晶体管及其它类型的半导体材料及半导体器件。因此,上述本实用新型的说明书和实施方式仅仅以示例性的方式对本实用新型实施例的高压晶体管器件进行了说明,并不用于限定本实用新型的范围。对于公开的实施例进行变化和修改都是可能的,其他可行的选择性实施例和对实施例中元件的等同变化可以被本技术领域的普通技术人员所了解。本实用新型所公开的实施例的其他变化和修改并不超出本实用新型的精神和保护范围。
权利要求1.一种横向高压晶体管,包括 半导体层,具有第一导电类型; 源区,具有与所述第一导电类型相反的第二导电类型,该源区形成于所述半导体层中; 漏区,具有所述第二导电类型,该漏区形成于所述半导体层中并与所述源区相分离; 第一隔离层,形成在位于所述源区和漏区之间的所述半导体层上; 第一阱区,具有所述的第二导电类型,该第一阱区形成于所述漏区的外围,向所述源区延伸,但与所述源区相分离; 第二阱区,形成于所述源区外围,并具有所述的第一导电类型; 栅区,形成在位于所述第二阱区和与该第二阱区邻近的部分第一阱区之上的所述第一隔离层上;以及 第一掩埋层,形成于邻近所述源区一侧的所述第一阱区下方,具有所述的第一导电类型。
2.如权利要求1所述的横向高压晶体管,其特征在于,当施加在所述漏区上的电压高于一个夹断电压时,所述第一阱区的位于所述栅区和所述第一掩埋层之间的部分被该栅区和该第一掩埋层充分耗尽。
3.如权利要求3所述的横向高压晶体管,其特征在于,所述夹断电压低于所述第一阱区和第二阱区之间的结击穿电压。
4.如权利要求1所述的横向高压晶体管,其特征在于,进一步包括第二掩埋层,该第二掩埋层形成于所述第二阱区的下方,具有所述的第二导电类型,并且与所述的第一阱区耦接。
5.如权利要求4所述的横向高压晶体管,其特征在于,所述第一阱区和所述第二掩埋层将所述第二阱区与所述半导体层隔离。
6.如权利要求4所述的横向高压晶体管,其特征在于,当施加在所述漏区上的电压高于一个夹断电压时,所述第一阱区的位于所述栅区和所述第一掩埋层之间的部分被该栅区和该第一掩埋层充分耗尽,并且所述夹断电压低于所述第二阱区和第二掩埋层之间的结击穿电压。
7.如权利要求1所述的横向高压晶体管,其特征在于,所述栅区横向扩展以遮盖所述第一掩埋层的大部分或全部。
8.如权利要求1所述的横向高压晶体管,其特征在于,进一步包括体接接触区,其具有所述的第一导电类型,邻近所述源区形成于所述第二阱区中。
9.如权利要求1所述的横向高压晶体管,其特征在于,第一阱区可以包括多个具有第二导电类型的掺杂区,其中每个掺杂区的掺杂浓度与其余掺杂区的掺杂浓度不同。
10.如权利要求1所述的横向高压晶体管,其特征在于,进一步包括厚介电层,其覆盖所述第一阱区的一部分,并且将所述漏区横向地与所述栅区及源区隔离,其中所述栅区的一部分延伸至所述厚介电层之上位于所述第一掩埋层上方的部分。
11.如权利要求1所述的横向高压晶体管,其特征在于,进一步包括螺旋阻性场板,形成在位于所述漏区和栅区之间的所述第一隔离层上,该螺旋阻性场板具有第一端和第二端,其中第一端耦接所述源区,第二端耦接所述漏区。
12.如权利要求11所述的横向高压晶体管,其特征在于,所述螺旋阻性场板的第一端耦接所述栅区,而不在耦接所述源区。
专利摘要提出了一种横向高压晶体管。根据实用新型实施例的横向高压晶体管包括利用其栅区和第一掩埋层分别作为“顶栅”和“底栅”的JFET,当施加于漏区上的电压超过了JFET的夹断电压时,所述JFET夹断以保护横向高压晶体管不被击穿。从而使横向高压晶体管可以在不必牺牲其击穿电压的情况下仍可能获得较低的导通电阻。另外横向高压晶体管还可以包括第二掩埋层,用于将源区与衬底隔离,从而允许源区承担比衬底电压更高的电压,以满足一些应用场合的需求。
文档编号H01L29/78GK202871797SQ20122025228
公开日2013年4月10日 申请日期2012年5月29日 优先权日2011年8月17日
发明者唐纳徳·迪斯尼, 欧力杰·米力克 申请人:成都芯源系统有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1