一种扇出结构、阵列基板及显示装置制造方法
【专利摘要】本实用新型实施例提供了一种扇出结构、阵列基板及显示装置,涉及显示【技术领域】,可保证RC延迟的一致性,从而提高具有阵列结构的设备的信号均一性;所述扇出结构包括长度不等的一组第一导线以及与所述一组第一导线交叉设置的第二导线;所述第一导线与所述第二导线之间电绝缘;其中,针对任一条第一导线,所述第二导线中与所述第一导线的重叠部分的宽度与所述第一导线的长度成反比;用于显示装置的制造。
【专利说明】一种扇出结构、阵列基板及显示装置
【技术领域】
[0001 ] 本实用新型涉及显示【技术领域】,尤其涉及一种扇出结构、阵列基板及显示装置。
【背景技术】
[0002]在显示设备或图像传感设备等具有阵列结构的设备中,如图1所示,所述设备包括用于连接主动区20和驱动IC30的扇出结构10;其中,所述扇出结构10中包括多条长度不等的导线。
[0003]由于从所述驱动IC30发出信号到所述主动区20接收信号的过程中,不同长度的导线具有不同的电阻;其中,线长较短的导线电阻较小,其产生的RC延迟较不明显,线长较长的导线电阻较大,其产生的RC延迟较为明显。基于此,距离、导线长度等原因所造成的RC延迟的程度便会有所不同,从而引起具有阵列结构的设备在接收信号时,其信号均一性受到破坏。
实用新型内容
[0004]本实用新型的实施例提供一种扇出结构、阵列基板及显示装置,可保证RC延迟的一致性,从而提高具有阵列结构的设备的信号均一性。
[0005]为达到上述目的,本实用新型的实施例采用如下技术方案:
[0006]一方面,提出一种扇出结构,包括长度不等的一组第一导线以及与所述一组第一导线交叉设置的第二导线;所述第一导线与所述第二导线之间电绝缘;其中,针对任一条第一导线,所述第二导线中与所述第一导线的重叠部分的宽度与所述第一导线的长度成反比。
[0007]可选的,所述一组第一导线的长度由所述扇出结构的中间向边缘逐渐递增;所述第二导线的宽度由所述扇出结构的中间向边缘逐渐递减。
[0008]进一步可选的,所述第二导线中,与所述一组第一导线交叉的一条边为直线,与所述一组第一导线交叉的另一条边为阶梯型折线。
[0009]或者可选的,所述第二导线中,与所述一组第一导线交叉的一条边为直线,与所述一组第一导线交叉的另一条边为弧线。
[0010]另一方面,提出一种阵列基板,包括由横纵交叉的多条栅线和多条数据线划分成的阵列排布的多个像素单元;所述阵列基板还包括上述的扇出结构。
[0011]可选的,所述扇出结构的第一导线包括与所述栅线相连的栅线引线。
[0012]或者可选的,所述扇出结构的第一导线包括与所述数据线相连的数据线弓I线。
[0013]进一步可选的,所述阵列基板还包括驱动1C。
[0014]再一方面,提供一种显示装置,包括上述的阵列基板。
[0015]本实用新型实施例提出一种扇出结构、阵列基板及显示装置,所述扇出结构包括长度不等的一组第一导线以及与所述一组第一导线交叉设置的第二导线;所述第一导线与所述第二导线之间电绝缘;其中,针对任一条第一导线,所述第二导线中与所述第一导线的重叠部分的宽度与所述第一导线的长度成反比。本实用新型通过设置与所述一组第一导线绝缘相交的所述第二导线,可以在所述第一导线与所述第二导线之间形成寄生电容;根据RC延迟与导线的电阻以及寄生电容之间的关系,可以使线长较长(电阻较大)的所述第一导线与所述第二导线的交叉区域的面积较小(寄生电容较小),线长较短(电阻较小)的所述第一导线与所述第二导线的交叉区域的面积较大(寄生电容较大),以实现电阻和寄生电容之间的平衡,从而保证不同线路RC延迟的一致性,进而提高具有阵列结构的设备的信号均一性。
【专利附图】
【附图说明】
[0016]为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0017]图1为现有技术中连接主动区和驱动IC的扇出结构的示意图;
[0018]图2为本实用新型实施例提供的一种扇出结构的示意图一;
[0019]图3为本实用新型实施例提供的一种扇出结构的示意图二 ;
[0020]图4 Ca)为本实用新型实施例提供的一种第二导线的形状示意图一;
[0021]图4 (b)为本实用新型实施例提供的一种第二导线的形状示意图二 ;
[0022]图5为本实用新型实施例提供的一种阵列基板的结构示意图。
[0023]附图标记:
[0024]10-扇出结构;101-第一导线;102-第二导线;20_主动区;30_驱动IC ;40_像素区;401-栅线;402-数据线。
【具体实施方式】
[0025]下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
[0026]本实用新型实施例提出一种扇出结构10,如图2和图3所示,包括长度不等的一组第一导线101以及与所述一组第一导线101交叉设置的第二导线102 ;所述第一导线101与所述第二导线102之间电绝缘。其中,针对任一条第一导线101,所述第二导线102中与所述第一导线101的重叠部分的宽度与所述第一导线101的长度成反比。
[0027]由于所述扇出结构10中的所述第一导线101可以用于连接设备的主动区20和驱动IC30,而连接所述驱动IC30和所述主动区20不同区域的所述第一导线101的长度有所不同,这样便会导致从所述驱动IC30发出信号到所述主动区20接收信号的过程中产生不同程度的RC延迟。在信号传输的过程中,电路中的RC延迟现象与导线的电阻以及寄生电容有关;具体而言,所述RC延迟与所述第一导线101的电阻以及寄生电容成正比。
[0028]基于上述描述,可以通过控制线长较短的所述第一导线101与所述第二导线102之间形成较大的寄生电容,线长较长的所述第一导线101与所述第二导线102之间形成较小的寄生电容,以达到导线的电阻和寄生电容之间的平衡,从而实现RC延迟的控制。
[0029]在此基础上,参考图2和图3所示,在所述一组第一导线101的区域设置与之绝缘相交的所述第二导线102,当所述第一导线101和所述第二导线102中均有电流通过时,在所述第一导线101与所述第二导线102的交叉区域便会形成寄生电容,且该寄生电容的大小与所述第一导线101和所述第二导线102之间的相对面积有关。当所述第一导线101和所述第二导线102之间的相对面积较大时,所形成的寄生电容越大;当所述第一导线101和所述第二导线102之间的相对面积较小时,所形成的寄生电容越小。
[0030]具体的,当所述第一导线101与所述第二导线102中均有电流通过时,形成于二者之间的寄生电容可以表述为:
[0031]
【权利要求】
1.一种扇出结构,其特征在于,所述扇出结构包括长度不等的一组第一导线以及与所述一组第一导线交叉设置的第二导线; 所述第一导线与所述第二导线之间电绝缘; 其中,针对任一条第一导线,所述第二导线中与所述第一导线的重叠部分的宽度与所述第一导线的长度成反比。
2.根据权利要求1所述的扇出结构,其特征在于,所述一组第一导线的长度由所述扇出结构的中间向边缘逐渐递增; 所述第二导线的宽度由所述扇出结构的中间向边缘逐渐递减。
3.根据权利要求2所述的扇出结构,其特征在于,所述第二导线中,与所述一组第一导线交叉的一条边为直线,与所述一组第一导线交叉的另一条边为阶梯型折线。
4.根据权利要求2所述的扇出结构,其特征在于,所述第二导线中,与所述一组第一导线交叉的一条边为直线,与所述一组第一导线交叉的另一条边为弧线。
5.一种阵列基板,包括由横纵交叉的多条栅线和多条数据线划分成的阵列排布的多个像素单元;其特征在于,所述阵列基板还包括权利要求1至4任一项所述的扇出结构。
6.根据权利要求5所述的阵列基板,其特征在于,所述扇出结构的第一导线包括与所述栅线相连的栅线引线。
7.根据权利要求5所述的阵列基板,其特征在于,所述扇出结构的第一导线包括与所述数据线相连的数据线引线。
8.根据权利要求5至7任一项所述的阵列基板,其特征在于,所述阵列基板还包括驱动1C。
9.一种显示装置,其特征在于,包括权利要求5至8任一项所述的阵列基板。
【文档编号】H01L23/52GK203721714SQ201420047763
【公开日】2014年7月16日 申请日期:2014年1月24日 优先权日:2014年1月24日
【发明者】宋松, 史世明 申请人:京东方科技集团股份有限公司