叠层封装方法

文档序号:9669098阅读:530来源:国知局
叠层封装方法
【技术领域】
[0001]本申请一般涉及半导体封装技术领域,尤其涉及叠层封装方法。
【背景技术】
[0002]传统的POP (Package On Package ;叠层封装)封装中,底层产品部分的制作流程是:在基板的正面植上凸点(通常是焊球),然后再塑封,且塑封体完全覆盖凸点,随后再通过激光打孔的方式,在凸点对应的位置将塑封体击穿,使凸点露出塑封体。
[0003]采用上述方式存在孔径一致性差、凸点露出高度不稳定、钻孔位置容易偏移的问题。

【发明内容】

[0004]鉴于现有技术中的上述缺陷或不足,期望提供一种叠层封装方法,用以解决现有技术中存在的孔径一致性差、凸点露出高度不稳定、钻孔位置容易偏移的问题。
[0005]本申请提供一种叠层封装方法,包括以下步骤:
[0006]以倒装贴装的方式将设置有凸点的第一芯片贴装到基板上;
[0007]在所述基板上形成塑封层,所述塑封层包覆所述第一芯片及所述凸点;
[0008]对所述塑封层及所述第一芯片进行研磨,直至所述凸点的顶部露出所述塑封层。
[0009]本申请提供的叠层封装方法,通过将封料层及第一芯片研磨掉来使凸点的顶部露出封料层,而不需要通过激光打孔的方式来使凸点露出封料层,因此克服了采用激光打孔方式时出现的孔径一致性差、凸点露出高度不稳定、钻孔位置容易偏移的问题。采用本申请方法可以实现更小节距的凸点制作。
【附图说明】
[0010]通过阅读参照以下附图所作的对非限制性实施例所作的详细描述,本申请的其它特征、目的和优点将会变得更明显:
[0011]图1为本发明实施例一提供的叠层封装方法的流程图;
[0012]图2为第一芯片贴装于基板之前的结构示意图;
[0013]图3为第一芯片贴装于基板上之后的结构示意图;
[0014]图4为将第一芯片塑封于基板上之后的结构示意图;
[0015]图5为对第一芯片及塑封层顶面进行研磨的结构示意图;
[0016]图6为研磨后凸点露出塑封层后的结构不意图;
[0017]图7为本发明实施例二提供的叠层封装方法的流程图;
[0018]图8为本发明实施例三提供的叠层封装方法的流程图。
【具体实施方式】
[0019]下面结合附图和实施例对本申请作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释相关发明,而非对该发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与发明相关的部分。
[0020]需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本申请。
[0021]请参考图1所述,本发明实施例一提供的叠层封装方法,包括以下步骤:
[0022]S10:以倒装贴装的方式将设置有凸点的第一芯片贴装到基板上;
[0023]如图2、3所示,第一芯片1上预先制作好凸点2,该凸点2可以是铜柱,将第一芯片1和凸点2作为一个整体,采用倒装贴装的方式连接到基板5的正面,凸点2的设置位置与基板5上对应的电连接位置相对应。
[0024]S20:在所述基板上形成塑封层,所述塑封层包覆所述第一芯片及所述凸点;
[0025]如图4所示,将第一芯片1和凸点2作为一个整体贴装到基板5上之后,在基板上形成塑封层6,塑封层6完全覆盖第一芯片5和凸点2,塑封层6 —方面起到固定的作用,另一方面实现了器件之间的绝缘。
[0026]S30:对所述塑封层及所述第一芯片进行研磨,直至所述凸点的顶部露出所述塑封层。
[0027]如图5、6所示,通过磨轮7从塑封层6的顶面开始向下研磨,将塑封层6的顶部及第一芯片1研磨掉,直至凸点2的顶部露出塑封层6。
[0028]进一步地,如图7所示,该实施例与实施例一的不同在于,在以倒装贴装的方式将设置有凸点的第一芯片贴装到基板上之前,还包括:
[0029]S101:以倒装贴装的方式在所述基板上贴装第二芯片。
[0030]进一步地,如图8所示,该实施例与实施例二的不同在于,在以倒装贴装的方式在基板上贴装第二芯片之后,还包括:
[0031]S102:在第二芯片与基板之间形成封料层。
[0032]另可参见图2-6,可以通过在第一芯片与基板之间填充胶水,以形成封料层4。
[0033]本申请提供的叠层封装方法,通过将封料层及第一芯片研磨掉来使凸点的顶部露出封料层,而不需要通过激光打孔的方式来使凸点露出封料层,因此克服了采用激光打孔方式时出现的孔径一致性差、凸点露出高度不稳定、钻孔位置容易偏移的问题。采用本申请方法可以实现更小节距的凸点制作。
[0034]进一步地,第一芯片覆盖于第二芯片的上方,这样来构成层叠的封装形式。
[0035]进一步地,凸点2的顶面高于第二芯片3的顶面。以防止在研磨的过程中损伤到第二芯片3。
[0036]进一步地,凸点2分布于第二芯片3的外侧。
[0037]本文中所涉及的第一芯片及第二芯片可以是一个也可以是多个,上述实施例中仅不出了一个第一芯片及一个第二芯片的情况。
[0038]以上描述仅为本申请的较佳实施例以及对所运用技术原理的说明。本领域技术人员应当理解,本申请中所涉及的发明范围,并不限于上述技术特征的特定组合而成的技术方案,同时也应涵盖在不脱离所述发明构思的情况下,由上述技术特征或其等同特征进行任意组合而形成的其它技术方案。例如上述特征与本申请中公开的(但不限于)具有类似功能的技术特征进行互相替换而形成的技术方案。
【主权项】
1.一种叠层封装方法,其特征在于,包括以下步骤: 以倒装贴装的方式将设置有凸点的第一芯片贴装到基板上; 在所述基板上形成塑封层,所述塑封层包覆所述第一芯片及所述凸点; 对所述塑封层及所述第一芯片进行研磨,直至所述凸点的顶部露出所述塑封层。2.根据权利要求1所述的叠层封装方法,其特征在于,在所述以倒装贴装的方式将设置有凸点的第一芯片贴装到基板上之前,还包括: 以倒装贴装的方式在所述基板上贴装第二芯片。3.根据权利要求2所述的叠层封装方法,其特征在于,在所述以倒装贴装的方式在所述基板上贴装第二芯片之后,还包括:在所述第二芯片与所述基板之间形成封料层。4.根据权利要求2或3所述的叠层封装方法,其特征在于,所述第一芯片覆盖于所述第二芯片的上方。5.根据权利要求4所述的叠层封装方法,其特征在于,所述凸点的顶面高于所述第二芯片的顶面。6.根据权利要求5所述的叠层封装方法,其特征在于,所述凸点分布于所述第二芯片的外侧。
【专利摘要】本申请公开了一种叠层封装方法,包括以下步骤:以倒装贴装的方式将设置有凸点的第一芯片贴装到基板上;在所述基板上形成塑封层,所述塑封层包覆所述第一芯片及所述凸点;对所述塑封层及所述第一芯片进行研磨,直至所述凸点的顶部露出所述塑封层。本申请提供的叠层封装方法,通过将封料层及第一芯片研磨掉来使凸点的顶部露出封料层,而不需要通过激光打孔的方式来使凸点露出封料层,因此克服了采用激光打孔方式时出现的孔径一致性差、凸点露出高度不稳定、钻孔位置容易偏移的问题。采用本申请方法可以实现更小节距的凸点制作。
【IPC分类】H01L21/48
【公开号】CN105428254
【申请号】CN201510977315
【发明人】沈海军
【申请人】南通富士通微电子股份有限公司
【公开日】2016年3月23日
【申请日】2015年12月23日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1