一种开关频率跳变的同步降压电路的制作方法

文档序号:7470116阅读:264来源:国知局
专利名称:一种开关频率跳变的同步降压电路的制作方法
技术领域
本发明涉及电子技术领域,特别涉及一种开关频率跳变的同步降压电路。
背景技术
同步降压电路通常应用于当所需电压比供电电源的电压低的场合。典型同步降压电路包括如图1所不I禹接的上功率开关S1、下功率开关S2、输出电感器L和输出电容器Co。现有同步降压电路的开关周期通常由固定频率的时钟信号触发,即其开关频率为固定数值的时钟频率。在重载状态下,固定的开关频率能使同步降压电路保持高效率。然而在轻载状态下,若开关频率还是重载状态下的开关频率,会使得同步降压电路的效率降低。

发明内容
本发明提出ー种开关频率跳变的同步降压电路,解决了现有同步降压电路在轻载状态下效率低的问题。本发明的技术方案是这样实现的:ー种开关频率跳变的同步降压电路,包括:输入端ロ,接收输入电压;输出端ロ,提供输出电压;上功率开关和下功率开关,串联I禹接在输入端口和參考地之间;输出电感器,耦接在上功率开关和下功率开关的串联耦接节点和输出端ロ之间;输出电容器,耦接在输出端口和參考地之间;反馈组件,耦接至输出端ロ接收输出电压,并产生反映输出电压的反馈电压;电压比较器,具有同相输入端、反相输入端和输出端子,其反相输入端接收门限电压,其同相输入端耦接至反馈组件接收反馈电压,其输出端子产生电压比较信号;选择开关,具有第一端子、第二端子、第三端子和控制端子,其第一端子耦接第一频率信号,其第二端子耦接第二频率信号,其控制端子耦接至电压比较器的输出端子接收电压比较信号,其第三端子根据电压比较信号提供频率參考信号;频率比较器,具有同相输入端、反相输入端和输出端子,其反相输入端耦接至选择开关的第三端子接收频率參考信号,其输出端子提供时钟信号;锯齿波产生器,耦接至频率比较器的输出端子接收时钟信号,并基于时钟信号提供锯齿波信号至频率比较器的同相输入端;控制及驱动电路,耦接至频率比较器的输出端子接收时钟信号,并基于时钟信号,产生两路开关驱动信号,以控制上功率开关和下功率开关的通断。可选地,所述反馈组件包括串联耦接在输出端ロ和參考地之间的第一电阻和第二电阻,其中反馈电压在第一电阻和第二电阻的串联耦接节点处产生。可选地,当反馈电压大于门限电压,所述选择开关的第三端子被连接至其第一端子,使得频率比较器的反相输入端接收第一频率信号;当反馈电压小于门限电压,所述选择开关的第三端子被连接至其第二端子,使得频率比较器的反相输入端接收第二频率信号。可选地,所述第一频率信号大于第二频率信号。可选地,所述锯齿波产生器包括:充电电流源、充电电容器和复位开关,三者并联耦接在频率比较器的同相输入端和參考地之间,其中所述复位开关进一歩包括控制端子,所述控制端子耦接至频率比较器的输出端子接收时钟信号。本发明的有益效果是:能够提高同步降压电路在轻载状态下的效率。


为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。图1为现有同步降压电路的典型电路结构示意图;图2为本发明ー种开关频率跳变的同步降压电路100的电路结构示意图;图3为图2所示开关频率跳变的同步降压电路100中的时钟信号CLK、锯齿波信号Vsw、频率參考信号Vfr和输出电压Vo的时序波形示意。
具体实施例方式下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有付出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。如图2所示,本发明的开关频率跳变的同步降压电路100包括:输入端ロ 101,接收输入电压Vin ;输出端ロ 102,提供输出电压Vo ;上功率开关103和下功率开关104,串联耦接在输入端ロ 101和參考地之间;输出电感器105,耦接在上功率开关103和下功率开关104的串联耦接节点和输出端ロ 102之间;输出电容器106,耦接在输出端ロ 102和參考地之间;反馈组件107,耦接至输出端ロ 102接收输出电压Vo,并产生反映输出电压Vo的反馈电压Vfb ;电压比较器108,具有同相输入端、反相输入端和输出端子,其反相输入端接收门限电压Vth,其同相输入端耦接至反馈组件107接收反馈电压Vfb,其输出端子产生电压比较信号;选择开关109,具有第一端子、第二端子、第三端子和控制端子,其第一端子耦接第ー频率信号Vfl,其第二端子耦接第二频率信号Vf2,其控制端子耦接至电压比较器108的输出端子接收电压比较信号,其第三端子根据电压比较信号提供频率參考信号Vfr ;频率比较器110,具有同相输入端、反相输入端和输出端子,其反相输入端耦接至选择开关109的第三端子接收频率參考信号Vfr,其输出端子提供时钟信号CLK ;锯齿波产生器111,耦接至频率比较器110的输出端子接收时钟信号CLK,并基于时钟信号CLK提供锯齿波信号Vsw至频率比较器110的同相输入端;控制及驱动电路114,耦接至频率比较器110的输出端子接收时钟信号CLK,并基于时钟信号CLK,产生两路开关驱动信号,以控制上功率开关103和下功率开关104的通断。优选地,所述锯齿波产生器111包括:充电电流源11、充电电容器12和复位开关13,三者并联耦接在频率比较器110的同相输入端和參考地之间,其中所述复位开关13进一歩包括控制端子,所述控制端子耦接至频率比较器110的输出端子接收时钟信号CLK。当时钟信号CLK为低电平时,复位开关13被断开,则充电电流源11给充电电容器12充电,充电电容器12两端的电压线性増大,当其増大至频率比较器110反相输入端的频率參考信号Vfr的电压值时,频率比较器110输出的时钟信号CLK变为高电平。相应地,复位开关13被闭合。于是充电电容器12被拉至地,其两端的电压被迅速复位为零,即频率比较器110同相输入端的电压被复位为零。随后,时钟信号CLK变为低电平,复位开关13被断开,充电电流源11重新开始给充电电容器12充电,直至充电电容器12两端电压再次达到频率比较器110反相输入端的频率參考信号Vfr的电压值而触发时钟信号CLK变为高电平。锯齿波产生器111和频率比较器110如前所述周而复始地工作,从而产生周期性变化的锯齿波信号Vsw和时钟信号CLK。时钟信号CLK、锯齿波信号Vsw、频率參考信号Vfr和输出电压Vo的时序波形示意图參见图3。优选地,反馈组件107包括串联耦接在输出端ロ 102和參考地之间的第一电阻和第二电阻,其中反馈电压Vfb在第一电阻和第二电阻的串联节点处产生。优选地,在反馈电压Vfb大于门限电压Vth,即电压比较信号为高电平吋,选择开关109的第三端子被连接至其第一端子,使得频率參考信号Vfr为第一频率信号Vfl ;在反馈电压Vfb小于门限电压Vth,即电压比较信号为低电平时,选择开关109的第三端子被连接至其第二端子,使得频率參考信号Vfr为第二频率信号Vf2。优选地,第一频率信号Vfl大于第二频率信号Vf2。在开关频率跳变的同步降压电路100正常运行吋,当时钟信号CLK输出高电平信号,则控制及驱动电路114输出的两路开关驱动信号控制上功率开关103导通、下功率开关104断开,输入电压Vin经由上功率开关103、输出电感器105和输出电容器106被传送并被转换成输出电压Vo。在开关频率跳变的同步降压电路100的负载相对较重时,输出电压Vo相对较小,则反馈电压Vfb也相对较小。此时反馈电压Vfb小于门限电压Vth,电压比较器108输出的电压比较信号为低电平。则选择开关109的第三端子被连接至其第二端子,此时频率參考信号Vfr为第二频率信号Vf2。即在重载状态下,频率參考信号Vfr的电压值较小。锯齿波信号Vsw可以较早的达到其峰值,而使时钟信号CLK较早地转换为高电平,縮小了时钟信号CLK的周期,也即此时的开关频率较高。如图3所示,此时时钟信号CLK的周期为T2。在开关频率跳变的同步降压电路100的负载相对较轻时,输出电压Vo相对较大,贝U反馈电压Vfb也相对较大。此时反馈电压Vfb大于门限电压Vth,电压比较器108输出的电压比较信号为高电平。则选择开关109的第三端子被连接至其第一端子,此时频率參考信号Vfr为第一频率信号VfI。即在轻载状态下,频率參考信号Vfr的电压值较大。锯齿波信号Vsw较晚地达到其峰值,而使时钟信号CLK较晚地转换为高电平,延长了时钟信号CLK的周期,也即此时的开关频率较低。如图3所示,此时时钟信号CLK的周期为Tl。由图3可见T2 < Tl,相应的,开关频率跳变的同步降压电路100在重载状态下的开关频率大于其在轻载状态下的开关频率。由上可见,开关频率跳变的同步降压电路100在轻载状态下,开关频率被减小,因此降低了其轻载状态下的损耗。以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
权利要求
1.一种开关频率跳变的同步降压电路,其特征在于,包括: 输入端口,接收输入电压; 输出端口,提供输出电压; 上功率开关和下功率开关,串联耦接在输入端口和参考地之间; 输出电感器,耦接在上功率开关和下功率开关的串联耦接节点和输出端口之间; 输出电容器,耦接在输出端口和参考地之间; 反馈组件,耦接至输出端口接收输出电压,并产生反映输出电压的反馈电压; 电压比较器,具有同相输入端、反相输入端和输出端子,其反相输入端接收门限电压,其同相输入端耦接至反馈组件接收反馈电压,其输出端子产生电压比较信号; 选择开关,具有第一端子、第二端子、第三端子和控制端子,其第一端子耦接第一频率信号,其第二端子耦接第二频率信号,其控制端子耦接至电压比较器的输出端子接收电压比较信号,其第三端子根据电压比较信号提供频率参考信号; 频率比较器,具有同相输入端、反相输入端和输出端子,其反相输入端耦接至选择开关的第三端子接收频率参考信号,其输出端子提供时钟信号; 锯齿波产生器,耦接至频率比较器的输出端子接收时钟信号,并基于时钟信号提供锯齿波信号至频率比较器的同相输入端; 控制及驱动电路,耦接至频率比较器的输出端子接收时钟信号,并基于时钟信号,产生两路开关驱动信号,以控制上功率开关和下功率开关的通断。
2.按权利要求1所述的开关频率跳变的同步降压电路,其特征在于,其中 当反馈电压大于门限电压,所述选择开关的第三端子被连接至其第一端子,使得频率比较器的反相输入端接收第一频率信号; 当反馈电压小于门限电压,所述选择开关的第三端子被连接至其第二端子,使得频率比较器的反相输入端接收第二频率信号。
3.按权利要求1所述的开关频率跳变的同步降压电路,其特征在于,其中所述第一频率信号大于第二频率信号。
4.按权利要求1所述的开关频率跳变的同步降压电路,其特征在于,所述反馈组件包括串联耦接在输出端口和参考地之间的第一电阻和第二电阻,其中反馈电压在第一电阻和第二电阻的串联耦接节点处产生。
5.按权利要求1所述的开关频率跳变的同步降压电路,其特征在于,所述锯齿波产生器包括: 充电电流源、充电电容器和复位开关,三者并联耦接在频率比较器的同相输入端和参考地之间,其中 所述复位开关进一步包括控制端子,所述控制端子耦接至频率比较器的输出端子接收时钟信号。
全文摘要
本发明提出一种开关频率跳变的同步降压电路,解决了现有同步降压电路轻载状态下效率低的问题。一种开关频率跳变的同步降压电路,包括输入端口、输出端口、上功率开关、下功率开关、输出电感器、输出电容器、反馈组件、电压比较器、选择开关、频率比较器、锯齿波产生器和控制及驱动电路。本发明能够提高同步降压电路在轻载状态下的效率。
文档编号H02M3/10GK103095129SQ20121056810
公开日2013年5月8日 申请日期2012年12月12日 优先权日2012年12月12日
发明者王玲 申请人:青岛联盟电子仪器有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1