全数字式三相电的pfm整流电路的制作方法

文档序号:7354085阅读:593来源:国知局
全数字式三相电的pfm整流电路的制作方法
【专利摘要】本发明公开了一种全数字式三相电的PFM整流电路。该电路包括:第一减法运算器直流输出电压直流参考电压减法运算,差值输入至PI电压环控制模块电路的输入端,PI电压环控制模块电路的输出端与三个乘法运算器的数输入端连接;三相数字锁相环的输入端连接三个输出端分别与三个乘法运算器的剩余数输入端连接;第二至第四减法运算器完成三个乘法运算器的输出值与三相电的电流输入的差值运算;PI电流环控制模块电路的三个导通时间输入端分别连接第二至第四减法运算器的输出端;三个数字脉冲转换电路的两个输入端均与PI电流环控制模块电路输出端和PFM调制电路模块的输出端。有益效果:工作在断续模式,解决电流谐波大和EMI问题;减小电感量,降低成本。
【专利说明】全数字式三相电的PFM整流电路
【技术领域】
[0001]本发明涉及整流电路【技术领域】,特别是一种全数字式三相电的PFM整流电路。
【背景技术】
[0002]不管是在两相电还是三相电的整流技术中,现在用的大功率整流器除了传统的相控整流外,还有近年来发展很快的PWM (Pulse Width Modulation,脉宽调制)整流。PWM整流比相控整流有诸多优点,但是PWM整流是通过定占空比进行控制的,所以关开关频率和开关频率的倍频点能量集中,所以EMI (Electromagnetic Interference,电磁干扰)大,并且不容易控制;同时PWM整流为了减小峰值电流,降低电流谐波工作一般都工作在连续模式,这就要求电感量大,且在最大峰值电流下饱和,也就是电感要有足够的气隙,因此电感体积增大,成本增高,损耗增大。在连续模式下,电流控制难度增大,控制不好的话电感容易饱和,使得电感量减小,工作到断续模式,增大电流谐波。

【发明内容】

[0003]本发明的发明目的在于:针对上述存在的问题,提供一种全数字式三相电的PFM整流电路。
[0004]本发明采用的技术方案的全数字式三相电的PFM整流电路,该电路包括:
第一减法运算器,第一减法运算器的被减数输入端接直流输出电压U金,减数输入端
接直流参考电压t/4 ;
PI电压环控制模块电路,该电路的输入端与第一减法运算器的输出端连接,输出端与第一乘法运算器的第一乘数输入端、第二乘法运算器的第一乘数输入端和第三乘法运算器的第一乘数输入端连接;
三相数字锁相环电路,该电路的第一、第二和第三输入端分别接入A相电压、8相
电压Ub和C相电压Ue,第一输出端与第一乘法运算器的第二乘数输入端连接,第二输
出端与第二乘法运算器的第二乘数输入端连接,第三输出端与第三乘法运算器的第二乘数输入端连接;
第二减法运算器,被减数输入端与第一乘法运算器的输出端连接,减数输入端接入A相电流Ia ;
第三减法运算器,被减数输入端与第二乘法运算器的输出端连接,减数输入端接入B相电流L ;
第四减法运算器,被减数输入端与第三乘法运算器的输出端连接,减数输入端接入C相电流Ie;
PI电流环控制模块电路,该电路的第一输入端、第二输入端和第三输入端分别连接至第二减法运算器的输出端、第三减法运算器的输出端和第四减法运算器的输出端;第一输出端、第二输出端和第三输出端分别连接至PFM调制模块电路的A相导通时间输入端、B相导通时间输入端和C相导通时间输入端; PFM调制模块电路,其A相电压输入端连接至A相电压Ua,B相电压输入端连接至B相电压Ub , C相电压输入端连接至C相电压Uc ;其均值电压输入端连接至直流输出电压
U;
A相数字脉冲转换电路,其驱动脉冲频率输入端连接至PFM调制模块电路的A相导通时间输出端,驱动脉冲导通时间输入端连接至PI电流环控制模块电路的第一输出端;
B相数字脉冲转换电路,其驱动脉冲频率输入端连接至PFM调制模块电路的B相导通时间输出端,驱动脉冲导通时间输入端连接至PI电流环控制模块电路的第二输出端;
C相数字脉冲转换电路,其驱动脉冲频率输入端连接至PFM调制模块电路的C相导通时间输出端,驱动脉冲导通时间输入端连接至PI电流环控制模块电路的第三输出端。
[0005]在本发明技术方案的上述的电路中,所述第一乘法运算器、第二乘法运算器和第三乘法运算器采用规格相同的乘法运算器。
[0006]在本发明技术方案的上述的电路中,所述第二减法运算器、第三减法运算器和第四减法运算器为相同的减法运算器。
[0007]在本发明技术方案的上述的电路中,所述A相数字脉冲转换电路、B相数字脉冲转换电路和C相数字脉冲转换电路为相同的数字脉冲转换电路。
[0008]综上所述,由于采用了上述技术方案,本发明的有益效果是:
1、本新型技术方案可使电感工作在临界模式,避免PWM整流的工作在断续模式造成的电流谐波大、EMI严重的问题;
2、减小电感量,降低成本。
【专利附图】

【附图说明】
[0009]图1是三相电的PFM整流电路的通用电路图。
[0010]图2是本发明全数字式三相电的PFM整流电路的电路原理框图。
【权利要求】
1.一种全数字式三相电的PFM整流电路,其特征在于,包括: 第一减法运算器(1),第一减法运算器(I)的被减数输入端接直流输出电压 ,减数输入端接直流参考电压; PI电压环控制模块电路(2),该电路的输入端与第一减法运算器(I)的输出端连接,输出端与第一乘法运算器(41)的第一乘数输入端、第二乘法运算器(42)的第一乘数输入端和第三乘法运算器(43)的第一乘数输入端连接; 三相数字锁相环电路(3),该电路的第一、第二和第三输入端分别接入A相电压《/a.、B相电压仏和C相电压K,第一输出端与第一乘法运算器(41)的第二乘数输入端连接,第二输出端与第二乘法运算器(42)的第二乘数输入端连接,第三输出端与第三乘法运算器(43)的第二乘数输入端连接; 第二减法运算器(51 ),被减数输入端与第一乘法运算器(41)的输出端连接,减数输入端接入A相电流/ff ; 第三减法运算器(52),被减数输入端与第二乘法运算器(42)的输出端连接,减数输入端接入B相电流J6 ; 第四减法运算器(53),被减数输入端与第三乘法运算器(43)的输出端连接,减数输入端接入C相电流夂; PI电流环控制模块电路(6),该电路的第一输入端、第二输入端和第三输入端分别连接至第二减法运算器(51)的输出端、第三减法运算器(52)的输出端和第四减法运算器(53 )的输出端;第一输出端、第二输出端和第三输出端分别连接至PFM调制模块电路(7 )的A相导通时间输入端、B相导通时间输`入端和C相导通时间输入端;PFM调制模块电路(7 ),其A相电压输入端连接至A相电压,B相电压输入端连接至B相电压%,C相电压输入端连接至C相电压K ;其均值电压输入端连接至直流输出电压 A相数字脉冲转换电路(81),其驱动脉冲频率输入端连接至PFM调制模块电路(7)的A相导通时间输出端,驱动脉冲导通时间输入端连接至PI电流环控制模块电路(6)的第一输出端; B相数字脉冲转换电路(82),其驱动脉冲频率输入端连接至PFM调制模块电路(7)的B相导通时间输出端,驱动脉冲导通时间输入端连接至PI电流环控制模块电路(6)的第二输出端;C相数字脉冲转换电路(83),其驱动脉冲频率输入端连接至PFM调制模块电路(7)的C相导通时间输出端,驱动脉冲导通时间输入端连接至PI电流环控制模块电路(6)的第三输出端。
2.根据权利要求1所述的全数字式三相电的PFM整流电路,其特征在于,所述第一乘法运算器(41)、第二乘法运算器(42)和第三乘法运算器(43)为相同的乘法运算器。
3.根据权利要求1所述的全数字式三相电的PFM整流电路,其特征在于,所述第二减法运算器(51)、第三减法运算器(52)和第四减法运算器(53)为相同的减法运算器。
4.根据权利要求1所述的全数字式三相电的PFM整流电路,其特征在于,A相数字脉冲转换电路(81)、B相数字脉冲转换电路(82)和C相数字脉冲转换电路(83)为相同的数字脉冲转 换电路。
【文档编号】H02M1/44GK103532405SQ201310364434
【公开日】2014年1月22日 申请日期:2013年8月21日 优先权日:2013年8月21日
【发明者】樊志坚, 李志军 申请人:上海自间电控设备有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1