专利名称:一种高精度集成电路组合时间继电器的制作方法
技术领域:
本实用新型涉及一种电路控制元件,即一种高精度集成电路组合时间继电器。
背景技术:
在已有技术中,具有延时控制的时间继电器结构为电磁式机械延时,没有采样保护,只能对电机进行延时启动,延时精度低、动作慢,机械出现发卡现象,可靠性差,直接烧坏电机;机械调整也不方便,最高调整精度延时精度0.5ms,使电机烧坏率很高。
实用新型内容本实用新型的目的是针对上述不足而提供一种控制准确,安全可靠的高精度集成电路组合时间继电器。
本实用新型的技术解决方案是一种高精度集成电路组合时间继电器,包括壳体和控制电路,控制电路包括顺次连接的信号采样电路、信号提取电路、信号整平电路,最后的动作执行电路,其特征在于还连接有运算处理电路、数字时间整理电路。所述的运算处理电路采用LM358型运算放大器,数字时间整理电路采用CDM1063数字处理芯卡,LM358型运算放大器的输出端A点与电阻R15连接后输入到CDM1063数字处理芯卡的Q1输入端,并与电容C6连接,C6的B点与CDM1063数字处理芯卡的Q2输入端连接。
本实用新型的优点是主要采用非线性集成电路与线性集成电路,对故障信号采用了线性积分采样,能为故障信号的细化进行分析,并能提取所采样到的信号进行数字化处理,对所有大功率电机起到了保护控制延时,发现故障到延时控制为0.001ms,使电机没损坏就得到了控制,而且延时精度高。采用8421码进行编码调节,直接控制电机主令系统,带负载能力强,直接控制电机接触器线圈,达到了快速通断,使电机得到了很好的延时保护控制。具有体积小,灵敏度高,使用安全可靠的特点。
下面将结合附图对本实用新型作进一步详细描述。
图1是本实用新型的电路原理方框图;
图2是本实用新型的电路原理图。
具体实施方式
参见图1,高精度集成电路组合时间继电器其壳体内的控制电路由顺次连接的信号采样电路→信号提取电路→信号整平电路→运算处理电路→数字时间整理电路→动作执行电路→输出组成。
参见图2,所述的运算处理电路采用LM358型运算放大器,运算数度快,灵敏度高。数字时间整理电路采用CDM1063数字处理芯卡,性能稳定、成本低。LM358型运算放大器的输出端A点与电阻R15连接后输入到CDM1063数字处理芯卡的Q1输入端,并与电容C6连接,C6的B点与CDM1063数字处理芯卡的Q2输入端连接。
由采样变压器对故障信号进行采样,经过滤波整平输出直流信号,再经过运算放大器进行电位分级处理,使故障信号提高为有效信号,经过CDM1063数字处理芯卡M1进行数字化处理,将模拟信号转化为数字信号输出,以使继电器J1动作,以达到故障信号的延时保护作用。
权利要求1.一种高精度集成电路组合时间继电器,包括壳体和控制电路,控制电路包括顺次连接的信号采样电路、信号提取电路、信号整平电路,最后的动作执行电路,其特征在于还连接有运算处理电路、数字时间整理电路、所述的运算处理电路采用LM358型运算放大器,数字时间整理电路采用CDM1063数字处理芯卡,LM358型运算放大器的输出端A点与电阻R15连接后输入到CDM1063数字处理芯卡的Q1输入端,并与电容C6连接,C6的B点与CDM1063数字处理芯卡的Q2输入端连接。
专利摘要本实用新型涉及一种电路控制元件,即一种高精度集成电路组合时间继电器。其控制电路包括顺次连接的信号采样电路、信号提取电路、信号整平电路,运算处理电路、数字时间整理电路、动作执行电路。采用集成电路,对提取所采样到的信号进行数字化处理,对所有大功率电机起到了保护控制延时,发现故障到延时控制为0.001ms,使电机没损坏就得到了控制,而且延时精度高,使电机得到了很好的延时保护控制。具有体积小,灵敏度高,使用安全可靠的特点。
文档编号H03K17/28GK2684464SQ20042001177
公开日2005年3月9日 申请日期2004年4月5日 优先权日2004年4月5日
发明者刘永君 申请人:周莉鹃