高稳晶振的控制装置的制作方法

文档序号:7539763阅读:310来源:国知局
专利名称:高稳晶振的控制装置的制作方法
技术领域
本实用新型属于电子测量技术领域,具体涉及到高稳晶振的控制装置。
背景技术
许多测量仪器设备需要配置高稳晶体振荡器,例如各种类型的定时接收机、高精度通用计数器、信号发生器、频标等都需要高稳晶体振荡器来满足不同的要求。现有的控制高稳晶体振荡器的电子频率控制端(EFC)有两种一种是采用高分辩率的12位数/模转换器(D/A)和放大隔离电路,其缺点是数/模转换器(D/A)价格贵、电路复杂;另一种是用人工手动调节机械电位器的阻值来改变加在电子频率控制端(EFC)的电压,所得到频率的准确度较高,其缺点是手动调节不方便而且误差大。

发明内容
本实用新型所要解决的技术问题在于克服上述控制高稳晶体振荡电子频率设备的缺点,为高稳晶体振荡提供一种设计合理、抗震动、抗干扰能力强、能耗低、操作灵活简便的高稳晶振的控制装置。
解决上述技术问题所采用的技术方案是它包括被控制的高稳晶体振荡器;控制器,该电路的输出端接高稳晶体振荡器;单片计算机系统;该电路与控制器相连接;逻辑接口控制电路,该电路的输入端接单片计算机系统、输出端接控制器。
本实用新型的控制器包括数字电位器、A/D转换器,数字电位器的输出端接A/D转换器和高稳晶体振荡器,A/D转换器的输出端接单片计算机系统,单片计算机系统的输出端接数字电位器和逻辑接口控制电路,逻辑接口控制电路的输出端接A/D转换器。
本实用新型的数字电位器由集成电路U2构成,A/D转换器由集成电路U3构成,集成电路U2的型号为AD8400、集成电路U3的型号为ADC0809,集成电路U2的7脚接集成电路U1的输入端1脚和集成电路U3的输入端5脚、3~5脚接单片计算机系统、8脚接5V电源正极、1脚接地,集成电路U3的7脚接单片计算机系统、2-1~2-8端接单片计算机系统、12脚和23~25脚接5V电源正极、16脚接地、6脚和9脚以及22脚接逻辑接口控制电路。
本实用新型采用数字电位器和A/D转换器结合在一起控制高稳晶体振荡的电子频率控制端(EFC),来控制高稳晶体振荡输出频率的准确度。单片计算机系统通过逻辑接口控制电路来实现对A/D转换器的控制;当加在数字电位器上的电压发生变化引起高稳晶体振荡的EFC端变化时,A/D转换器输入端的电压也发生变化,单片计算机通过逻辑接口控制电路控制启动开始A/D转换,并将采集的数据经过计算结果去控制数字电位器的阻值变化。本实用新型具有设计合理、抗震动、抗干扰能力强、能耗低、操作灵活简便等优点,可在各种类型定时接收机、高精度通用计数器、信号发生器、频标等仪器设备上应用。


图1是本实用新型的电气原理方框图。
图2是本实用新型一个实施例的电子线路原理图。
具体实施方式
以下结合附图和实施例对本实用新型进一步详细说明,但本实用新型不限于这些实施例。
图1是本实用新型的电气原理方框图,参见图1。在图1中,本实用新型是由数字电位器、高稳晶体振荡器、A/D转换器、单片计算机系统、逻辑接口控制电路连接构成。数字电位器和A/D转换器连接构成高稳晶体振荡器的控制器,数字电位器的输出端接A/D转换器和高稳晶体振荡器,A/D转换器的输出端接单片计算机系统,单片计算机系统的输出端接接逻辑接口控制电路和数字电位器,逻辑接口控制电路的输出端接A/D转换器。
在图2中,本实施例的高稳晶体振荡器由集成电路U1构成,集成电路U1的型号为OCX08663。集成电路U1的1脚接数字电位器。
本实施例的数字电位器由集成电路U2构成,集成电路U2的型号为AD8400。集成电路U2的7脚接集成电路U1的1脚和A/D转换器、3~5脚接单片计算机系统、8脚接5V电源正极、1脚接地。
本实施例的A/D转换器由集成电路U3构成,集成电路U3的型号为ADC0809。集成电路U3的5脚接集成电路U2的7脚以及集成电路U1的1脚、7脚接单片计算机系统、2-1~2-8端接单片计算机系统、12脚和23~25脚接5V电源正极、16脚接地、6脚和9脚以及22脚接逻辑接口控制电路。
本实施例的单片计算机系统由集成电路U4、晶体振荡器JT、R1、R2、C1、C2、C3连接构成,集成电路U4是单片计算机型号为AT89C51。集成电路U4的3脚接集成电路U2的5脚、4脚接集成电路U2的4脚、5脚接集成电路U2的3脚、1脚接集成电路U3的7脚、P0.0~P0.7端分别接集成电路U3的2-8~2-1端、18脚和19脚接晶体振荡器JT与C1和C2连接的振荡电路、9脚接C3的一端并通过R2接地、31脚通过R1接5V电源正极、17脚和16脚接逻辑接口控制电路,C3的另一端接5V电源正极。
本实施例的逻辑接口控制电路由集成电路U5B和集成电路U5C连接构成,集成电路U5B和集成电路U5C的型号为74HC02。集成电路U5B的5脚接集成电路U4的17脚、6脚接集成电路U4的8脚和集成电路U5C的8脚、4脚接集成电路U3的9脚,集成电路U5C的9脚接集成电路U4的16脚、10脚接集成电路U3的6脚和22脚。
本实用新型的工作原理如下集成电路U3的模拟输入端5脚接在集成电路U2的输出端和集成电路U1的输入端1脚之间,以检测输入端的电压变化。单片计算机控制P1.7端变为低电平,允许集成电路U5开通,当/WR端变低有效后,集成电路U3的ALE和START端同时为高,A/D转换开始,待转换结束EOC端由低变高电平,集成电路U4的P1.0接收到集成电路U3的EOC发出的A/D转换结束信号,集成电路U4通过P0.1~P0.7直接读取集成电路U3输出的数据;集成电路U4根据所采集到的数据,经过计算和处理结果来改变集成电路U2的阻值,使其输出达到预先规定的某个值,使集成电路U1的输出频率也随之改变。集成电路U4按照程序设计重复执行上述的动作,不断检测集成电路U1输入端1脚的电压变化并通过改变集成电路U2的阻值,使集成电路U1的输出频率稳定。
权利要求1.一种高稳晶振的控制装置,其特征在于它包括被控制的高稳晶体振荡器;控制器,该电路的输出端接高稳晶体振荡器;单片计算机系统;该电路与控制器相连接;逻辑接口控制电路,该电路的输入端接单片计算机系统、输出端接控制器。
2.按照权利要求1所述的高稳晶振的控制装置,其特征在于所说的控制器包括数字电位器、A/D转换器,数字电位器的输出端接A/D转换器和高稳晶体振荡器,A/D转换器的输出端接单片计算机系统,单片计算机系统的输出端接数字电位器和逻辑接口控制电路,逻辑接口控制电路的输出端接A/D转换器。
3.按照权利要求2所述的高稳晶振的控制装置,其特征在于所说的数字电位器由集成电路U2构成,A/D转换器由集成电路U3构成,集成电路U2的型号为AD8400、集成电路U3的型号为ADC0809,集成电路U2的7脚接集成电路U1的输入端1脚和集成电路U3的输入端5脚、3~5脚接单片计算机系统、8脚接5V电源正极、1脚接地,集成电路U3的7脚接单片计算机系统、2-1~2-8端接单片计算机系统、12脚和23~25脚接5V电源正极、16脚接地、6脚和9脚以及22脚接逻辑接口控制电路。
专利摘要一种高稳晶振的控制装置,它包括被控制的高稳晶体振荡器;控制器,该电路的输出端接高稳晶体振荡器;单片计算机系统;该电路与控制器相连接;逻辑接口控制电路,该电路的输入端接单片计算机系统、输出端接控制器。本实用新型采用数字电位器和A/D转换器结合在一起控制高稳晶体振荡的电子频率控制端,来控制高稳晶体振荡输出频率的准确度。单片计算机系统通过逻辑接口控制电路来实现对A/D转换器的控制。本实用新型具有设计合理、抗震动、抗干扰能力强、能耗低、操作灵活简便等优点,可在各种类型定时接收机、高精度通用计数器、信号发生器、频标等仪器设备上应用。
文档编号H03L7/00GK2919694SQ20062007896
公开日2007年7月4日 申请日期2006年5月12日 优先权日2006年5月12日
发明者许林生 申请人:中国科学院国家授时中心
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1