改进型电容放大电路的制作方法

文档序号:7523149阅读:505来源:国知局
专利名称:改进型电容放大电路的制作方法
技术领域
本发明涉及一种稳定性电容补偿电路领域,特别涉及一种改进型电容放大电路,其通过把补偿电容放大从而产生更低频的零点。
背景技术
图1为现有技术中电容放大电路的电路图。所述电容放大电路包括第一跨导放大器gml、第二跨导放大器gm2、补偿电容C、电阻Rl和R2。所述第一跨导放大器gml的同相输入端接一参考电压Vr,反相输入端接一反馈电压Vf。所述补偿电容C、电阻Rl和R2依次串联在第一跨导放大器gml的反相输入端和输出端之间。所述第二跨导放大器gm2的同相输入端与补充电容C和电阻R2的中间节点连接,第二跨导放大器gm2的反相输入端与其输出端以及电阻R2和Rl的中间节点连接。图1示出的电容放大电路可以实现电容放大,其放大倍数等于(l+gm2.R2),gm2为第二跨导放大器的跨导,但是这种方法会导致增大跨导放大器的输入端Ve形成的误差,假设第一跨导放大器gml的输入误差(offset)为Vajl,第二跨导放大器gm2的输入误差为να;2,其等效的第一跨导放大器gml的输出端的总误差为Va^Vaj2.(gm2/gml)。与无电容放大的结构相比,增加了 VQS2.(gm2/gml),虽然可以通过把gml/gm2设计得很大,而减小增加的误差。由于为了实现较大的电容放大效应,gm2也需设计得很大,则gml需设计的更大,gml与输入管的宽长比成正比,也随其工作电流增加而增加。如果需要增大gml,则需要较大的芯片面积和电流消耗。因此,有必要提出一种改进的技术方案来解决上述问题。

发明内容本发明的目的在 于提供一种改进型电容放大电路,其可以实现电容放大功能,但同时有助于减小跨导放大器的输入误差,且无需消耗更大的芯片面积和工作电流。为了实现上述目的,本发明提出一种电容放大电路,其包括第一跨导放大器、第二跨导放大器、电容和电阻,每个跨导放大器具有一个同相输入端、一个反相输入端和一个输出端。第一跨导放大器的同相输入端与第二跨导放大器的反相输入端连接,第一跨导放大器的反相输入端与第二跨导放大器的正相输入端连接,所述电容和电阻依次串联在第一跨导放大器的反相输入端和第一跨导放大器的输出端之间,第二跨导放大器的输出端与所述电容和所述电阻的中间节点相连接。进一步的,所述电容放大电路的最终的输入误差等于Vqs1-Vqs2.(gm2/gml),其中gml表不第一跨导放大器的跨导,gm2表不第二跨导放大器的跨导,Vosi为第一跨导放大器的输入误差,Vos2为第二跨导放大器的输入误差。再进一步的,gm2/gml< I。进一步的,所述跨导放大器包括输入级电路和输出级电路。所述输入级电路包括差分PMOS晶体管MPl和MP2、电流源I1、NMOS晶体管丽1、丽2 JNcl和丽c2、电阻Rl和R2,差分晶体管MPl的栅极为跨导放大器的同相输入端,差分晶体管MP2的栅极为跨导放大器的反相输入端,所述差分晶体管MPl和MP2的源级相连,所述电流源Il的一端连接电源VDD,另一端接差分晶体管MPl和MP2的源级,所述电阻R2、NMOS晶体管丽c2和NMOS晶体管丽2依次串联于所述差分晶体管MP2的漏极和地GND之间,所述电阻Rl、NMOS晶体管丽c2和NMOS晶体管丽I依次串联于所述差分晶体管MPl的漏极和地GND之间,所述电阻R2的与差分晶体管MP2连接的一端与所述NMOS晶体管丽c2的栅极相连,所述电阻R2的另一端与所述NMOS晶体管MN2的栅极相连,所述电阻Rl的与差分晶体管MPl连接的一端与所述NMOS晶体管丽Cl的栅极相连,所述电阻Rl的另一端与所述NMOS晶体管MNl的栅极相连。所述输出级电路包括NMOS晶体管丽3、丽c3、MN4和丽c4、PM0S晶体管MP3、MPc3、MP4和MPc4以及电阻R3,所述PMOS晶体管MP3、MPc3和所述NMOS晶体管MNc3、MN3依次串联在电源VDD和地之间,所述PMOS晶体管MP4、MPc4、电阻R3和所述NMOS晶体管MNc4、MN4依次串联在电源VDD和地之间,电阻R3的与PMOS晶体管MPc4连接的一端与所述PMOS晶体管MP4的栅极相连,电阻R3的另一端与所述PMOS晶体管MPc4的栅极相连,所述PMOS晶体管MP3和MP4的栅极互联,所述PMOS晶体管MPc3和MPc4的栅极互联,所述NMOS晶体管MN4和MN2的栅极互联,所述NMOS晶体管MNc4和MNc2的栅极互联,所述NMOS晶体管MN3和丽I的栅极互联,所述NMOS晶体管丽c3和丽Cl的栅极互联,所述PMOS晶体管MPc3和所述NMOS晶体管丽c3的中间节点为所述跨导放大器的输出端OUT。根据本发明的另一方面,本发明提供了另一种电容放大电路,其包括第一跨导放大器、第二跨导放大器、电容和电阻,每个跨导放大器具有一个同相输入端、一个反相输入端和一个输出端。第一跨导放大器的同相输入端与第二跨导放大器的反相输入端连接,第一跨导放大器的反相输入端与第二跨导放大器的正相输入端连接,所述电容和电阻依次串联在第一跨导放大器的输出端和地之间,第二跨导放大器的输出端与所述电容和所述电阻的中间节点相连接。进一步的,所述电容放大电路的最终的输入误差等于Vqs1-Vqs2.(gm2/gml),其中gml表不第一跨导放大器的跨导,gm2表不第二跨导放大器的跨导,Vosi为第一跨导放大器的输入误差,Vos2为第二跨导放大器的输入误差。更进一步的,gm2/gml< I。进一步的,所述跨导放大器包括输入级电路和输出级电路。所述输入级电路包括差分PMOS晶体管MPl和MP2、电流源I1、NMOS晶体管丽1、丽2 JNcl和丽c2、电阻Rl和R2,差分晶体管MPl的栅极为跨导放大器的同相输入端,差分晶体管MP2的栅极为跨导放大器的反相输入端,所述差分晶体管MPl和MP2的源级相连,所述电流源Il的一端连接电源VDD,另一端接差分晶体管MPl和MP2的源级,所述电阻R2、NMOS晶体管丽c2和NMOS晶体管丽2依次串联于所述差分晶体管MP2的漏极和地GND之间,所述电阻RUNMOS晶体管丽c2和NMOS晶体管M NI依次串联于所述差分晶体管MPl的漏极和地GND之间,所述电阻R2的与差分晶体管MP2连接的一端与所述NMOS晶体管丽c2的栅极相连,所述电阻R2的另一端与所述NMOS晶体管MN2的栅极相连,所述电阻Rl的与差分晶体管M Pl连接的一端与所述NMOS晶体管MNcl的栅极相连,所述电阻Rl的另一端与所述NMOS晶体管MNl的栅极相连。
所述输出级电路包括NMOS晶体管丽3、丽c3、MN4和丽c4、PM0S晶体管MP3、MPc3、MP4和MPc4以及电阻R3,所述PMOS晶体管MP3、MPc3和所述NMOS晶体管MNc3、MN3依次串联在电源VDD和地之间,所述PMOS晶体管MP4、MPc4、电阻R3和所述NMOS晶体管MNc4、MN4依次串联在电源VDD和地之间,电阻R3的与PMOS晶体管MPc4连接的一端与所述PMOS晶体管MP4的栅极相连,电阻R3的另一端与所述PMOS晶体管MPc4的栅极相连,所述PMOS晶体管MP3和MP4的栅极互联,所述PMOS晶体管MPc3和MPc4的栅极互联,所述NMOS晶体管MN4和MN2的栅极互联,所述NMOS晶体管MNc4和MNc2的栅极互联,所述NMOS晶体管MN3和丽I的栅极互联,所述NMOS晶体管丽c3和丽Cl的栅极互联,所述PMOS晶体管MPc3和所述NMOS晶体管丽c3的中间节点为所述跨导放大器的输出端OUT。与现有技术相比,在本发明中将第一跨导放大器的两输入端与第二跨导放大器的两个输入端反接,最终导致两个跨导放大器的输入误差在一定程度上互相抵消,同时也能起到电容放大作用,从而无需消耗更大的芯片面积和工作电流。

为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其它的附图。其中:图1为现有技术中电容放大电路的电路图;图2为本发明中的改进型电容放大电路在一个实施例中的电路示意图;图3为本发明中的改进型电容放大电路在一个实施例中的电路示意图;和图4为本发明中的 型电容放大电路中的跨导放大器在一个实施例中的电路示意图。
具体实施方式为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式
对本发明作进一步详细的说明。本发明提出了一种改进型电容放大电路,其可以实现电容放大功能,同时也可以减小跨导放大器的输入误差,并且无需消耗更大的芯片面积和工作电流。图2为本发明中的改进型电容放大电路在一个实施例中的电路示意图。如图2所示,所述电容放大电路包括第一跨导放大器gml、第二跨导放大器gm2、电容C和电阻R1。每个跨导放大器具有一个同相输入端、一个反相输入端和一个输出端。第一跨导放大器gml的同相输入端与第二跨导放大器gm2的反相输入端连接,第一跨导放大器gml的反相输入端与第二跨导放大器gm2的正相输入端连接。所述电容C和电阻Rl依次串联在第一跨导放大器gml的反相输入端和第一跨导放大器gml的输出端之间,第二跨导放大器gm2的输出端与电容C和电阻Rl的中间节点相连接。图2所示的改进型电容放大电路可以进一步改善输入误差的问题,同时也能起到放大电容的作用。如果第一跨导放大器gml的输入误差为Vffil,第二跨导放大器的输入误差为Vffi2,由于第一跨导放大器和第二跨导放大器的两个输入端正好反接,使得最终的输入误差在一定程度上会相互抵消。抵消后的输入误差为Vffil-Vos2.(gm2/gml),其中gml表不第一跨导放大器的跨导,gm2表示第二跨导放大器的跨导。如果gm2/gml < I且接近于1,且Vre2接近于Vffil,则抵消后的输入误差会被大大的减小。可以在设计中采用相同的跨导放大器的结构,而且可以通过各种版图设计的方法,使Vffil接近于Vre2t5实现更好的输入误差的抵消效果。一种具体的实现匹配的设计方法是除了输入差分对管的尺寸不一样外,第一跨导放大器gml的其他器件连接和尺寸都和第二跨导放大器gm2的完全相同,而且各支路偏置工作电流也完全相同。在尺寸上,输入差分对管还可以设计为长度一样,单位宽度也一样,只是复数不一样,这里的等效总宽度等于单位宽度乘以复数。这样可以实现更好的匹配抵消效果。在版图设计上,可以采用许多常规的匹配设计方法,如插指或共心的方法取得更好的匹配效果。当然,另一种实现匹配的设计方法是把输入差分对管的尺寸设计得相同,使其电流成一定比例。或者兼而有之。总之,可以尽量使Vffil接近等于Vffi2,且使gm2/gml小于I,但接近于I。跨导放大器的跨导gm的计算公式如下:
权利要求
1.一种电容放大电路,其包括第一跨导放大器、第二跨导放大器、电容和电阻,每个跨导放大器具有一个同相输入端、一个反相输入端和一个输出端,其特征在于,第一跨导放大器的同相输入端与第二跨导放大器的反相输入端连接,第一跨导放大器的反相输入端与第二跨导放大器的正相输入端连接,所述电容和电阻依次串联在第一跨导放大器的反相输入端和第一跨导放大器的输出端之间,第二跨导放大器的输出端与所述电容和所述电阻的中间节点相连接。
2.根据权利要求1所述的电容放大电路,其特征在于,所述电容放大电路的最终的输入误差等于Vajl-Vos2.(gm2/gml),其中gml表示第一跨导放大器的跨导,gm2表示第二跨导放大器的跨导,Vosi为第一跨导放大器的输入误差,Vos2为第二跨导放大器的输入误差。
3.根据权利要求2所述的电容放大电路,其特征在于,gm2/gml< I。
4.根据权利要求1-3任一所述的电容放大电路,其特征在于,所述跨导放大器包括输入级电路和输出级电路, 所述输入级电路包括差分PMOS晶体管M Pl和MP2、电流源I1、NMOS晶体管丽1、丽2、MNcl和MNc2、电阻Rl和R2,差分晶体管MPl的栅极为跨导放大器的同相输入端,差分晶体管MP2的栅极为跨导放大器的反相输入端,所述差分晶体管MPl和MP2的源级相连,所述电流源Il的一端连接电源VDD,另一端接差分晶体管M Pl和MP2的源级,所述电阻R2、NMOS晶体管丽C2和NMOS晶体管丽2依次串联于所述差分晶体管MP2的漏极和地GND之间,所述电阻Rl、NMOS晶体管丽c2和NMOS晶体管丽I依次串联于所述差分晶体管MPl的漏极和地GND之间,所述电阻R2的与差分晶体管MP2连接的一端与所述NMOS晶体管丽c2的栅极相连,所述电阻R2的另一端与所述NMOS晶体管MN2的栅极相连,所述电阻Rl的与差分晶体管MPl连接的一端与所述NMOS晶体管MNcl的栅极相连,所述电阻Rl的另一端与所述NMOS晶体管MNl的栅极相连; 所述输出 级电路包括NMOS晶体管MN3、MNc3、MN4和MNc4、PM0S晶体管MP3、MPc3、MP4和MPc4以及电阻R3,所述PMOS晶体管MP3、MPc3和所述NMOS晶体管丽c3、丽3依次串联在电源VDD和地之间,所述PMOS晶体管MP4、MPc4、电阻R3和所述NMOS晶体管MNc4、MN4依次串联在电源VDD和地之间,电阻R3的与PMOS晶体管MPc4连接的一端与所述PMOS晶体管MP4的栅极相连,电阻R3的另一端与所述PMOS晶体管MPc4的栅极相连,所述PMOS晶体管MP3和MP4的栅极互联,所述PMOS晶体管MPc3和MPc4的栅极互联,所述NMOS晶体管MN4和MN2的栅极互联,所述NMOS晶体管MNc4和MNc2的栅极互联,所述NMOS晶体管MN3和M NI的栅极互联,所述NMOS晶体管丽c3和丽cl的栅极互联,所述PMOS晶体管MPc3和所述NMOS晶体管MNc3的中间节点为所述跨导放大器的输出端OUT。
5.—种电容放大电路,其包括第一跨导放大器、第二跨导放大器、电容和电阻,每个跨导放大器具有一个同相输入端、一个反相输入端和一个输出端,其特征在于,第一跨导放大器的同相输入端与第二跨导放大器的反相输入端连接,第一跨导放大器的反相输入端与第二跨导放大器的正相输入端连接,所述电容和电阻依次串联在第一跨导放大器的输出端和地之间,第二跨导放大器的输出端与所述电容和所述电阻的中间节点相连接。
6.根据权利要求1所述的电容放大电路,其特征在于,所述电容放大电路的最终的输入误差等于Vajl-Vos2.(grn2/gml),其中gml表示第一跨导放大器的跨导,gm2表示第二跨导放大器的跨导,Vosi为第一跨导放大器的输入误差,Vos2为第二跨导放大器的输入误差。
7.根据权利要求6所述的电容放大电路,其特征在于,gm2/gml< I。
8.根据权利要求1-3任一所述的电容放大电路,其特征在于,所述跨导放大器包括输入级电路和输出级电路, 所述输入级电路包括差分PMOS晶体管MPl和MP2、电流源I1、NMOS晶体管丽1、丽2、MNcl和MNc2、电阻Rl和R2,差分晶体管MPl的栅极为跨导放大器的同相输入端,差分晶体管MP2的栅极为跨导放大器的反相输入端,所述差分晶体管MPl和MP2的源级相连,所述电流源Il的一端连接电源VDD,另一端接差分晶体管MPl和MP2的源级,所述电阻R2、NM0S晶体管丽c2和NMOS晶体管丽2依次串联于所述差分晶体管MP2的漏极和地GND之间,所述电阻RUNMOS晶体管丽c2和NMOS晶体管丽I依次串联于所述差分晶体管MPl的漏极和地GND之间,所述电阻R2的与差分晶体管MP2连接的一端与所述NMOS晶体管丽c2的栅极相连,所述电阻R2的另一端与所述NMOS晶体管MN2的栅极相连,所述电阻Rl的与差分晶体管MPl连接的一端与所述NMOS晶体管丽Cl的栅极相连,所述电阻Rl的另一端与所述NMOS晶体管丽I的棚极相连; 所述输出级电路包括NMOS晶体管丽3、丽c3、MN4和丽c4、PM0S晶体管MP3、MPc3、MP4和MPc4以及电阻R3,所述PMOS晶体管MP3、MPc3和所述NMOS晶体管丽c3、丽3依次串联在电源VDD和地之间,所述PMOS晶体管MP4、MPc4、电阻R3和所述NMOS晶体管MNc4、MN4依次串联在电源VDD和地之间,电阻R3的与PMOS晶体管MPc4连接的一端与所述PMOS晶体管MP4的栅极相连,电阻R3的另一端与所述PMOS晶体管MPc4的栅极相连,所述PMOS晶体管MP3和MP4的栅极互联,所述PMOS晶体管MPc3和MPc4的栅极互联,所述匪OS晶体管MN4和MN2的栅极互联,所述NMOS晶体管MNc4和MNc2的栅极互联,所述NMOS晶体管MN3和丽I的栅极互联,所述NMOS晶体管丽c3和丽Cl的栅极互联,所述PMOS晶体管MPc3和所述NMOS晶体管MNc3的中间节点为 所述跨导放大器的输出端OUT。
全文摘要
本发明提供一种电容放大电路,其包括第一跨导放大器、第二跨导放大器、电容和电阻,每个跨导放大器具有一个同相输入端、一个反相输入端和一个输出端。第一跨导放大器的同相输入端与第二跨导放大器的反相输入端连接,第一跨导放大器的反相输入端与第二跨导放大器的正相输入端连接,所述电容和电阻依次串联在第一跨导放大器的反相输入端和第一跨导放大器的输出端之间,第二跨导放大器的输出端与所述电容和所述电阻的中间节点相连接。在本发明中将第一跨导放大器的两输入端与第二跨导放大器的两个输入端反接,最终导致两个跨导放大器的输入误差在一定程度上互相抵消,同时也能起到电容放大作用,从而无需消耗更大的芯片面积和工作电流。
文档编号H03F3/45GK103166582SQ20111042436
公开日2013年6月19日 申请日期2011年12月15日 优先权日2011年12月15日
发明者王钊 申请人:无锡中星微电子有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1