专利名称:一种模数转换芯片的控制器的制作方法
技术领域:
本实用新型涉及一种模数转换芯片的控制器,能够对多通道模数转换芯片进行控制。
背景技术:
CXD信号处理器主要的作用是把CXD输出的模拟信号转换为数字信号。这里需要用到模数转换器。模数转换器(AD)是将模拟信号转换为数字信号的电路。对不同用途的AD转换器来讲,其工作速度、转换精度大不相同。因而实现AD转换的方案、方式也各不相 同。由于AD转换器在数字通信、数字信号处理、数字测量系统以及微型计算机中都要用到,而它们的用途和要求又各不相同,因此AD转换器的类型繁多,而每种AD转换器都是一个复杂的系统。各个公司厂家都推出了针对遥感CCD相机的模数转换需求的具备相关双采样功能的模数转换芯片,现以ADI公司的某款双通道、14位CXD信号处理器为例进行说明。该模数转换器可同时对两路CCD模拟信号进行相关双采样后14位量化,通过对采样时钟CLI相位的调整可适应处理不同类型CCD输出模拟信号的需求,通用性强。图I给出了该款AD转换器的配置接口信号时序关系,图2给出了其功能结构框图。它的诸多功能都是通过配置相应的寄存器值来实现的。该款AD的配置信息主要是通过芯片外部的配置端口来输入的。根据数据手册的描述,配置接口由SDATA (串行配置数据)、SCK(串行配置数据时钟信号)、SL(串行配置数据使能信号)、VD (帧同步信号)和HD (行同步信号)组成。AD的配置端口的时序图如图I所示,具体要求如下主时钟频率不能超过IOMHz。图I中所标注的\s、tm、tDS、tDH的最小数值均为10ns。输入AD转换器的配置数据共32bit。前8bit为地址,后24bit为数据。数据不满24bit的用O占位。发送时,先发送低位,再发送高位。表IAD主要输入输出信号表
信号名输入输出类型 rim
CLI—XIN主时钟输入
CCDIN—XINCCD模拟电信号输入
SL—XIN串行配置数据使能信号~
SDATA—XIN串行配置数据
SCK—XIN串行配置数据时钟信号~
权利要求1.一种模数转换芯片的控制器,该控制器用于对多个模数转换芯片进行控制,所述模数转换芯片具有相关双采样功能,能够对CCD输出信号进行处理;其特征在于,所述控制器包括初始化配置模块、选择器、AD时序模块和多通道扇出模块; 初始化配置模块根据输入的系统主时钟信号CpSl_GClk_i,系统复位信号CpSl_GClr_iN,自动完成对AD转换芯片的初始化串行配置,输出配置完成信号CpSl_Config_o,多个默认配置使能信号CpSv_Sen_S,多个默认配置数据信号CpSv_SData_s,以及多个默认配置时钟信号 CpSv_SClk_s ; 每个模数转换芯片对应一组串行控制数据信号CpSv_GSData_i、串行控制时钟信号CpSv_GSClk_i、和串行控制使能信号CpSv_GSen_i ;所述串行控制数据信号CpSv_GSData_i、串行控制时钟信号CpSv_GSClk_i、和串行控制使能信号CpSv_GSen_i输入到控制器中;每个模数转换芯片对应的默认配置使能CpSv_Sen_s,默认配置数据CpSv_SData_s,默认配置时钟CpSv_SClk_s经过选择器与该模数转换芯片对应的串行控制数据信号CpSv_GSData_i,串行控制时钟信号CpSv_GSClk_i,串行控制使能信号CpSv_GSen_i进行选择,输 出该模数转换芯片的串行配置使能信号CpSv_Sen_0,串行配置数据信号CpSv_SData_o,串行配置时钟信号CpSv_Sck_o ; AD时序模块根据输入的系统主时钟CpSl_GClk_i,主复位CpSl_GClr_iN,行同步信号CpSl_GLSyn_i,产生AD转换芯片的时序控制信号,并输出像元时钟信号CpSl_CLI_s,行同步信号CpSl_HD_s,帧同步信号CpSl_VD_s ; 多通道扇出模块根据输入的多个时钟相位调整数据CpSv_RData_i和一个时钟相位调整使能CpSl_REn_i对像元时钟CpSl_CLI_s的相位进行调整,输出多个AD转换芯片的像元时钟CpSv_CLI_o ;同时多通道扇出模块对AD时序模块产生的行同步信号CpSl_HD_s,帧同步信号行多通道扇出,以输出多个AD转换芯片的帧同步信号CpSv_VD_o,多个AD转换芯片的行同步信号CpSv_HD_o。
2.如权利要求I所述的模数转换芯片的控制器,其特征在于所述多通道扇出模块包括一个像元时钟相位调整单元和多个多路选择器。
专利摘要一种模数转换芯片的控制器,该控制器用于对多个模数转换芯片进行控制,所述模数转换芯片具有相关双采样功能,能够对CCD输出信号进行处理;其特征在于,所述控制器包括初始化配置模块、选择器、AD时序模块和多通道扇出模块;初始化配置模块在上电初期自动完成对AD转换芯片的初始化串行配置;AD时序模块用于产生AD转换芯片的时序控制信号,所述时序控制信号包括帧同步信号,行同步信号,像元时钟信号;多通道扇出模块对像元时钟的相位进行调整,输出多个AD转换芯片的像元时钟;并对AD时序模块产生的行同步信号,帧同步信号进行多通道扇出。本实用新型配置灵活、通用性强,可对多通道模数转换芯片进行控制。
文档编号H03M1/54GK202551008SQ201220117440
公开日2012年11月21日 申请日期2012年3月26日 优先权日2012年3月26日
发明者尹娜, 牟研娜, 王鹏, 程芸 申请人:北京空间机电研究所