专利名称:三路低信号并联成一路高信号的电路的制作方法
技术领域:
本实用新型涉及高低电平信号转换,特别涉及一种三路低信号并联成一路高信号的电路。
背景技术:
一般模拟电路中都是单路信号,多路信号并联会使驱动能力较强的一路占据主要,驱动能力弱的一路不能发挥作用。
发明内容为了克服上述现有技术的不足,本实用新型的目的在于提供一种三路低信号并联成一路高信号的电路,当三路信号任何一路出现有效低信号时候,就会输出一路高信号。为了实现上述目的,本实用新型采用的技术方案是:三路低信号并联成一路高信号的电路,其中第一路低电平告警信号输入至三极管Ql的基极,三极管Ql的集电极接电阻Rl的一端和二极管Dl的阳极;第二路低电平告警信号输入至三极管Q2的基极,三极管Q2的集电极接电阻R2的一端和二极管D2的阳极;第三路低电平告警信号输入至三极管Q3的基极,三极管Q3的集电极接电阻R3的一端和二极管D3的阳极;电阻Rl的另一端、电阻R2的另一端以及电阻R3的另一端均接VCC ;三极管Ql的发射极、三极管Q2的发射极以及三极管Q3的发射极均接地;二极管Dl阴极、二极管D2的阴极以及二极管D3的阴极相互连接后作为高电平信
号输出端。与现有技术相比,本实用新型采用三极管和二极管的单向导通作用,使三路低信号并联起来,任何一路信号有效,都会触发输出高电平。
附图为本实用新型的结构示意图。
具体实施方式
以下结合附图和实施例对本实用新型进行更详尽的说明。如图所示,本实用新型为一种三路低信号并联成一路高信号的电路,其中第一路低电平告警信号输入至三极管Ql的基极,三极管Ql的集电极接电阻Rl的一端和二极管Dl的阳极;第二路低电平告警信号输入至三极管Q2的基极,三极管Q2的集电极接电阻R2的一端和二极管D2的阳极;第三路低电平告警信号输入至三极管Q3的基极,三极管Q3的集电极接电阻R3的一端和二极管D3的阳极;电阻Rl的另一端、电阻R2的另一端以及电阻R3的另一端均接VCC ;三极管Ql的发射极、三极管Q2的发射极以及三极管Q3的发射极均接地;二极管Dl阴极、二极管D2的阴极以及二极管D3的阴极相互连接后作为高电平信号输出端。当第一路低电平告警信号有效时,三极管Ql截止,Ql的集电极输出高电平,通过二极管Dl导通,高电平告警产生。此时如果第二路低电平告警信号是高时,三极管Q2导通,Q2的集电极输出低电平,二极管D2截止,不影响输出。此时如果第三路低电平告警信号是高时,三极管Q3导通,Q3的集电极输出低电平,二极管D3截止,不影响输出。如果第二路低电平告警信号同时也是低,则三极管Q2截止,Q2的集电极输出高电平,通过D2给高电平告警信号输出电流。如果第三路低电平告警信号同时也是低,则三极管Q3截止,Q3的集电极输出高电平,通过D3给高电平告警信号输出电流。本实用新型充分利用D1、D2和D3的单向导通性能,使得三路低电平信号实现了并联,任一告警触发均可触发最终信号,避免了驱动能力弱的一路失效。
权利要求1.三路低信号并联成一路高信号的电路,其特征在于, 第一路低电平告警信号输入至三极管Ql的基极,三极管Ql的集电极接电阻Rl的一端和二极管Dl的阳极; 第二路低电平告警信号输入至三极管Q2的基极,三极管Q2的集电极接电阻R2的一端和二极管D2的阳极; 第三路低电平告警信号输入至三极管Q3的基极,三极管Q3的集电极接电阻R3的一端和二极管D3的阳极; 电阻Rl的另一端、电阻R2的另一端以及电阻R3的另一端均接VCC ; 三极管Ql的发射极、三极管Q2的发射极以及三极管Q3的发射极均接地; 二极管Dl阴极、二极管D2的阴极以及二极管D3的阴极相互连接后作为高电平信号输出端。
专利摘要三路低信号并联成一路高信号的电路,其中第一路低电平告警信号输入至三极管Q1的基极,三极管Q1的集电极接电阻R1的一端和二极管D1的阳极;第二路低电平告警信号输入至三极管Q2的基极,三极管Q2的集电极接电阻R2的一端和二极管D2的阳极;第三路低电平告警信号输入至三极管Q3的基极,三极管Q3的集电极接电阻R3的一端和二极管D3的阳极;电阻R1的另一端、电阻R2的另一端以及电阻R3的另一端均接VCC;三极管Q1的发射极、三极管Q2的发射极以及三极管Q3的发射极均接地;二极管D1阴极、二极管D2的阴极以及二极管D3的阴极相互连接后作为高电平信号输出端,本实用新型任何一路信号有效,都会触发输出高电平。
文档编号H03K19/0185GK203027247SQ20122063445
公开日2013年6月26日 申请日期2012年11月26日 优先权日2012年11月26日
发明者杨立斌 申请人:西安威正电子科技有限公司