Da转换器、接收机及da转换器的控制方法
【专利摘要】DA转换器、接收机及DA转换器的控制方法。根据实施方式,提供一种DA转换器,对放大器的直流偏移进行修正,并具有输入端子、输出端子、控制端子及D/A转换部。输入端子与放大器的输入节点连接。输出端子与放大器的输出节点连接。控制端子接受偏移修正数据。D/A转换部在将由控制端子接受的偏移修正数据进行D/A转换而生成偏移修正信号的同时,将由输入端子接受的信号放大,将所生成的偏移修正信号与所放大的信号相加而向输出端子供给。
【专利说明】DA转换器、接收机及DA转换器的控制方法
[0001]关联申请的参照:本申请享受2012年8月13日提交的日本专利申请号2012-179210的优先权利益,该日本专利申请的全部内容被援用于本申请。
【技术领域】
[0002]本实施方式涉及DA转换器、接收机及DA转换器的控制方法。
【背景技术】
[0003]在接收无线电波的接收机中,由放大器模拟地放大接收信号,对所放大的信号进行规定的信号处理,将进行信号处理而得到的信号(模拟信号)进行A/D转换,而得到接收数据。此时,希望提高所得到的信号的SN(Signal Noise:信噪)t匕。
【发明内容】
[0004]本发明要解决的课题为,提供能够提高所得到的信号的SN比的DA (D i g i t a IAnalog:数模)转换器、接收机及DA转换器的控制方法。
[0005]实施方式的DA转换器是对放大器的直流偏移进行修正的DA转换器,其特征在于,具备:输入端子,与上述放大器的输入节点连接;输出端子,与上述放大器的输出节点连接;控制端子,接受偏移修正数据;以及D/A转换部,在将由上述控制端子接受的偏移修正数据进行D/A转换而生成偏移修正信号的同时,将由上述输入端子接受的信号放大,将所生成的上述偏移修正信号与所放大的上述信号相加而向上述输出端子供给。
[0006]其他实施方式的接收机的特征在于,具备:放大器;上述实施方式所记载的DA转换器,对上述放大器的直流偏移进行修正;以及控制部,控制上述DA转换器。
[0007]进一步,其他实施方式的DA转换器的控制方法,是对放大器的直流偏移进行修正、并具有与上述放大器的输入节点连接的输入端子和与上述放大器的输出节点连接的输出端子的DA转换器的控制方法,该DA转换器的控制方法的特征在于,包括:根据从上述输出端子输出的信号来决定偏移修正数据;在将所决定的上述偏移修正数据进行D/A转换而生成偏移修正信号的同时,将由上述输入端子接受的信号放大;将所生成的上述偏移修正信号与所放大的上述信号相加;以及将进行了上述相加而得到的信号向上述输出端子供
5口 O
[0008]根据上述构成的DA转换器、接收机及DA转换器的控制方法,能够提高所得到的信号的SN比。
【专利附图】
【附图说明】
[0009]图1是表示应用了第一实施方式的DA转换器的混频器的构成的图。
[0010]图2是表示第一实施方式的DA转换器的构成及动作的图。
[0011]图3是表示第一实施方式的DA转换器的动作的图。
[0012]图4是表示第一实施方式的DA转换器的动作的图。[0013]图5A及图5B是表示第一实施方式中的放大器及DA转换器的单位单元的图。
[0014]图6是表示第二实施方式的DA转换器的构成的图。
[0015]图7是表示包含应用了第三实施方式的DA转换器的混频器的接收机的构成的图。
[0016]图8是表示包含应用了基本方式的DA转换器的混频器的接收机的构成的图。
[0017]图9是表示应用了基本方式的DA转换器的混频器的构成的图。
[0018]图10是表示基本方式的DA转换器的构成的图。
[0019]图11是表示基本方式的DA转换器的构成的图。
[0020]图12是表示应用了基本方式的变形例的DA转换器的混频器的构成的图。
[0021]图13是表示基本方式的变形例的DA转换器的构成的图。
【具体实施方式】
[0022]以下,参照附图详细说明实施方式的DA转换器。另外,并非通过这些实施方式来限定本发明。
[0023](第一实施方式)
[0024]在对第一实施方式的DA转换器进行说明之前,使用图8对基本方式的DA转换器1053进行说明。图8是表示包含应用了基本方式的DA转换器1053(参照图9)的混频器105的接收机100的构成的图。
[0025]图8所示的接收机100接收无线电波(射频信号)。具体地,接收机100具备接收天线101、带通滤波器102、低噪声放大器(LNA) 103、缓冲器104、混频器105、低通滤波器 106、增益可变放大器 107、AD 转换器(ADC) 108、OFDM (Orthogonal Frequency-DivisionMultiplexing:正交频分复用)解调部109及控制部120。
[0026]接收天线101接收在空间中传播的无线电波(射频信号)。接收天线101将所接收的射频信号向带通滤波器102供给。
[0027]带通滤波器102从由接收天线101接收的射频信号中选择性地提取所期望的频率成分。带通滤波器102将所提取的射频信号向低噪声放大器103供给。
[0028]低噪声放大器103将由带通滤波器102提取的射频信号进行放大。低噪声放大器103将所放大的射频信号向缓冲器104供给。
[0029]缓冲器104进一步将从低噪声放大器103供给的射频信号向混频器105供给。此时,缓冲器104抑制低噪声放大器103与混频器105之间的电气干扰。
[0030]混频器105经由缓冲器104接受由低噪声放大器103放大的射频信号,并根据本机振荡信号L1、LQ将该射频信号转换为基带信号或中频信号。此时,如后述那样,混频器105进行根据从控制部120接受的偏移修正数据OFDl、0FD2的偏移修正动作。混频器105将所转换的信号向低通滤波器106供给。
[0031]低通滤波器106从由混频器105供给的信号中除去不需要的高频成分。低通滤波器106将除去了高频成分的信号向增益可变放大器107供给。
[0032]增益可变放大器107将通过了低通滤波器106的信号进行放大。此时,增益可变放大器107例如也可以根据由控制部120控制的增益来放大信号。增益可变放大器107将所放大的信号向AD转换器108供给。
[0033]AD (Analog Digital:模数)转换器108将从增益可变放大器107供给的信号进行A/D转换,而生成数字值。AD转换器108将所生成的数字值向OFDM解调部109供给。
[0034]OFDM解调部109对所供给的数字值进行OFDM解调处理。例如,OFDM解调部109根据所复用的数字值来复原原来的数据。OFDM解调部109将所复原的数据向规定的电路供
5口 O
[0035]另外,从带通滤波器102向AD转换器108传输的信号能够使用差动信号。
[0036]接着,使用图9对混频器105的内部构成进行说明。图9是表示应用了基本方式的DA转换器1053的混频器105的构成的图。
[0037]混频器105具有变频电路1051、放大器1052及DA转换器(DAC) 1053。
[0038]变频电路1051例如从低噪声放大器103接受所放大的射频信号,并从规定的控制器(未图示)接受本机振荡信号L1、LQ0变频电路1051例如以差动信号的方式接受所放大的射频信号。
[0039]变频电路1051例如通过将所放大的射频信号与本机振荡信号L1、LQ进行混合来进行降频,并生成基带信号的同相成分及正交成分。即,变频电路1051将射频信号转换为基带信号或中频。变频电路1051将转换后的信号向放大器1052供给。变频电路1051例如以差动信号的方式将转换后的信号向放大器1052供给。
[0040]放大器1052将所供给的信号放大并输出。放大器1052例如为差动放大器,以差动信号的方式接受所供给的信号,并且将所放大的信号以差动信号的方式输出。
[0041]具体地,放大器1052具有第一输入端子IT1、第一输入节点1052al、第二输入端子IT2、第二输入节点1052a2、第一输出节点1052bl、第一输出端子0T1、第二输出节点1052b2及第二输出端子0T2。第一输入节点1052al经由第一输入端子ITl接受差动信号中的正侧信号。第二输入节点1052a2经由第二输入端子IT2接受差动信号中的负侧信号。第一输出节点1052bl经由第一输出端子OTl输出差动信号中的负侧信号。第二输出节点1052b2经由第二输出端子0T2输出差动信号中的正侧信号。
[0042]此时,从放大器1052的第一输出节点1052bl及第二输出节点1052b2输出的信号(例如差动信号)包含有放大器1052的偏移。
[0043]DA转换器1053为了修正放大器1052的偏移而进行D/Α转换。具体地,DA转换器1053包括第一 DA转换器1054及第二 DA转换器1055。第一 DA转换器1054修正放大器1052 (差动放大器)的第一直流偏移。第二 DA转换器1055修正放大器1052 (差动放大器)的第二直流偏移。
[0044]第一 DA转换器1054从控制部120 (参照图8)接受第一偏移修正数据OFDl。此后,第一 DA转换器1054将第一偏移修正数据OFDl进行D/Α转换,而生成第一偏移修正信号(模拟信号)0FS1并向放大器1052供给。
[0045]第二 DA转换器1055从控制部120 (参照图8)接受第二偏移修正数据0FD2。此后,第二 DA转换器1055将第二偏移修正数据0FD2进行D/Α转换,而生成第二偏移修正信号(模拟信号)0FS2并向放大器1052供给。
[0046]另外,偏移修正数据0FD1、0FD2以消除放大器1052的偏移(第一直流偏移、第二直流偏移)的方式、预先通过实验来决定并设定到控制部120中。
[0047]由此,放大器1052将经由第一输入端子ITl及第二输入端子IT2接受的差动信号进行放大,并且将第一偏移修正信号OFSl及第二偏移修正信号0FS2进行放大。结果,从放大器1052输出的信号,除了包含放大器1052的偏移、还能够包含消除放大器1052的偏移的成分,能够降低放大器1052的偏移。
[0048]接着,使用图10及图11对放大器1052及DA转换器1053的更具体的构成进行说明。图10是将基本方式的DA转换器1053的构成与放大器1052的构成一起表示的图。图11是更详细地表示基本方式的DA转换器1053中的一部分的构成的图。
[0049]放大器1052具有输入端子IT1、IT2、输入节点1052al、1052a2、放大部AMP、输出节点1052bl、1052b2及输出端子0T1、0T2。放大部AMP配置在输入端子IT1、IT2、输入节点1052al、1052a2与输出节点1052bl、1052b2及输出端子0T1、0T2之间。放大部AMP具有多个第一逆变器 INVl-1 ~INV1-6 及多对第一开关 SWP1-1、SffNl-1 ~SWP1-6、SWN1-6。
[0050]多个第一逆变器INVl-1~INV1-6彼此并联在输入端子及输出端子之间。具体地,多个第一逆变器INVl-1~INV1-3彼此并联在第一输入端子ITl及第一输出端子OTl之间。多个第一逆变器INV1-4~INV1-6彼此并联在第二输入端子IT2及第二输出端子0T2之间。
[0051]多对第一开关SWP1-1、SffNl-1~SWP1-6、SWN1-6将多个第一逆变器INV1-1~INV1-6连接到P侧电源及N侧电源。例如,第一开关SWPl-1将第一逆变器INVl-1的P侧端子连接到P侧电源(例如VDD),第一开关SWNl-1将第一逆变器INVl-1的N侧端子连接到N侧电源(例如GND),第一开关SWPl-1及第一开关SWNl-1彼此成对。……例如,第一开关SWP1-6将第一逆变器INV1-6的P侧端子连接到P侧电源(例如VDD),第一开关SWN1-6将第一逆变器INV1-6的N侧端子连接到N侧电源(例如GND),第一开关SWP1-6及第一开关SWN1-6彼此成对。
[0052]放大器1052能够·通过将包括第一逆变器INVl和将第一逆变器INVl连接到P侧电源及N侧电源的一对第一开关SWP1、SffNl的单位单元、以均等的数量展开到第一输入端子ITl侧及第一输入端子IT2侧来构成。
[0053]DA转换器1053具有偏置端子BTl、BT2、输入节点1053al、1053a2、D/A转换部DAU及输出节点1053bl、1053b2。D/A转换部DAU具有多个第二逆变器INV2-7~INV2-10及多对第二开关 SWP2-7、SWN2-7 ~SWP2-10、SWN2-10。
[0054]即,第一 DA转换器1054具有偏置端子BTl、输入节点1053al、第一 D/A转换部DAUl及输出节点1053bl。第一 D/A转换部DAUl具有多个第二逆变器INV2-7、INV2-8及多对第二开关 SWP2-7、SWN2-7、SWP2-8、SWN2-8。
[0055]第二 DA转换器1055具有偏置端子BT2、输入节点1053a2、第二 D/A转换部DAU2及输出节点1053b2。第二 D/A转换部DAU2具有多个第二逆变器INV2-9、INV2-10及多对第二开关 SWP2-9、SWN2-9、SWP2-10、SWN2-10。
[0056]多个第二逆变器INV2-7~INV2-10彼此并联在偏置端子BT1、BT2及放大器1052的输入端子ITl、IT2之间。具体地,多个第二逆变器INV2-7、INV2-8彼此并联在第一偏置端子BTl及输出节点1053bl之间。输出节点1053bl连接在放大器1052的第一输入端子ITl及第一输入节点1052al之间。多个第二逆变器INV2-9、INV2-10彼此并联在第二偏置端子BT2及输出节点1053b2之间。输出节点1053b2连接在放大器1052的第二输入端子IT2及第二输入节点1052a2之间。
[0057]多对第二开关SWP2-7、SWN2-7~SWP2-10、SWN2-10将多个第二逆变器INV2-7~INV2-10连接到P侧电源及N侧电源。例如,第二开关SWP2-7将第二逆变器INV2-7的P侧端子连接到P侧电源(例如VDD),第二开关SWN2-7将第二逆变器INV2-7的N侧端子连接到N侧电源(例如GND),第二开关SWP2-7及第二开关SWN2-7彼此成对。……例如,第二开关SWP2-10将第二逆变器INV2-10的P侧端子连接到P侧电源(例如VDD),第二开关SWN2-10将第二逆变器INV2-10的N侧端子连接到N侧电源(例如GND),第二开关SWP2-10及第二开关SWN2-10彼此成对。
[0058]DA转换器1053能够通过将包括第二逆变器INV2和将第二逆变器INV2连接到P侧电源及N侧电源的一对第二开关SWP2、SWN2的单位单元、以均等的数量展开到第一输入端子ITl侧(第一 DA转换器1054侧)及第二输入端子IT2侧(第二 DA转换器1055侧)而构成。
[0059]在图10所示的构成中,在多个第一逆变器INVl-1~INV1-6及多个第二逆变器INV2-7~INV2-10的每个中,反相连接有PMOS晶体管PM及NMOS晶体管匪。例如,在第一逆变器INVl-1中反相连接有PMOS晶体管PM-1及NMOS晶体管NM-1。……例如,在第一逆变器INV1-6中反相连接有PMOS晶体管PM-6及NMOS晶体管NM-6。例如,在第二逆变器INV2-7中反相连接有PMOS晶体管PM-7及NMOS晶体管NM-7。……例如,在第二逆变器INV1-10中反相连接有PMOS晶体管PM-10及NMOS晶体管NM-10。
[0060]在图10所示的构成中,放大器1052在进行放大动作时,使多对第一开关SWP1-1、SffNl-1~SWP1-6、SWN1_6的各对中 的双方均接通。
[0061]相对于此,DA转换器1053根据由控制端子接受的偏移修正数据,使多对第二开关SWP2-7、SWN2-7~SWP2-10、SWN2-10的各对中的一方接通。即,第一 DA转换器1054根据由第一控制端子CTl接受的第一偏移修正数据0FD1,使成对的第二开关SWP2-7、SWN2-7的一方接通,并使成对的第二开关SWP2-8、SWN2-8的一方接通。第二 DA转换器1055根据由第二控制端子CT2接受的第二偏移修正数据0FD2,使成对的第二开关SWP2-9、SWN2-9的一方接通,并使成对的第二开关SWP2-10、SWN2-10的一方接通。在图10中例示了 DA转换器 1053 使开关 SWN2-7、SWP2-8、SWN2-9、SWP2-10 接通、并使开关 SWP2-7、SWN2-8、SWP2-9、SWN2-10断开的情况。
[0062]相应于此,在DA转换器1053中,根据由控制端子接受的偏移修正数据,各第二逆变器INV2-7~INV2-10中的PMOS晶体管PM及NMOS晶体管匪的一方被激活而另一方不被激活。在图10中,用虚线表示不激活的状态。激活了的晶体管作为电流源进行动作,将所产生的电流作为偏移修正信号而向放大器1052供给。此时,例如在第一输出端子OTl侦Ij,如果PMOS晶体管PM被激活,则受到P侧电源(例如VDD)的影响而电流值增加,如果NMOS晶体管匪被激活,则受到N侧电源(例如GND)的影响而电流值减少。即,以对应于与偏移修正数据(数字信号)相应的多对第二开关的0N/0FF状态的方式,各第二逆变器INV2-7~INV2-10中的PMOS晶体管PM及NMOS晶体管匪被激活/不激活,在该状态下进行D/A转换,并将D/A转换结果(例如电流)作为偏移修正信号(模拟信号)而从DA转换器输出。
[0063]例如,在图10所示的情况下,在第一 DA转换器1054中,根据第一偏移修正数据OFDI,将NMOS晶体管NM-7产生的电流和PMOS晶体管PM-8产生的电流相加,并将相加而得到的电流作为第一偏移修正信号0FS1(参照图9)而从输出节点1053bl向放大器1052的第一输入节点1052al供给。此外,在第二 DA转换器1055中,根据第二偏移修正数据0FD2,将NMOS晶体管NM-9产生的电流和PMOS晶体管PM-10产生的电流相加,并将相加而得到的电流作为第二偏移修正信号0FS2(参照图9)而从输出节点1053b2向放大器1052的第二输入节点1052a2供给。
[0064]此时,作为电流源进行动作的晶体管,实际上例如如图11所示,是并联多个晶体管而构成的,因此产生与各个晶体管的特性差异相应的噪声。即,即使在设计成在第一逆变器INVl-1~INV1-6中的PMOS晶体管PM-1~PM-6与第二逆变器INV2-7~INV2-10中的PMOS晶体管PM-7~PM-10之间使用相同特性(例如栅极宽度及栅极长度相同)的晶体管的情况下,实际的特性也会具有差异的倾向,有可能产生与该特性差异相应的噪声。同样地,即使在设计成在第一逆变器INVl-1~INV1-6中的NMOS晶体管NM-1~NM-6与第二逆变器INV2-7~INV2-10中的匪OS晶体管NM-7~NM-10之间使用相同特性(例如栅极宽度及栅极长度相同)的晶体管的情况下,实际的特性也会具有差异的倾向,有可能产生与该特性差异相应的噪声。由此,在向放大器1052的输入侧供给的偏移修正信号0FS1、0FS2中,除了有助于偏移修正的成分以外,还包含噪声成分。
[0065]因而,在放大器1052将第一偏移修正信号OFSl及第二偏移修正信号0FS2与差动信号一起进行放大时,除了消除放大器1052的偏移的成分以外、噪声成分也被放大,从第一输出端子OTl及第二输出端子0T2作为混频器105的输出而输出的信号,成为包含噪声成分被放大了的成分的信号,有SN比恶化的倾向。
[0066]所以,本发明人对提高SN比的情况进行了研究。该研究的结果是产生如下的想法:如图12所示,将DA转换器1053i的输出节点1053bl1、1053b2i的连接目的地,从放大器1052的输入端子IT1、IT2及输入节点1052al、1052a2之间(参照图9)变更为放大器1052的输出节点1052bl、1052b2及输出端子0T1、0T2之间。图12是表示包含基本方式的变形例的DA转换器1053i的混频器105i的构成的图。以下,以与包含基本方式的DA转换器1053的混频器105 (参照图9~图11)不同的部分为中心进行说明。
[0067]在混频器105i中,如图12所示,由DA转换器1053i和放大器1052共用输出端子0T1、0T2。即,第一 DA转换器1054i和放大器1052共用输出端子0T1。第二 DA转换器1055?和放大器1052共用输出端子0T2。
[0068]具体地,将图10所示的构成变更为图13所示的构成。在图13所示的构成中,DA转换器1053i的D/A转换部DAUi中的多个第二逆变器INV2-7~INV2-10,彼此并联在偏置端子BT1、BT2及放大器1052的输出端子0T1、0T2之间。
[0069]更具体地,第一 DA转换器1054i的第一 D/A转换部DAUli中的多个第二逆变器INV2-7、INV2-8彼此并联在第一偏置端子BTl及输出节点1053bli之间。输出节点1053bli连接在放大器1052的第一输出节点1052bl及第一输出端子OTl之间。第二 DA转换器1055?的第二 D/A转换部DAU2i中的多个第二逆变器INV2-9、INV2-10彼此并联在第二偏置端子BT2及输出节点1053b2i之间。输出节点1053b2i连接在放大器1052的第二输出节点1052b2及第二输出端子0T2之间。
[0070]在图13所示的构成中,例如在图13所示的情况下,在第一 DA转换器1054i中,根据第一偏移修正数据OFDlJf NMOS晶体管NM-7产生的电流和PMOS晶体管PM-8产生的电流相加,并将相加而得到的电流作为第一偏移修正信号OFSlU参照图12)而从输出节点1053bli向放大器1052的输出端子OTl供给。此外,在第二DA转换器1055i中,根据第二偏移修正数据0FD2,将NMOS晶体管NM-9产生的电流和PMOS晶体管PM-10产生的电流相加,并将相加而得到的电流作为第二偏移修正信号0FS2i(参照图12)而从输出节点1053b2i向放大器1052的输出端子0T2供给。
[0071]由此,放大器1052放大差动信号,将第一偏移修正信号OFSli及第二偏移修正信号0FS2i分别与该放大后的信号相加,并作为混频器105的输出而分别从第一输出端子OTl及第二输出端子0T2输出。此时,放大器1052不放大第一偏移修正信号OFSli及第二偏移修正信号0FS2i,因此还能够抑制第一偏移修正信号OFSli及第二偏移修正信号0FS2i中包含的噪声成分被放大。即,根据图12及图13所示的构成,与图9及图10所示的构成相比,能够降低作为混频器105的输出而从第一输出端子OTl及第二输出端子0T2输出的信号中包含的噪声成分,能够提高SN比。
[0072]相对于此,本发明人对进一步提高SN比的情况进行了研究。该研究的结果是产生如下的想法:如图1所示,在混频器105 j中,还将偏移修正用的DA转换器1053 j (第一 DA转换器1054j、第二 DA转换器1055j)兼用为差动信号的放大用。图1是表不包含第一实施方式的DA转换器1053 j的混频器105 j的构成的图。以下,以与包含基本方式的DA转换器1053的混频器105 (参照图9?图11)及包含基本方式的变形例的DA转换器1053i的混频器105i(参照图12、图13)不同的部分为中心进行说明。
[0073]在混频器105j中,如图1所示,除了由DA转换器1053j和放大器1052共用输出端子0T1、0T2以外,还共用输入端子IT1、IT2。即,第一 DA转换器1054j和放大器1052共用输出端子OTl,并且共用输入端子ITl。第二 DA转换器1054j和放大器1052共用输出端子0T2,并且共用输入端子IT2。
[0074]具体地,将图13所示的构成变更为图2所示的构成。在图2所示的构成中,DA转换器1053 j的D/Α转换部DAUj中的多个第二逆变器INV2-7?INV2-10彼此并联在放大器1052的输入端子IT1、IT2及输出端子0T1、0T2之间。
[0075]更具体地,第一 DA转换器1054j的第一 D/A转换部DAUl j中的多个第二逆变器INV2-7、INV2-8彼此并联在输入节点1053alj及输出节点1053blj之间。输入节点1053alj连接在放大器1052的第一输入节点1052al及第一输入端子ITl。输出节点1053bli连接到放大器1052的第一输出节点1052bl及第一输出端子OTl之间。第二 DA转换器1055 j的第二 D/Α转换部DAU2j中的多个第二逆变器INV2-9、INV2-10彼此并联在输入节点1053a2j及输出节点1053b2j之间。输入节点1053a2j连接到放大器1052的第二输入节点1052a2及第二输入端子IT2。输出节点1053b2i连接在放大器1052的第二输出节点1052b2及第二输出端子0T2之间。
[0076]在图2所示的构成中,例如在图2所示的情况下,在第一 DA转换器1054 j中,根据第一偏移修正数据OFDl,将NMOS晶体管NM-7产生的电流和NMOS晶体管NM-8产生的电流相力口,并将相加而得到的电流作为第一偏移修正信号OFSlj (参照图1)而从输出节点1053blj向放大器1052的输出端子OTl供给。此外,在第二 DA转换器1055 j中,根据第二偏移修正数据0FD2,将NMOS晶体管NM-9产生的电流和NMOS晶体管NM-10产生的电流相加,并将相加而得到的电流作为第二偏移修正信号0FS2j(参照图1)而从输出节点1053b2j向放大器1052的输出端子0T2供给。
[0077]或者,例如在图3所示的情况下,在第一 DA转换器1054j中,根据第一偏移修正数据0FD1’,将PMOS晶体管PM-7产生的电流和PMOS晶体管PM-8产生的电流将相加,并将相加而得到的电流作为第一偏移修正信号OFSlj’(参照图1)而从输出节点1053blj向放大器1052的输出端子OTl供给。此外,在第二 DA转换器1055j中,根据第二偏移修正数据0FD2’,将PMOS晶体管PM-9产生的电流和PMOS晶体管PM-10产生的电流相加,并将相加而得到的电流作为第二偏移修正信号0FS2j’(参照图1)而从输出节点1053b2j向放大器1052的输出端子0T2供给。
[0078]当将图2所示的情况和图3所示的情况相比较时,在图2所示的情况下,两个NMOS晶体管NM-7、NM-8被激活而在使输出端子OTl的电压下降的方向上生成第一偏移修正信号OFSlj,相对于此,在图3所示的情况下,两个PMOS晶体管PM-7、PM-8被激活而在使输出端子OTl的电压上升的方向上生成第一偏移修正信号OFSlj’。即,可以认为,图3所示的第一偏移修正数据0FD1’为比图2所示的第一偏移修正数据OFDl大的位值,相应于此,图3所不的第一偏移修正信号OFSlj’成为比图2所不的第一偏移修正信号OFSlj大的模拟值(电流值)。同样地,可以认为,图3所示的第二偏移修正数据0FD2’为比图2所示的第二偏移修正数据0FD2小的位值(负值),相应于此,图3所示的第二偏移修正信号0FS2j’成为比图2所示的第二偏移修正信号0FS2j大的模拟值(电流值)。
[0079]或者,例如在图4所示的情况下,在第一 DA转换器1054j中,根据第一偏移修正数据OFD1”,将PMOS晶体管PM-7产生的电流和NMOS晶体管NM-8产生的电流相加,并将相加而得到的电流作为第一偏移修正信号OFSlj”(参照图1)而从输出节点1053blj向放大器1052的输出端子OTl供给。此外,在第二DA转换器1055 j中,根据第二偏移修正数据0FD2”,将PMOS晶体管PM-9产生的电流和NMOS晶体管NM-10产生的电流相加,并将相加而得到的电流作为第二偏移修正信号0FS2j”(参照图1)而从输出节点1053b2j向放大器1052的输出端子0T2供给。
[0080]当将图2所示的情况和图4所示的情况相比较时,在图2所示的情况下,两个NMOS晶体管NM-7、NM-8被激活而在使输出端子OTl的电压下降的方向上生成第一偏移修正信号OFSl j,相对于此,在图4所示的情况下,一个PMOS晶体管PM-7及一个NMOS晶体管NM-8被激活,PM-7和NM-8的电流彼此抵消,而输出端子OTl的电压几乎不变化,生成振幅非常小的第一偏移修正信号OFSlj”。即,可以认为,图4所示的第一偏移修正数据0FD1”为比图2所示的第一偏移修正数据OFDl (负值)大的位值,相应于此,图4所示的第一偏移修正信号OFSlj”成为比图2所示的第一偏移修正信号OFSlj大的模拟值(电流值)。同样地,可以认为,图4所示的第二偏移修正数据0FD2”为比图2所示的第二偏移修正数据0FD2小的位值,相应于此,图4所示的第二偏移修正信号0FS2j”成为比图2所示的第二偏移修正信号0FS2J小的模拟值(电流值)。
[0081]此外,当将图3所示的情况和图4所示的情况相比较时,在图3所示的情况下,两个PMOS晶体管PM-7、PM-8被激活而以比较大的电流值生成第一偏移修正信号OFSljJ^f于此,在图4所示的情况下,一个PMOS晶体管PM-7及一个NMOS晶体管NM-8被激活而以相对小的电流值生成第一偏移修正信号OFSlj”。即,可以认为,图4所不的第一偏移修正数据0FD1”为比图3所示的第一偏移修正数据0FD1’小的位值,相应于此,图4所示的第一偏移修正信号OFSlj”成为比图3所示的第一偏移修正信号OFSlj’小的模拟值(电流值)。同样地,可以认为,图4所示的第二偏移修正数据0FD2”为比图3所示的第二偏移修正数据0FD2’大的位值,相应于此,认为图4所示的第二偏移修正信号0FS2j”成为比图3所示的第二偏移修正信号0FS2j’ (负值)大的模拟值(电流值)。
[0082]换言之,图4所示的情况,相当于生成图2所示的情况和图3所示的情况的中间值(中点)的情况。
[0083]接着,使用图5A、图5B对放大器1052及DA转换器1053 j中的单位单元的更具体的构成进行说明。图5A是表示放大器1052中的单位单元的图。图5B是表示DA转换器1053j中的单位单元的图。
[0084]如上述那样,放大器1052能够通过将包括第一逆变器INVl和将第一逆变器INVl连接到P侧电源及N侧电源的一对第一开关SWPl、SffNl的单位单元UCl、以均等的数量展开到第一输入端子ITl侧及第一输入端子IT2侧来构成。例如,在图2中,例示了在第一输入端子ITl侧及第一输入端子IT2侧分别各展开了三个单位单元UCl的情况下的构成。
[0085]在该单位单元UCl中,例如如图5A所示,第一逆变器INVl的P侧端经由PMOS晶体管PM3及PMOS晶体管PM2而连接到电源电位VDD (P侧电源)。PMOS晶体管PM3作为用于使第一逆变器INVl稳定动作的辅助的电流源而起作用,产生与向栅极供给的控制信号LNABIAS相应的电流。PMOS晶体管PM2作为P侧的第一开关SWPl而起作用,在向栅极供给了有效电平的控制信号Ρ0_Ν时接通而将第一逆变器INVl的P侧端连接到电源电位VDD,在向栅极供给了非有效电平的控制信号Ρ0_Ν时断开而将第一逆变器INVl的P侧端从电源电位VDD电气地截断。
[0086]第一逆变器INVl的N侧端经由NMOS晶体管匪2而连接到接地电位GND (N侧电源)。NMOS晶体管匪2作为N侧的第一开关SWNl而起作用,在向栅极供给了有效电平的控制信号PO时接通而将第一逆变器INVl的N侧端连接到接地电位GND,在向栅极供给了非有效电平的控制信号PO时断开而将第一逆变器INVl的N侧端从接地电位GND电气地截断。
[0087]此处,控制信号Ρ0_Ν成为使控制信号PO逻辑反演了的信号。此时,控制信号P0_N为低有效的信号,控制信号PO为高有效的信号,因此控制信号Ρ0_Ν和控制信号PO同时成为有效电平。即,在放大器1052动作时,控制信号Ρ0_Ν和控制信号PO同时成为有效电平,一对第一开关SWPl、SffNl双方均接通。
[0088]此外,如上述那样,DA转换器1053 j能够通过将包括第二逆变器INV2和将第二逆变器INV2连接到P侧电源及N侧电源的一对第二开关SWP2、SWN2的单位单元UC2、以均等的数量展开到第一输入端子ITl侧(第一 DA转换器1054侧)及第二输入端子IT2侧(第二 DA转换器1055侧)来构成。例如在图2中,例示了在第一输入端子ITl侧(第一 DA转换器1054侧)及第二输入端子IT2侧(第二 DA转换器1055侧)分别各展开了 2个单位单元UCl的情况下的构成。
[0089]在该单位单元UC2中,例如如图5B所示,第二逆变器INV2的P侧端经由PMOS晶体管PM3及PMOS晶体管PM2a而连接到电源电位VDD (P侧电源)。PMOS晶体管PM3作为用于使第二逆变器INV2稳定动作的辅助的电流源而起作用,产生与向栅极供给的控制信号LNABIAS相应的电流。PMOS晶体管PM2a作为P侧的第二开关SWP2而起作用。PMOS晶体管PM2a在向栅极供给了有效电平的控制信号D时接通而将第二逆变器INV2的P侧端连接到电源电位VDD,由此使第二逆变器INV2中的PMOS晶体管PM激活。PMOS晶体管PM2a在向栅极供给了非有效电平的控制信号D时断开而将第二逆变器INV2的P侧端从电源电位VDD电气地截断,由此不使第二逆变器INV2中的PMOS晶体管PM激活。
[0090]第二逆变器INV2的N侧端经由NMOS晶体管匪2a而连接到接地电位GND (N侧电源)。NMOS晶体管匪2a作为N侧的第二开关SWN2而起作用。NMOS晶体管匪2a在向栅极供给了有效电平的控制信号D时接通而将第二逆变器INV2的N侧端连接到接地电位GND,由此使第二逆变器INV2中的NMOS晶体管匪激活。NMOS晶体管匪2a在向栅极供给了非有效电平的控制信号D时断开而使第二逆变器INV2的N侧端从接地电位GND电气地截断,由此不使第二逆变器INV2中的NMOS晶体管匪激活。
[0091]此处,控制信号D为第一偏移修正信号OFDl或第二偏移修正信号0FD2的一部分的位数据,向PMOS晶体管PM2a的栅极和NMOS晶体管匪2a的栅极均供给。控制信号D在从PMOS晶体管PM2a观察的情况下为低有效的信号,并且在从NMOS晶体管匪2a观察的情况下为高有效的信号,因此根据控制信号D,PMOS晶体管PM2a和NMOS晶体管匪2a互补地接通。即,在DA转换器1053j将低电平的位数据(即控制信号D)进行D/A转换时,一对第二开关SWP2、SWN2中的第二开关SWP2接通、同时第二开关SWN2断开。在DA转换器1053 j将高电平的控制信号D进行D/A转换时,一对第二开关SWP2、SWN2中的第二开关SWN2接通、同时第二开关SWP2断开。如以上那样,在第一实施方式中,除了由DA转换器1053 j和放大器1052共用输出端子0T1、0T2以外,还共用输入端子IT1、IT2。由此,DA转换器1053j的D/A转换部DAUj为,在将由控制端子CT1、CT2接受的偏移修正数据进行D/A转换而生成偏移修正信号的同时,将由输入端子IT1、IT2接受的信号放大,将所生成的偏移修正信号与所放大的信号相加而向输出端子0T1、0T2供给。S卩,DA转换器1053 j能够兼有将偏移修正数据D/A转换而生成偏移修正信号的功能和将差动信号放大的功能。由此,除了能够抑制第一偏移修正信号OFSli及第二偏移修正信号0FS2i中包含的噪声成分被放大以外,还能够使从第一输出端子OTl及第二输出端子0T2作为混频器105的输出而输出的信号中包含的有效信号成分增加。即,根据第一实施方式,与图12及图13所示的构成相比,能够使从第一输出端子OTl及第二输出端子0T2作为混频器105的输出而输出的信号中包含的有效信号成分选择性地增加,并能够进一步提高SN比。
[0092]此外,在第一实施方式中,放大器1052为差动放大器,修正第一 DA转换器1054j的第一直流偏移,并修正第二 DA转换器1055j的第二直流偏移。由此,能够通过与放大器1052相应的差动构成来实现DA转换器1053j。
[0093]具体地,由第一 DA转换器1054j和放大器1052共用第一输出端子0T1,并共用第一输入端子ITl。由此,第一 DA转换器1054 j的第一 D/A转换部DAUlj在将由第一控制端子CTl接受的第一偏移修正数据OFDl进行D/A转换而生成第一偏移修正信号OFSlj的同时,将由第一输入端子ITl接受的第一信号放大,将所生成的第一偏移修正信号OFSl j与所放大的第一信号相加而向第一输出端子OTl供给。即,第一 DA转换器1054j能够兼有将第一偏移修正数据OFDl进行D/A转换而生成第一偏移修正信号OFSlj的功能和将差动信号中的第一信号放大的功能。
[0094]此外,由第二 DA转换器1055j和放大器1052共用第二输出端子0T2,并共用第二输入端子IT2。由此,第二 DA转换器1055 j的第二 D/A转换部DAU2j在将由第二控制端子CT2接受的第二偏移修正数据0FD2进行D/A转换而生成第二偏移修正信号0FS2j的同时,将由第二输入端子IT2接受的第二信号放大,将所生成的第二偏移修正信号0FS2j与所放大的第二信号相加而向第二输出端子0T2供给。即,第二 DA转换器1055 j能够兼有将第二偏移修正数据OFD2进行D/A转换而生成第二偏移修正信号OFS2j的功能和将差动信号中的第二信号放大的功能。
[0095]此外,在第一实施方式中,由DA转换器1053 j和放大器1052共用的输入端子IT1、IT2,接受从将射频信号转换为基带信号或中频的变频电路1051输出的信号。此时,在从变频电路1051输出的信号中,有时例如包含几百mV的干扰波振幅成分。即使在这种情况下,根据第一实施方式,也能够提高混频器105的输出的SN比,因此能够得到容易将有效信号成分选择性地取出的信号。
[0096]此外,在第一实施方式中,放大器1052具有多个第一逆变器INVl-1?INV1-6和将多个第一逆变器INVl-1?INV1-6连接到P侧电源及N侧电源的多对第一开关SWP1-1、SffNl-1?SWP1-6、SWN1_6。此外,DA转换器1053 j具有多个第二逆变器INV2-7?INV2-10和将多个第二逆变器INV2-7?INV2-10连接到P侧电源及N侧电源的多对第二开关SWP2-7、SWN2-7?SWP2-10、SWN2-10。由此,能够使放大器1052中的单位单元UCl和DA转换器1053 j中的单位单元UC2类似,例如能够通过将单位单元UCl中的控制信号Ρ0_Ν&控制信号PO的控制线置换为控制信号D的控制线、由此设计为单位单元UC2,能够缩短DA转换器1053 j及放大器1052的设计期间。
[0097]此外,在第一实施方式中,放大器1052使多对第一开关SWP1-1、SWN1-1?SWP1-6、SWN1-6的各对中的双方均接通,DA转换器根据由控制端子CTl、CT2接受的偏移修正数据0FD1、0FD2,来使多对第二开关SWP2-7、SWN2-7?SWP2-10、SWN2-10的各对中的一方接通。由此,能够在放大器1052和DA转换器1053 j中采用类似的单位单元UCUUC2,并且能够实现与各自的功能相应的适当的动作。
[0098]另外,在图5B所不的构成中,控制信号D也可以是使第一偏移修正信号OFDl或第二偏移修正信号0FD2的一部分的位数据逻辑反演了的信号。在这种情况下,在DA转换器1053j将低电平的位数据(即、使控制信号D逻辑反演了的位数据)进行D/A转换时,将一对第二开关SWP2、SWN2中的第二开关SWN2接通、同时将第二开关SWP2断开。在DA转换器1053j将高电平的位数据(即、使控制信号D逻辑反演了的位数据)进行D/A转换时,将一对第二开关SWP2、SWN2中的第二开关SWP2接通、同时将第二开关SWN2断开。
[0099](第二实施方式)
[0100]接着,使用图6对第二实施方式的DA转换器1053k进行说明。图6是表示DA转换器1053k的构成的图。以下,以与第一实施方式不同的点为中心进行说明。
[0101]在第一实施方式中,使用DA转换器1053 j中的各单位单元来进行偏移修正数据的D/A转换,但在第二实施方式中,通过从DA转换器1053k的多个单位单元中以二进制进行加权而选择单位单元,由此实现能够D/A转换的值的范围的扩大。
[0102]具体地,如图6所示,DA转换器1053j中的D/A转换部DAUk具有多个单位单元UC2-1?UC2-35。即,第一 DA转换器1054k为,作为能够根据第一偏移修正数据OFDlk来选择的单位,而具有I个单位单元UC2-1、2个单位单元UC2-2、UC2_3、4个单位单元UC2-4?UC2-7、8个单位单元UC2-8?UC2-15。第二 DA转换器1055k为,作为能够根据第二偏移修正数据0FD2k来选择的单位,而具有I个单位单元UC2-21、2个单位单元UC2_22、UC2_23、4个单位单元UC2-24?UC2-27、8个单位单元UC2-28?UC2-35。[0103]另外,各单位单元UC2-1?UC2-35内的构成,与第一实施方式中的图5B所示的构成同样。此外,虽然未图示,但由DA转换器1053k和放大器1052共用输出端子ΟΤΙ、0T2、并且共用输入端子IT1、IT2这一点,也与第一实施方式同样。
[0104]在第一实施方式中,例如,在图2所示的构成的情况下,在第一输入端子ITl侧(第一 DA转换器1054j侧)及第二输入端子IT2侧(第二 DA转换器1055 j侧)分别各设置有2个单位单元UCl。因此,例如在第一输入端子ITl侧,例如根据2位的第一偏移修正数据 OFDl 的值“11”、“10”、“01”、“00”,激活的晶体管的组合为(PM,PM)、(PM,NM)、(NM,PM)、(匪,NM)这四种,因此可以认为能够取得的模拟值的电平成为四种。
[0105]相对于此,在第二实施方式中,如图6所不,例如,在第一输入端子ITl侧(第一DA转换器1054k侧),作为能够根据第一偏移修正数据OFDlk来选择的单位,而设置有I个单位单元UC2-1、2个单位单元UC2-2、UC2-3、4个单位单元UC2-4?UC2_7、8个单位单元UC2-8?UC2-15。S卩,第一 DA转换器1054k为,例如能够在根据由控制端子CTlk接受的4位的第一偏移修正数据OFDlk的各位值以二进制进行加权而改变单位单元的个数的同时、控制单位单元。同样地,第二 DA转换器1055k为,例如能够在根据由控制端子CT2k接受的4位的第一偏移修正数据0FD2k的各位值以二进制进行加权而选择单位单元的同时、控制单位单元。
[0106]例如,在第一偏移修正数据OFDlk为“0000”的情况下,作为NMOS晶体管匪(参照图5B)用不选择单位单元,而作为PMOS晶体管PM(参照图5B)用选择I个单位单元UC2_1、2个单位单元UC2-2、UC2-3、4个单位单元UC2-4?UC2-7、及8个单位单元UC2-8?UC2-15,并使所选择的15个单位单元UC2-1?UC2-15中的PMOS晶体管PM激活。
[0107]例如,在第一偏移修正数据OFDlk为“0001”的情况下,选择I个单位单元UC2-1,使所选择的I个单位单元UC2-1中的NMOS晶体管匪(参照图5B)激活,并且选择2个单位单元UC2-2、UC2-3、4个单位单元UC2-4?UC2-7、及8个单位单元UC2-8?UC2-15,使所选择的14个单位单元UC2-2?UC2-15中的PMOS晶体管PM(参照图5B)激活。
[0108]例如,在第一偏移修正数据OFDlk为“0010”的情况下,选择2个单位单元UC2-2、UC2-3,使所选择的2个单位单元UC2-2、UC2-3中的NMOS晶体管匪(参照图5B)激活,并且选择I个单位单元UC2-1、4个单位单元UC2-4?UC2-7、及8个单位单元UC2-8?UC2-15,使所选择的13个单位单元UC2-l、UC2-4?UC2-15中的PMOS晶体管PM(参照图5B)激活。
[0109]例如,在第一偏移修正数据OFDlk为“0011”的情况下,选择I个单位单元UC2-1及2个单位单元UC2-2、UC2-3,使所选择的3个单位单元UC2-1?UC2-3中的NMOS晶体管匪(参照图5B)激活,并且选择4个单位单元UC2-4?UC2-7及8个单位单元UC2-8?UC2-15,使所选择的12个单位单元UC2-4?UC2-15中的PMOS晶体管PM(参照图5B)激活。
[0110]例如,在第一偏移修正数据OFDlk为“1111”的情况下,作为PMOS晶体管PM(参照图5B)用不选择单位单元,而作为NMOS晶体管匪(参照图5B)用选择I个单位单元UC2_1、2个单位单元UC2-2、UC2-3、4个单位单元UC2-4?UC2-7、及8个单位单元UC2-8?UC2-15,使所选择的15个单位单元UC2-1?UC2-15中的NMOS晶体管PM激活。
[0111]如以上那样,在第二实施方式中,DA转换器1053k能够在从DA转换器1053k的多个单位单元中以二进制进行加权而选择单位单元的同时、控制单位单元。由此,能够扩大能够进行D/A转换的值的范围,并能够进一步提高DA转换器1053k进行的偏移修正的精度。[0112]另外,也可以为,如图6所示,在第一控制端子CTlk及第二控制端子CT2k的前级,进一步设置第三控制端子CT3k及栅极逻辑电路GLk。也可以为,栅极逻辑电路GLk经由第三控制端子CT3k从控制部120 (参照图8)接受共通的偏移修正数据OFDk,并根据偏移修正数据OFDk来生成第一偏移修正数据OFDlk及第二偏移修正数据0FD2k而分别向第一控制端子CTlk及第二控制端子CT2k供给。此时,栅极逻辑电路GLk能够使第一偏移修正数据OFDlk及第二偏移修正数据0FD2k成为彼此对应的位值进行了逻辑反演的互补的数据。
[0113](第三实施方式)
[0114]接着,使用图7对包含第三实施方式的DA转换器1053 j的接收机IOOk进行说明。图7是表示包含应用了第三实施方式的DA转换器1053j的混频器105j的接收机100的构成的图。以下,以与第一实施方式不同的点为中心进行说明。
[0115]在第一实施方式中,偏移修正数据OFD1、0FD2预先通过实验来决定并设定到控制部120中,但在第三实施方式中,偏移修正数据0FD1、0FD2由控制部120k动态决定。
[0116]具体地,在接收机IOOk中,控制部120k从OFDM解调部109接受被复原的数据。控制部120k根据所复原的数据,来推定从混频器105j中的放大器1052及DA转换器1053j(参照图1)输出的信号的电平。此后,控制部120k根据所推定的信号的电平,来决定偏移修正数据0FD1、0FD2并向混频器105 j中的DA转换器1053 j供给。
[0117]更具体地,控制部120k具有存储部120kl、推定部120k2及决定部120k3。存储部120kl存储有偏移相关信息。偏移相关信息为表示从放大器1052及DA转换器1053 j输出的信号的电平与放大器1052的偏移之间的相关关系的信息,例如,预先通过实验来取得并存放在存储部120kl中。
[0118]推定部120k2从OFDM解调部109接受被复原的数据。在推定部120k2中,例如预先设定有表示低通滤波器106、增益可变放大器107、AD转换器108及OFDM解调部109的特性的特性参数。推定部120k2根据所复原的数据和特性参数,来推定从混频器105j中的放大器1052及DA转换器1053j(参照图1)输出的信号的电平。推定部120k2将所推定的信号的电平向决定部120k3供给。
[0119]决定部120k3从推定部120k2接受所推定的信号的电平。决定部120k3访问存储部120kl而取得偏移相关信息。决定部120k3根据所推定的信号的电平和偏移相关信息来决定偏移修正数据0FD1、0FD2的值,以求出放大器1052的偏移并消除该放大器1052的偏移。决定部120k3将所决定的偏移修正数据OFDl、0FD2向混频器105 j中的DA转换器1053 j供给。
[0120]相应于此,DA转换器1053 j在将由控制部120k决定的偏移修正数据OFDl、0FD2进行D/A转换而生成偏移修正信号OFSlj、0FS2j的同时,将由输入端子ITl、IT2接受的信号放大。
[0121]如以上那样,在第三实施方式中,控制部120k根据从放大器1052及DA转换器1053J输出的信号的电平,来控制DA转换器1053j。具体地,控制部120k根据所复原的数据来推定从放大器1052及DA转换器1053 j输出的信号的电平,并根据所推定的信号的电平来决定偏移修正数据0FD1、0FD2。由此,为了与放大器1052的偏移的动态变化对应,能够以消除放大器1052的偏移的方式、动态地决定偏移修正数据0FD1、0FD2。结果,在放大器1052的偏移动态地变化的情况下,能够提高偏移修正的精度。[0122]虽然说明了本发明的几个实施方式,但是,这些实施方式是作为例子而提出的,而并非试图限定发明的范围。这些新实施方式能够以其他各种方式来实施,在不脱离发明主旨的范围内能够进行各种省略、置换和变更。这些实施方式和其变形包含在发明的范围或主旨内,并且包含在专利请求范围所记载的发明和与其均等的范围内。
【权利要求】
1.一种DA转换器,对放大器的直流偏移进行修正,其特征在于,具备: 输入端子,与上述放大器的输入节点连接; 输出端子,与上述放大器的输出节点连接; 控制端子,接受偏移修正数据;以及 D/Α转换部,在将由上述控制端子接受的偏移修正数据进行D/Α转换而生成偏移修正信号的同时,将由上述输入端子接受的信号放大,将所生成的上述偏移修正信号与所放大的上述信号相加而向上述输出端子供给。
2.如权利要求1所述的DA转换器,其特征在于, 上述放大器为差动放大器, 上述DA转换器包括: 第一 DA转换器,对上述差动放大器的第一直流偏移进行修正;以及 第二 DA转换器,对上述差动放大器的第二直流偏移进行修正。
3.如权利要求2所述的DA转换器,其特征在于, 上述差动放大器具有第一输入节点、第二输入节点、第一输出节点及第二输出节点, 上述第一 DA转换器具有: 第一输入端子,与上述放大器的第一输入节点连接; 第一输出端子,与上述放大器的第一输出节点连接; 第一控制端子,接受第一偏移修正数据;以及 第一 D/Α转换部,在将由上述第一控制端子接受的第一偏移修正数据进行D/Α转换而生成第一偏移修正信号的同时,将由上述第一输入端子接受的第一信号放大,将所生成的上述第一偏移修正信号与所放大的上述第一信号相加而向上述输出端子供给, 上述第二 DA转换器具有: 第二输入端子,与上述放大器的第二输入节点连接; 第二输出端子,与上述放大器的第二输出节点连接; 第二控制端子,接受第二偏移修正数据;以及 第二 D/Α转换部,在将由上述第二控制端子接受的第二偏移修正数据进行D/Α转换而生成第二偏移修正信号的同时,将由上述第二输入端子接受的第二信号放大,将所生成的上述第二偏移修正信号与所放大的上述第二信号相加而向上述输出端子供给。
4.如权利要求1所述的DA转换器,其特征在于, 上述输入端子接受从将射频信号转换为基带信号或中频的变频电路输出的信号。
5.如权利要求1所述的DA转换器,其特征在于, 上述放大器具有: 多个第一逆变器,彼此并联在上述输入端子及上述输出端子之间;以及 多对第一开关,将上述多个第一逆变器连接到P侧电源及N侧电源, 上述DA转换器具有: 多个第二逆变器,彼此并联在上述输入端子及上述输出端子之间;以及 多对第二开关,将上述多个第二逆变器连接到P侧电源及N侧电源。
6.如权利要求5所述的DA转换器,其特征在于, 上述放大器使上述多对第一开关的各对中的双方均接通,上述DA转换器根据由上述控制端子接受的偏移修正数据,来使上述多对第二开关的各对中的一方接通。
7.如权利要求6所述的DA转换器,其特征在于, 由上述控制端子接受的偏移修正数据的多个位与上述多对第二开关对应。
8.如权利要求7所述的DA转换器,其特征在于, 在上述多对第二开关的各自中,在对应的位为高的情况下,将上述第二逆变器连接到N侧电源,在对应的位为低的情况下,将上述第二逆变器连接到P侧电源。
9.如权利要求7所述的DA转换器,其特征在于, 在上述多对第二开关的各自中,在对应的位为高的情况下,将上述第二逆变器连接到P侧电源,在对应的位为低的情况下,将上述第二逆变器连接到N侧电源。
10.如权利要求1所述的DA转换器,其特征在于, 上述放大器具有彼此并联在上述输入端子及上述输出端子之间的多个第一单位单元, 上述多个第一单位单元分别具有: 第一逆变器,连接在上述输入端子及上述输出端子之间;以及 一对第一开关,将上述第一逆变器连接到P侧电源及N侧电源, 上述DA转换器具有彼此并联在上述输入端子及上述输出端子之间的多个第二单位单元,· 上述多个第二单位单元分别具有: 第二逆变器,连接在上述输入端子及上述输出端子之间;以及 一对第二开关,将上述第二逆变器连接到P侧电源及N侧电源。
11.如权利要求10所述的DA转换器,其特征在于, 上述放大器为差动放大器, 上述DA转换器包括: 第一 DA转换器,对上述差动放大器的第一直流偏移进行修正;以及 第二 DA转换器,对上述差动放大器的第二直流偏移进行修正, 上述第一 DA转换器及上述第二 DA转换器具有彼此相同个数的多个第二单位单元。
12.如权利要求11所述的DA转换器,其特征在于, 上述差动放大器具有第一输入节点、第二输入节点、第一输出节点及第二输出节点,上述差动放大器在上述第一输出节点侧和上述第二输出节点侧具有彼此相同个数的多个第一单位单元。
13.如权利要求10所述的DA转换器,其特征在于, 上述DA转换器,根据由上述控制端子接受的偏移修正数据来从上述多个第二单位单元中以二进制进行加权而选择第二单位单元的同时,控制第二单位单元。
14.如权利要求10所述的DA转换器,其特征在于, 上述DA转换器,根据由上述控制端子接受的偏移修正数据来从上述多个第二单位单元中以二进制进行加权而选择第二单位单元的同时,使上述多对第二开关的各对中的一方接通。
15.一种接收机,其特征在于,具备: 放大器;权利要求1所述的DA转换器,对上述放大器的直流偏移进行修正;以及 控制部,控制上述DA转换器。
16.如权利要求15所述的接收机,其特征在于, 上述控制部将偏移修正数据向上述DA转换器供给, 上述DA转换器根据所供给的上述偏移修正数据,来对上述放大器的直流偏移进行修正。
17.如权利要求15所述的接收机,其特征在于, 上述控制部根据从上述放大器及上述DA转换器输出的信号,来控制上述DA转换器。
18.如权利要求17所述的接收机,其特征在于, 上述控制部根据从上述放大器及上述DA转换器输出的信号,来决定偏移修正数据,并将所决定的偏移修正数据向上述DA转换器供给, 上述DA转换器根据所供给的上述偏移修正数据,来对上述放大器的直流偏移进行修正。
19.如权利要求18所述的接收机,其特征在于, 上述控制部具有: 存储部,存储表示从上述放大器及上述DA转换器输出的信号的电平与上述放大器的偏移之间的相关关系的偏移相关信息; 推定部,根据由上述接收机复原的数据,来推定从上述放大器及上述DA转换器输出的信号的电平;以及 决定部,根据所推定的上述信号的电平和上述偏移相关信息,来决定上述偏移修正数据的值。
20.—种DA转换器的控制方法,该DA转换器对放大器的直流偏移进行修正,并具有与上述放大器的输入节点连接的输入端子和与上述放大器的输出节点连接的输出端子,该DA转换器的控制方法的特征在于,包括: 根据从上述输出端子输出的信号来决定偏移修正数据; 将所决定的上述偏移修正数据进行D/Α转换而生成偏移修正信号的同时,将由上述输入端子接受的信号放大; 将所生成的上述偏移修正信号与所放大的上述信号相加;以及 将进行了上述相加而得到的信号向上述输出端子供给。
【文档编号】H03M1/10GK103595409SQ201310082314
【公开日】2014年2月19日 申请日期:2013年3月15日 优先权日:2012年8月13日
【发明者】山路隆文, 小笠原阳介 申请人:株式会社东芝