专利名称:基于555时基电路的晶闸管触发器的制作方法
技术领域:
本实用新型涉及一种定时器,尤其涉及一种基于555时基电路的晶闸管触发器。
背景技术:
晶闸管数字触发器是晶闸管变流技术中的关键部件,目前工业上应用的是模拟电子线路构成的晶闸管触发器。微型计算机控制技术的普遍应用,需要一种能直接与计算机并行口相连,接受触发角的数字量,去控制晶闸管导通角的装置。近年来虽有用微型计算机来完成晶闸管触发器的功能但它不能作为独立的功能部件与其他数字装置构成系统,目前的晶闸管触发器存在着调试不方便和容易受到环境温度影响的问题。
实用新型内容本实用新型的目的就在于为了解决上述问题而提供一种结构简单、调试方便、不易受环境温度影响的基于555时基电路的晶闸管触发器。本实用新型通过以下技术方案来实现上述目的:本实用新型基于555时基电路的晶闸管触发器,包括时基电路、第一三极管、第二三极管、第一电容、第二电容、第三电容、第一电阻、第二电阻、第三电阻、第四电阻、第五电阻、第六电阻和第七电阻,所述时基电路的放电端分别与所述第一电阻的第一端和所述第二电阻的第一端连接,所述时基电路的高触发端分别与所述第二电阻的第二端、所述时基电路的低触发端、 和所述第一电容的第一端连接,所述时基电路的电源端分别与所述第一电阻的第二端、所述时基电路的清零端、所述第一三极管的发射极和所述第二三极管的发射极连接,所述第二三极管的发射极为第一电压输入端,所述时基电路的电压控制端与所述第五电阻的第一端连接,所述时基电路的接地端分别与所述第一电容的第二端、所述第六电阻的第一端和所述第七电阻的第一端连接后接地,所述第五电阻的第二端分别与所述第一二极管的负极和所述第二二极管的负极连接,所述第一二极管的正极分别与所述第二电容的第一端、所述第三电阻的第一端和所述第二三极管的基极连接,所述第二电容的第二端为第二电压输入端,所述第二二极管的正极分别与所述第三电容的第一端、所述第四电阻的第一端和所述第一三极管的基极连接,所述第三电容的第二端为第三电压输入端,所述第三电阻的第二端分别与所述第一三极管的集电极和所述第六电阻的第二端连接,所述第四电阻的第二端分别与所述第二三极管的集电极和所述第七电阻的第二端连接。本实用新型的有益效果在于:本实用新型基于555时基电路的晶闸管触发器的结构简单、调试方便、不易受环 温度影响。
图1是本实用新型基于555时基电路的晶闸管触发器的电路图。
具体实施方式
以下结合附图对本实用新型作进一步说明:如图1所示,本实用新型基于555时基电路的晶闸管触发器,包括时基电路1C、第一三极管VT1、第二三极管VT2、第一电容Cl、第二电容C2、第三电容C3、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6和第七电阻R7,时基电路IC的放电端分别与第一电阻Rl的第一端和第二电阻R2的第一端连接,时基电路IC的高触发端分别与第二电阻R2的第二端、时基电路IC的低触发端、和第一电容Cl的第一端连接,时基电路IC的电源端分别与第一电阻Rl的第二端、时基电路IC的清零端、第一三极管VTl的发射极和第二三极管VT2的发射极连接,第二三极管VT2的发射极为第一电压输入端,时基电路IC的电压控制端与第五电阻R5的第一端连接,时基电路IC的接地端分别与第一电容Cl的第二端、第六电阻R6的第一端和第七电阻R7的第一端连接后接地,第五电阻R5的第二端分别与第一二极管Dl的负极和第二二极管D2的负极连接,第一二极管Dl的正极分别与第二电容C2的第一端、第三电阻R3的第一端和第二三极管VT2的基极连接,第二电容C2的第二端为第二电压输入端,第二二极管D2的正极分别与第三电容C3的第一端、第四电阻R4的第一端和第一三极管VTl的基极连接,第三电容C3的第二端为第三电压输入端,第三电阻R3的第二端分别与第一三极管VTl的集电极和第六电阻R6的第二端连接,第四电阻R4的第二端分别与第二三极管VT3的集电极和第七电阻R7的第二端连接。
权利要求1.一种基于555时基电路的晶闸管触发器,其特征在于:包括时基电路、第一三极管、第二三极管、第一电容、第二电容、第三电容、第一电阻、第二电阻、第三电阻、第四电阻、第五电阻、第六电阻和第七电阻,所述时基电路的放电端分别与所述第一电阻的第一端和所述第二电阻的第一端连接,所述时基电路的高触发端分别与所述第二电阻的第二端、所述时基电路的低触发端、和所述第一电容的第一端连接,所述时基电路的电源端分别与所述第一电阻的第二端、所述时基电路的清零端、所述第一三极管的发射极和所述第二三极管的发射极连接,所述第二三极管的发射极为第一电压输入端,所述时基电路的电压控制端与所述第五电阻的 第一端连接,所述时基电路的接地端分别与所述第一电容的第二端、所述第六电阻的第一端和所述第七电阻的第一端连接后接地,所述第五电阻的第二端分别与所述第一二极管的负极和所述第二二极管的负极连接,所述第一二极管的正极分别与所述第二电容的第一端、所述第三电阻的第一端和所述第二三极管的基极连接,所述第二电容的第二端为第二电压输入端,所述第二二极管的正极分别与所述第三电容的第一端、所述第四电阻的第一端和所述第一三极管的基极连接,所述第三电容的第二端为第三电压输入端,所述第三电阻的第二端分别与所述第一三极管的集电极和所述第六电阻的第二端连接,所述第四电阻的第二端分别与所述第二三极管的集电极和所述第七电阻的第二端连接。
专利摘要本实用新型公开了一种基于555时基电路的晶闸管触发器,包括时基电路、第一三极管、第二三极管、第一电容、第二电容、第三电容、第一电阻、第二电阻、第三电阻、第四电阻、第五电阻、第六电阻和第七电阻,所述时基电路的放电端分别与所述第一电阻的第一端和所述第二电阻的第一端连接,所述时基电路的高触发端分别与所述第二电阻的第二端、所述时基电路的低触发端、和所述第一电容的第一端连接,所述时基电路的电源端分别与所述第一电阻的第二端、所述时基电路的清零端、所述第一三极管的发射极和所述第二三极管的发射极连接,本实用新型基于555时基电路的晶闸管触发器的结构简单、调试方便、不易受环境温度影响。
文档编号H03K17/28GK203166854SQ201320182318
公开日2013年8月28日 申请日期2013年4月12日 优先权日2013年4月12日
发明者刘立峰, 芮立国 申请人:成都瑞途电子有限公司