多相数字降采样滤波器的制造方法
【专利摘要】本实用新型涉及一种多相数字降采样滤波器,状滤波器的输入端连接有倍数降采样率控制器,输出端连接加法器;所述下一组级联积分梳状滤波器上的倍数降采样率控制器与上一组级联积分梳状滤波器上的倍数降采样控制器之间设置有延迟器。这种多相数字采样滤波器可以将多组相同阶数较低的级联积分梳状滤波器结合到多相滤波器整体中,实现接近于高阶级联积分梳状滤波器效果。
【专利说明】多相数字降采样滤波器
【技术领域】
[0001]本实用新型涉及一种滤波器,尤其涉及一种多相数字降采样滤波器。
【背景技术】
[0002]级联积分梳状(CIC)数字滤波器广泛的在降采样滤波器中使用。CIC滤波器的主要特点是,仅利用加法器、减法器和寄存器(无需乘法器),因此占用资源少、实现简单且速度高。在现有的Cic滤波器中,往下的箭头表明是降低采样率。CIC滤波器的主要参数是阶数L和降采样率M,M表示降低采样率M倍,但是该滤波器主要的性能参数为通带最大衰减,阻带最小衰减等。一般阶数越高,滤波越强,阻带的最小衰减越小。
[0003]同样的传递函数或者滤波器性能,可以用多相滤波器实现,多相滤波器可以将滤波的绝大部分计算工作放到降低采样率后的较低的时钟频率域,从而提升工作速度。工作在高采样频率的部分只有一串触发器。但是该多相滤波器主要缺点是,取消了反馈的积分部分,导致系统复杂度上升,而且需要使用到多个乘法器,和只使用加法器的级联积分梳状CIC滤波器比,芯片面积大大增加。
【发明内容】
[0004]本实用新型所要解决的技术问题是,提供一种能够将多组相同阶数较低的级联积分梳状滤波器结合到多相滤波器整体中,实现接近于高阶级联积分梳状滤波器效果的多相数字降采样滤波器。
[0005]为了解决上述技术问题,本实用新型是通过以下技术方案实现的:一种多相数字降采样滤波器,状滤波器的输入端连接有倍数降采样率控制器,输出端连接加法器;所述下一组级联积分梳状滤波器上的倍数降采样率控制器与上一组级联积分梳状滤波器上的倍数降采样控制器之间设置有延迟器。
[0006]优选的,所述级联积分梳状滤波器由多组依次串联的积分器和梳子器构成,其中相邻的积分器和梳子器之间设置有倍数降采样控制器。
[0007]优选的,所述积分器和梳子器均由加法器和延迟器构成,积分器中的延迟器输入端连接加法器的输出端,延迟器输出端连接加法器输入端;梳子器中的延迟器输入端和输出端均连接加法器的输入端。
[0008]与现有技术相比,本实用新型的有益之处是:这种多相数字采样滤波器可以将多组相同阶数较低的级联积分梳状滤波器结合到多相滤波器整体中,实现接近于高阶级联积分梳状滤波器效果。
[0009]【专利附图】
【附图说明】:
[0010]下面结合附图对本实用新型进一步说明。
[0011]图1是本实用新型多相数字降采样滤波器结构示意图。
[0012]图中:1、级联积分梳状滤波器;2、积分器;3、降采样率控制器;4、梳子器;5、延迟器;6、加法器。[0013]【具体实施方式】:
[0014]下面结合附图及【具体实施方式】对本实用新型进行详细描述:
[0015]图1所示一种多相数字降采样滤波器,由多组上下并列设置的级联积分梳状滤波器I组成;所述级联积分梳状滤波器I由多组依次串联的积分器3和梳子器4构成,其中相邻的积分器3和梳子器4之间设置有倍数降采样控制器;所述积分器3和梳子器4均由加法器和延迟器构成,积分器3中的延迟器输入端连接加法器的输出端,延迟器输出端连接加法器输入端;梳子器4中的延迟器输入端和输出端均连接加法器的输入端;所述级联积分梳状滤波器I的输入端连接有倍数降采样率控制器3,输出端连接加法器6 ;所述下一组级联积分梳状滤波器I上的倍数降采样率控制器3与上一组级联积分梳状滤波器I上的倍数降采样控制器3之间设置有延迟器5。
[0016]这种多相数字采样滤波器可以将多组相同阶数较低的级联积分梳状滤波器I结合到多相滤波器整体中,实现接近于高阶级联积分梳状滤波器效果。
[0017]需要强调的是:以上仅是本实用新型的较佳实施例而已,并非对本实用新型作任何形式上的限制,凡是依据本实用新型的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本实用新型技术方案的范围内。
【权利要求】
1.一种多相数字降采样滤波器,其特征在于:由多组上下并列设置的级联积分梳状滤波器(I)组成,所述级联积分梳状滤波器(I)的输入端连接有倍数降采样率控制器(3),输出端连接加法器(6);所述下一组级联积分梳状滤波器(I)上的倍数降采样率控制器(3)与上一组级联积分梳状滤波器(I)上的倍数降采样控制器(3)之间设置有延迟器(5)。
2.根据权利要求1所述的多相数字降采样滤波器,其特征在于:所述级联积分梳状滤波器(I)由多组依次串联的积分器(3)和梳子器(4)构成,其中相邻的积分器(3)和梳子器(4)之间设置有倍数降采样控制器。
3.根据权利要求1所述的多相数字降采样滤波器,其特征在于:所述积分器(3)和梳子器(4)均由加法器和延迟器构成,积分器(3)中的延迟器输入端连接加法器的输出端,延迟器输出端连接加法器输入端;梳子器(4)中的延迟器输入端和输出端均连接加法器的输入端。
【文档编号】H03H9/46GK203406840SQ201320545539
【公开日】2014年1月22日 申请日期:2013年9月4日 优先权日:2013年9月4日
【发明者】刘雄 申请人:苏州苏尔达信息科技有限公司