一种功率放大式逻辑电路的制作方法

文档序号:8597333阅读:458来源:国知局
一种功率放大式逻辑电路的制作方法
【技术领域】
[0001]本实用新型涉及一种放大电路,具体是指一种功率放大式逻辑电路。
【背景技术】
[0002]目前,功率放大电路的运用非常广泛,其主要是根据需求将相关的电压信号、电流信号及其他脉冲信号进行功率放大。然而,传统的功率放大电路在进行功率驱动放大后,不仅其放大信号的衰减幅度较大,而且还会受到外部的电磁干扰,进而使得放大信号性能较为不稳定,严重的制约了其深层次的使用和推广。
【实用新型内容】
[0003]本实用新型的目的在于克服目前功率放大电路存在的放大后的信号衰减幅度较大以及放大后信号性能不稳定的缺陷,提供一种功率放大式逻辑电路。
[0004]本实用新型的目的通过下述技术方案实现:一种功率放大式逻辑电路,主要由功率逻辑放大电路,与该功率逻辑放大电路相连接的开关功率放大电路,以及串接在功率逻辑放大电路与开关功率放大电路之间的逻辑开关电路组成;所述功率逻辑放大电路由功率放大器P1,与非门IC1,与非门IC2,N极与功率放大器Pl的输出端相连接、P极经电阻R12后与与非门ICl的负极输入端相连接的二极管D2,一端与与非门ICl的正极输入端相连接、另一端经电容C2后与与非门IC2的输出端相连接的电阻R13,一端与与非门ICl的输出端相连接、另一端与电阻R13和电容C2的连接点相连接的电阻R10,以及一端与功率放大器Pl的负极输入端相连接、另一端接地的电阻Rll组成;所述功率放大器Pl的输出端与开关功率放大电路相连接,而与非门IC2的输出端则与逻辑开关电路相连接,同时,与非门ICl的输出端还与与非门IC2的正极输入端相连接,与非门IC2的负极输入端与功率放大器Pl的正极输入端一起形成总输入端。
[0005]所述开关功率放大电路由功率放大器P2,功率放大器P3,串接在功率放大器P2的输出端与负极输入端之间的电阻Rl和电容Cl,基极与功率放大器P2的输出端相连接、集电极经电阻R3后与功率放大器P3的正极输入端相连接的三极管Q1,基极与三极管Ql的发射极相连接、集电极经电阻R4后与功率放大器P3的负极输入端相连接的三极管Q2,正极与功率放大器P3的负极输入端相连接、而负极与三极管Q2的发射极相连接并接地的电容C3,以及N极与三极管Ql的集电极相连接、P极外接-4V电压的二极管Dl组成;所述功率放大器P2的正极输入端与功率放大器Pl的输出端相连接,三极管Q2的基极还与逻辑开关电路相连接,而功率放大器P3的输出端则形成总输出端。
[0006]所述逻辑开关电路由与非门IC3,与非门IC4,三极管Q3,一端与与非门IC3的输出端相连接、另一端经电阻R5后与三极管Q3的集电极相连接的电阻R2,一端与与非门IC4的输出端相连接、另一端经电阻R6后与三极管Q3的基极相连接的电阻R9,与电阻R6相并联的电容C5,一端与三极管Q3的基极相连接、另一端外接-4V电压的电阻R7,一端与三极管Q3的发射极相连接、另一端外接-4V电压的电阻R8,以及与电阻R8相并联的电容C4组成;所述与非门IC2的输出端则分别与与非门IC3的正极输入端和与非门IC4的负极输入端相连接,与非门IC3的负极输入端与与非门IC4的正极输入端相连接;所述三极管Q2的基极则与电阻R2和电阻R5的连接点相连接。
[0007]所述电容Cl和电容C2均为贴片电容,而电容C3、电容C4和电容C5则均为电解电容。
[0008]本实用新型较现有技术相比,具有以下优点及有益效果:
[0009](I)本实用新型的整体结构较为简单,便于制作和推广应用。
[0010](2)本实用新型能有效的降低放大信号的衰减幅度,从而确保放大信号的性能。
[0011](3)本实用新型能有效的降低外部电磁环境的干扰,从而避免放大信号参杂其余的电磁波,保证放大信号的纯度。
【附图说明】
[0012]图1为本实用新型的整体结构示意图。
【具体实施方式】
[0013]下面结合实施例对本实用新型作进一步地详细说明,但本实用新型的实施方式不限于此。
实施例
[0014]如图1所示,本实用新型所述的功率放大式逻辑电路主要由功率逻辑放大电路,与该功率逻辑放大电路相连接的开关功率放大电路,以及串接在功率逻辑放大电路与开关功率放大电路之间的逻辑开关电路组成。
[0015]其中,所述功率逻辑放大电路由功率放大器P1,与非门IC1,与非门IC2,N极与功率放大器Pl的输出端相连接、P极经电阻R12后与与非门ICl的负极输入端相连接的二极管D2,一端与与非门ICl的正极输入端相连接、另一端经电容C2后与与非门IC2的输出端相连接的电阻R13,一端与与非门ICl的输出端相连接、另一端与电阻R13和电容C2的连接点相连接的电阻R10,以及一端与功率放大器Pl的负极输入端相连接、另一端接地的电阻Rll组成;所述功率放大器Pl的输出端与开关功率放大电路相连接,而与非门IC2的输出端则与逻辑开关电路相连接,同时,与非门ICl的输出端还与与非门IC2的正极输入端相连接,与非门IC2的负极输入端与功率放大器Pl的正极输入端一起形成总输入端。
[0016]所述开关功率放大电路由功率放大器P2,功率放大器P3,串接在功率放大器P2的输出端与负极输入端之间的电阻Rl和电容Cl,基极与功率放大器P2的输出端相连接、集电极经电阻R3后与功率放大器P3的正极输入端相连接的三极管Q1,基极与三极管Ql的发射极相连接、集电极经电阻R4后与功率放大器P3的负极输入端相连接的三极管Q2,正极与功率放大器P3的负极输入端相连接、而负极与三极管Q2的发射极相连接并接地的电容C3,以及N极与三极管Ql的集电极相连接、P极外接-4V电压的二极管Dl组成;所述功率放大器P2的正极输入端与功率放大器Pl的输出端相连接,三极管Q2的基极还与逻辑开关电路相连接,而功率放大器P3的输出端则形成总输出端。
[0017]所述逻辑开关电路由与非门IC3,与非门IC4,三极管Q3,一端与与非门IC3的输出端相连接、另一端经电阻R5后与三极管Q3的集电极相连接的电阻R2,一端与与非门IC4的输出端相连接、另一端经电阻R6后与三极管Q3的基极相连接的电阻R9,与电阻R6相并联的电容C5,一端与三极管Q3的基极相连接、另一端外接-4V电压的电阻R7,一端与三极管Q3的发射极相连接、另一端外接-4V电压的电阻R8,以及与电阻R8相并联的电容C4组成;所述与非门IC2的输出端则分别与与非门IC3的正极输入端和与非门IC4的负极输入端相连接,与非门IC3的负极输入端与与非门IC4的正极输入端相连接;所述三极管Q2的基极则与电阻R2和电阻R5的连接点相连接。
[0018]为确保使用效果,本实用新型所述的电容Cl和电容C2均优先采用贴片电容来实现,而电容C3、电容C4和电容C5则均优先采用电解电容来实现。
[0019]如上所述,便可以很好的实现本实用新型。
【主权项】
1.一种功率放大式逻辑电路,其特征在于,主要由功率逻辑放大电路,与该功率逻辑放大电路相连接的开关功率放大电路,以及串接在功率逻辑放大电路与开关功率放大电路之间的逻辑开关电路组成;所述功率逻辑放大电路由功率放大器P1,与非门IC1,与非门IC2,N极与功率放大器Pl的输出端相连接、P极经电阻R12后与与非门ICl的负极输入端相连接的二极管D2,一端与与非门ICl的正极输入端相连接、另一端经电容C2后与与非门IC2的输出端相连接的电阻R13,一端与与非门ICl的输出端相连接、另一端与电阻R13和电容C2的连接点相连接的电阻R10,以及一端与功率放大器Pl的负极输入端相连接、另一端接地的电阻Rll组成;所述功率放大器Pl的输出端与开关功率放大电路相连接,而与非门IC2的输出端则与逻辑开关电路相连接,同时,与非门ICl的输出端还与与非门IC2的正极输入端相连接,与非门IC2的负极输入端与功率放大器Pl的正极输入端一起形成总输入端。
2.根据权利要求1所述的一种功率放大式逻辑电路,其特征在于,所述开关功率放大电路由功率放大器P2,功率放大器P3,串接在功率放大器P2的输出端与负极输入端之间的电阻Rl和电容Cl,基极与功率放大器P2的输出端相连接、集电极经电阻R3后与功率放大器P3的正极输入端相连接的三极管Q1,基极与三极管Ql的发射极相连接、集电极经电阻R4后与功率放大器P3的负极输入端相连接的三极管Q2,正极与功率放大器P3的负极输入端相连接、而负极与三极管Q2的发射极相连接并接地的电容C3,以及N极与三极管Ql的集电极相连接、P极外接-4V电压的二极管Dl组成;所述功率放大器P2的正极输入端与功率放大器Pl的输出端相连接,三极管Q2的基极还与逻辑开关电路相连接,而功率放大器P3的输出端则形成总输出端。
3.根据权利要求2所述的一种功率放大式逻辑电路,其特征在于,所述逻辑开关电路由与非门IC3,与非门IC4,三极管Q3,一端与与非门IC3的输出端相连接、另一端经电阻R5后与三极管Q3的集电极相连接的电阻R2,一端与与非门IC4的输出端相连接、另一端经电阻R6后与三极管Q3的基极相连接的电阻R9,与电阻R6相并联的电容C5,一端与三极管Q3的基极相连接、另一端外接-4V电压的电阻R7,一端与三极管Q3的发射极相连接、另一端外接-4V电压的电阻R8,以及与电阻R8相并联的电容C4组成;所述与非门IC2的输出端则分别与与非门IC3的正极输入端和与非门IC4的负极输入端相连接,与非门IC3的负极输入端与与非门IC4的正极输入端相连接;所述三极管Q2的基极则与电阻R2和电阻R5的连接点相连接。
4.根据权利要求3所述的一种功率放大式逻辑电路,其特征在于,所述电容Cl和电容C2均为贴片电容,而电容C3、电容C4和电容C5则均为电解电容。
【专利摘要】本实用新型公开了一种功率放大式逻辑电路,其特征在于,主要由功率逻辑放大电路,与该功率逻辑放大电路相连接的开关功率放大电路,以及串接在功率逻辑放大电路与开关功率放大电路之间的逻辑开关电路组成;所述功率逻辑放大电路由功率放大器P1,与非门IC1,与非门IC2,N极与功率放大器P1的输出端相连接、P极经电阻R12后与与非门IC1的负极输入端相连接的二极管D2,一端与与非门IC1的正极输入端相连接等组成。本实用新型的整体结构较为简单,便于制作和推广应用。同时,本实用新型能有效的降低放大信号的衰减幅度,从而确保放大信号的性能。
【IPC分类】H03F3-20, H03F1-26
【公开号】CN204304934
【申请号】CN201420707916
【发明人】周鹏程
【申请人】成都创图科技有限公司
【公开日】2015年4月29日
【申请日】2014年11月23日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1