信息插座的电路板的制作方法

文档序号:7783668阅读:573来源:国知局
专利名称:信息插座的电路板的制作方法
技术领域
本实用新型涉及一种信息插座的电路板布局,用以提供符合第六类通讯标准的电路板设计。
背景技术
早先的信息插座的电路板布局技术(台湾专利90216170),将第一对4,5接脚(pin)及第三对3,6pin分别配置在电路板的两侧,分别以3,5pin及4,6pin耦合成电容效应,再以4,6pin或3,5pin在信息插座(JACK)端形成TT或RR电感效应,且3,4pin或5,6pin在接线端子(IDC)端形成TR电感效应作平衡,以降低串音(cross-talk)现象。
由上述所知4,5pin在同侧相邻间补偿效应,及3,6pin在同侧相邻间补偿效应,以及信息插座(JACK)端和接线端子(IDC)端的效应,造成同一对的阻抗未能与线路的100Ω阻抗匹配,使第一对及第三对的返回损失(return-loss)过大,当使串音(cross-talk)通过第六类标准时,上述电容及电感效应的配置量所造成的阻抗偏移,将使返回损失(return-loss)极难同时通过第六类通讯标准(Category 6)。

发明内容
本实用新型的目的是提供一种信息插座的电路板,用于降低串音(cross-talk),从而满足第六类通讯标准。
本实用新型的信息插座的电路板,包括信息插座端(JACK)、接线端子端(IDC)、数对电容器、数对电感器、主要导线、数个接脚及延伸导线,其特征在于所述信息插座端(JACK)与接线端子端(IDC)的数个脚位经分布在电路板两侧的数条主要导线互相连接,其中第一对4,5接脚(pin)及第三对3,6接脚(pin)分别配置在电路板的两侧;第一电容器及/或第二电容器、第一电感器及/或第二电感器,分别布置在电路板的其中一侧,以连接信息插座与接线端子的第一对主要导线(205)及第三对主要导线(203),以及布置在电路板的另一侧的第一对主要导线(204)及第三对主要导线(206)互相耦合;第三电容器由一对从信息插座的两个接脚相连位于PCB同侧或反侧的延伸导线或导板构成,该第三对电容器是TT或RR极性排列的电容器;第四电容器由一对从信息插座的两个接脚相连位于PCB同侧或反侧的延伸导线或导板构成,该第四对电容器是TR极性排列的电容器。
本实用新型将第一对4pin及5pin拆开放在印刷电路板(PCB)的不同侧,第三对3pin及6pin拆开亦放在印刷电路板(PCB)的不同侧,使3,5pin在印刷电路板(PCB)的同一侧使部份主要导线靠近,造成第一对电感效应及第一对电容效应,4,6pin在印刷电路板(PCB)的另一侧使部份主要导线靠近,亦造成第二对电感效应及第二对电容效应。再以4,6pin或3,5pin在信息插座(JACK)端形成TT,RR第三对电容效应,3,4pin或5,6pin在IDC端形成TR第四对电容效应作平衡,以降低串音(cross-talk)现象而通过第六类通讯标准;在此同时,第一对及第三对的返回损失(return-loss),因4,5pin位于印刷电路板(PCB)的两侧,3,6pin亦位于印刷电路板(PCB)的两侧,而使阻抗较为接近100Ω,得以和线路的100Ω阻抗匹配,使返回损失(return-loss)亦能通过第六类通讯标准(Category 6)。


图1是本实用新型信息插座的电路板布局等效电路图;图2是本实用新型图1显示电路板正面电路布线的局部电路图;图3是本实用新型图1显示电路板反面电路布线的局部电路图。
附图标记说明10信息插座端(JACK);30接线端子端(IDC);1~8信息插座的八个接脚(Pins);T1,R1第一对接脚(pair 1);T2,R2……第二对接脚(pair2);T3,R3第三对接脚(pair 3);T4,R4第四对接脚(pair 4);201~208……主要导线(main conductors);301~308……接线端子的脚位(contacts);IT1,IR1第一对脚位;IT2,IR2第二对脚位;IT3,IR3第三对脚位;IT4,IR4第四对脚位;41第一对电容器;42第二对电容器;51第三对电容器;52第四对电容器;61第一对电感器;62第二对电感器;T1e,T3e延伸导线(Extensionconductors);IT3e,IR1e延伸导线(Extension conductors)。
具体实施方式
本实用新型是一种信息插座的电路板布局,其主要包含信息插座端(JACK)10,接线端子端(IDC)30,数对电容器41、42、51、52,数对电感器61、62,主要导线201~208,数个接脚1~8及延伸导线(T1e、T3e、IT3e、IR1e)等组成;其中信息插座端(JACK)10经由分布在电路板的两面的主要导线201~208与接线端子端(IDC)30连接(如图1所示),信息插座端(JACK)10具有八个接脚,自左而右依序为1~8,将第一对5,4pin接脚分别表示为T1,R1;第二对1,2pin接脚分别表示为T2,R2;第三对3,6pin接脚分别表示为T3,R3;第四对7,8pin接脚分别表示为T4,R4。
接线端子端(IDC)30同样具有八个接脚,自左而右依序为301~308,这八个脚位301~308以每两个相邻的脚位为一对,自左而右依序分为四对,将第一对脚位301,302pin分别表示为IT1,IR1;第二对脚位303,304pin分别表示为IT2,IR2;第三对脚位305,306pin分别表示为IT3,IR3;第四对脚位307,308pin分别表示为IT4,IR4。本实用新型将对电路板中连接信息插座端(JACK)10的第一对4pin及5pin拆开放在印刷电路板(PCB)的不同侧,第三对3pin及6pin拆开亦放在印刷电路板(PCB)的不同侧,即3,5pin在印刷电路板(PCB)的同一侧,4,6pin在印刷电路板(PCB)的另一侧,依据特殊安排而在电路板的两侧形成等效于电容器与电感器的结构,以帮助信息插座端(10)达到降低串音(cross-talk)及改进回流损耗(return-loss)的功效。
在信息插座端(JACK)103,5pin接脚的同一侧中,由部份主要导线203,205相互靠近,再分别连接至接线端子端(IDC)(30)301,305pin接脚,以形成第一对电感效应61及第一对电容效应41;在信息插座端(JACK)(10)4,6pin接脚的同一侧中,由部份主要导线204,206相互靠近,再分别连接至接线端子端(IDC)(30)302,306pin接脚,以形成第二对电感效应62及第二对电容效应42。
再以连接在信息插座端(JACK)10的4,6pin或3,5pin的电容器结构,主要是利用两组叉状平行靠近且分别与信息插座端10的两个接脚相连的延伸导线来构成第三对电容器51效应,使这两组导线彼此形成TT,RR极性排列的电容器,它是由分别连接于信息插座端(JACK)10的接脚T3,T1的一段延伸导线T3e,T1e所构成,实际上构成第三对电容器51的延伸导线T3e,T1e,在电路板布线情形(如图2及图3所示),显示的则是在一种跳线面板(Patch Panel)的电路板表面安装有六个信息插座10及六个接线端子30的实施例。
连接在接线端子端(IDC)30的3,4pin或5,6pin的电容器结构,主要是利用两组叉状平行靠近且分别与接线端子端(IDC)30的两个接脚相连的延伸导线来构成第四对电容器52效应,使这一对导线彼此形成TR极性排列的电容器,分别连接于接线端子端(IDC)30的接脚IT3,IR1的一段延伸导线IT3e,IR1e所构成第四对电容器52效应作平衡。
本实用新型是由第一对4,5pin及第三对3,6pin各别拆开,使4,5pin分别位于印刷电路板(PCB)的两侧,3,6pin亦分别位于印刷电路板(PCB)的两侧,依据特殊安排而在电路板的两侧形成等效于电容器与电感器的结构,而使阻抗较为接近100Ω,得以和线路的100Ω阻抗匹配,使返回损失(return-loss)及串音(cross-talk)干扰现象皆能通过第六类通讯标准(Category 6)的上;综上所述,上述实施例仅用以举例本实用新型,并非用以限制本实用新型,在不离本实用新型精神的范围内,本领域的熟练技术人员所作的各种变化、修饰与应用均落入本实用新型的范围。
权利要求1.一种信息插座的电路板,包括信息插座端(JACK)、接线端子端(IDC)、数对电容器、数对电感器、主要导线、数个接脚及延伸导线,其特征在于所述信息插座端(JACK)与接线端子端(IDC)的数个脚位经分布在电路板两侧的数条主要导线互相连接,其中第一对4,5接脚(pin)及第三对3,6接脚(pin)分别配置在电路板的两侧;第一电容器及/或第二电容器、第一电感器及/或第二电感器,分别布置在电路板的其中一侧,以连接信息插座与接线端子的第一对主要导线(205)及第三对主要导线(203),以及布置在电路板的另一侧的第一对主要导线(204)及第三对主要导线(206)互相耦合;第三电容器由一对从信息插座的两个接脚相连位于PCB同侧或反侧的延伸导线或导板构成,该第三对电容器是TT或RR极性排列的电容器;第四电容器由一对从信息插座的两个接脚相连位于PCB同侧或反侧的延伸导线或导板构成,该第四对电容器是TR极性排列的电容器。
2.如权利要求1所述信息插座的电路板,其中电路板中连接信息插座端(JACK)的第一对4pin及5pin放置在印刷电路板(PCB)的不同侧,第三对3pin及6pin亦放置在印刷电路板(PCB)的不同侧,即3,5pin在印刷电路板(PCB)的同一侧,4,6pin在印刷电路板(PCB)。
3.如权利要求1所述信息插座的电路板,其中该第一对主要导线包含有连接于信息插座的第5接脚的主要导线(204),与连接于信息插座的第4接脚的主要导线(204);该第三对主要导线包含有连接于信息插座的第3接脚的主要导线(203),与连接于信息插座的第6接脚的主要导线(206)。
4.如权利要求3所述信息插座的电路板,其中该电路板一侧连接于第3接脚与第5接脚的部份主要导线(203,205)相互靠近互相耦合成该第一电容器与第一电感器,再分别连接至接线端子端(IDC)接脚(301,305);该电路板另一侧连接于第4接脚与第6接脚的部份主要导线(204,206)相互靠近互相耦合成该第二电容器与第二电感器,再分别连接至接线端子端(IDC)接脚(302,306)。
5.如权利要求4所述信息插座的电路板,其中电容器及电感器经由部份主要导线203,205相互靠近及/或另一侧的部份主要导线204,206相互靠近构成。
6.如权利要求1所述信息插座的电路板,其中该电路板第三电容器的延伸导线连接于信息插座的第3接脚(T3),而另一延伸导线是连接于信息插座的第5接脚(T1),以形成TT极性排列的电容器。
7.如权利要求1所述信息插座的电路板,其中该电路板第三电容器的延伸导线连接于信息插座的第4接脚(R1),而另一延伸导线连接于信息插座的第6接脚(R3),以形成RR极性排列的电容器。
8.如权利要求1所述信息插座的电路板,其中该电路板第四电容器的延伸导线连接于接线端子的第3接脚(IT3),而另一延伸导线连接于信息插座的第4接脚(IR1),以形成TR极性排列的电容器。
9.如权利要求1所述信息插座的电路板,其中该电路板第四电容器的延伸导线连接于接线端子的第5接脚(IT1),而另一延伸导线是连接于信息插座的第6接脚(IR3),以形成TR极性排列的电容器。
专利摘要本实用新型是一种信息插座的电路板,主要包含信息插座(JACK)端、接线端子(IDC)端、数对电容器、数对电感器、主要导线、数对接脚及延伸导线等组成,其中在双面印刷电路板(PCB)上设置有信息插座(JACK)端及接线端子(IDC)端的电路导线结构,主要由第一对4,5pin(Pairs 1)与第三对3,6pin(Pairs 3)各别拆开于印刷电路板(PCB)的两侧,由两者间主要导线及延伸导线间,所产生的电感效应及电容效应,而提供达到降低串音现象(cross-talk)以及改进返回损失(return-loss)的目的,使两者皆能通过第六类通讯标准(Category 6),以增加讯号正确传输而提高产品的整体使用效益。
文档编号H04B3/02GK2648766SQ0320693
公开日2004年10月13日 申请日期2003年7月31日 优先权日2003年7月31日
发明者林玉成 申请人:福登精密工业股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1