专利名称:多功能可编程异步传输模式信元接口模块的制作方法
技术领域:
本实用新型涉及通信领域中的一种多功能可编程异步传输模式(简称ATM)信元接口模块。特别适用于作2Mb/s无线信元接口和2Mb/s标准信元接口的通信模块器件。
背景技术:
现有标准信元接口芯片或模块不能同时支持2Mb/s无线信元接口和2Mb/s标准信元接口,不支持抗衰落帧同步功能,不支持信元前向纠错功能,不能适应散射通信等无线衰落信道通信。
发明内容
本实用新型所要解决的技术问题就是提供一种能支持2Mb/s无线及标准ATM接口、及在散射通信等衰落信道高误码率环境下信元传输的多功能可编程ATM信元接口模块,且本实用新型还具有集成化程度高,配置灵活,开通、维护、操作简单,结构紧凑,体积小,重量轻等特点。
本实用新型所要解决的问题由下列技术方案实现本实用新型它由双口存储器1、选择器2、3、线路驱动4、电源模块5、无线信元通道、标准信元通道构成,无线信元通道由信元变换器5、RS编解码器6、信元映射器7、速率适配器8、抗衰落帧同步成帧器9构成,标准信元通道由信元解析器10、信元定界纠错器11、信元加扰去耦器12、信元缓存器13、E1成帧器14构成,其中双口存储器1出入端1至16脚通过16数据总线与外接信元接口模块A端口连接、出入端17至32脚通过16根数据总线与选择器2出入端1至16脚连接,选择器2出入端17至32脚通过16根数据总线依次与无线信元通道中的信元变换器5、RS编解码器6、信元映射器7、速率适配器8、抗衰落帧同步成帧器9各出入端1至16脚、16至32脚串联连接后再与选择器3出入端1至16脚连接、出入端33至48脚通过16根数据总线依次与标准信元通道中的信元解析器10、信元定界纠错器11、信元加扰去耦器12、信元缓存器13、E1成帧器14各出入端1至16脚、17至32脚串联连接后再与选择器3出入端17至32脚连接;选择器3出入端33至48脚通过16根数据总线与线路驱动器4出入端1至16脚连接,线路驱动器4出入端17至32脚与外接E1承载接口B端口连接,双口存储器1、线路驱动器4、无线信元通道和标准信元通道中各部件的入端35脚与电源模块15出端+V电压端连接、入端36脚接地端,选择器2、3各入端49脚与电源模块15出端+V电压端连接、入端50脚接地端。
本实用新型相比背景技术具有如下优点1、本实用新型无线及标准信元通道采用多功能可编程器件设计、能支持2Mb/s无线及标准ATM信元接口通信连接。
2、本实用新型通道中采用了抗衰落帧同步技术及RS前向纠错设计,能适应无线信道的误码突发、高误码率的恶劣传输环境,特别能在散射等衰落信道高误码率环境下信元传输通信。
3、本实用新型采用可编程器件制作,集成化程度高,使配置更灵活,开通、维护、操作简单,结构紧凑、体积小,重量轻,适合模块化应用等优点。
图1是本实用新型实施例的电原理图。
具体实施方式
参照图1、本实用新型由双口存储器1、选择器2、3、线路驱动器4、电源模块5、无线信元通道和标准信元通道组成,无线信元通道由信元变换器5、RS编解码器6、信元映射器7、速率适配器8、抗衰落帧同步成帧器9构成,标准信元通道由信元解析器10、信元定界纠错器11、信元加扰去耦器12、信元缓存器13、E1成帧器14构成。图1是本实用新型实施例的电原理图,按图1连接线路。双口存储器1作用缓存信元,实施例采用市售CY7COOSV-15AC、64K×8双口存储器用件制作。选择器2、3作用选择无线ATM信元传输或选择标准ATM信元传输,实施例采用ETF10K100型可编程逻辑器件制作。线路驱动器4作用完成符合E1标准化线路接口驱动及接收、进行时钟提取及HDB3码型变换及反变换,完成承载则线路接口(LTU),实施例采用市售CS61575型驱动集成电路制作。信元变换器5作用完成从信元总线到无线信元的变换,实施例采用市售通用可编程逻辑器件FPGA制作。RS编解码器6作用进行RS(62,50,6)码的编码及解码,实施例采用市售LM64711型集成RS编码器和LM64714型RS解码器制作。信元映射器7作用完成信元总线到无线信元映射,实施例采用市售通用可编程逻辑器件制作。速率适配器8作用完成从8Mb/s速率总线适配成2Mb/s速率接口,实施例采用市售可编程逻辑器件制作。抗衰落帧同步成帧器9作用能适应无线信道的误码突发、高误码率的恶劣传输环境,特别是能在散射通信等衰落信道高误码率下信元的传输,实施例采用市售PMC6341型成帧的集成电路制作。信元解析器(10)作用解析信元虚电路VCI/VPI值,采用市售可编程逻辑器件制作。信元定界纠错器11作用是对标准信元定界、纠正信元头的错误,实施例采用市售可编程逻辑FPGA器件制作。信元加扰去耦器12作用是对信元串行码流进行加扰或去耦,实施例采用可编程逻辑器件FPGA制作。信元缓存器13作用缓存信元,实施例采用市售CY7COOSV-15AC型存储器集成电路制作。E1成帧器14作用完成帧定位、定时钟提取、线路接收及驱动、CRC校验、输出收发时钟等功能,实施例采用市售PMC6341型成帧器集成电路制作。电源模块15作用提供各部件的直流工作电压,实施例采用市售集成稳压直流电源模块器件制作,其输出+V电压为+3.3V电压。
本实用新型简要工作原理如下1、无线ATM信元传输由无线信元通道完成。在发送方向(从中继侧到承载侧),通过业务中继信元接口模块A端口输入双口存储器1的信号,根据信元的虚电路值(VCI/VPI值),写入相应的双口存储器1中,选择器2再从双口存储器1中读取信元,经信元变换器5、RS编解码器6完成RS编码,再输入信元映射器7完成国际电联G.704标准承载帧的映射。再经速率适配器8、抗衰落帧同步成帧器7对信元处理,由选择器3选择后输入线路驱动器4,把信元输入E1承载接口B端口输出。在接收方向(从承载侧到中继侧)工作过程同上述相反,首先由线路驱动器4完成HDB3译码、经选择器3选择通道后,由抗衰落帧同步成帧器9抗衰落同步,再由RS编解码器6解码及信元变换器5进行信元变换,将信元写入信元双口存储器1中,由信元接口模块A端口输出,完成通信的收、发功能。
2、标准ATM信元传输由标准信元通道完成。在发送方向(从中继侧到承载侧)通过业务中继信元接口模块A端口输入双口存储器1的信元。根据信元虚通路VCI/VPI值,写入相应的双口存储器1中,标准信元通道从双口存储器1中读取信元,并且由标准信元通道的各部件完成信元适配、信元加扰、信元到G.704标准承载帧的映射,及线路接收、驱动、时钟提取、HDB3码型变换/反变换,由线路驱动器4把信元输入E1承载接口B端口输出。在接收方向(从承载侧到中继侧)工作过程同上相反,首先由线路驱动器4完成HDB3译码,由标准信元通道各部件完成信元抗衰落帧同步、信元去耦,信元定界及信元转换,将信元写入信元双口存储器1中,由信元接口模块A端口输出,完成通信的收发功能。
本实用新型安装结构如下把图1中的所有电路元器件按图1连接线路安装在一块尺寸长×宽为290×280毫米印制板上,印刷板安装在一块尺寸长×宽为437×324毫米的背板上,印制板和背板安装在一个尺寸长×宽×高为482×440×621毫米的交换机机箱内,在前面上安装出入端口A、B端口的电缆插座、电源开关,组装成本实用新型。
权利要求1.一种多功能可编程异步传输模式信元接口模块,它由双口存储器(1)、选择器(2)、(3)、线路驱动(4)、电源模块(5)构成,其特征在于还有无线信元通道、标准信元通道构成,无线信元通道由信元变换器(5)、RS编解码器(6)、信元映射器(7)、速率适配器(8)、抗衰落帧同步成帧器(9)构成,标准信元通道由信元解析器(10)、信元定界纠错器(11)、信元加扰去耦器(12)、信元缓存器(13)、E1成帧器(14)构成,其中双口存储器(1)出入端1至16脚通过16数据总线与外接信元接口模块A端口连接、出入端17至32脚通过16根数据总线与选择器(2)出入端1至16脚连接,选择器(2)出入端17至32脚通过16根数据总线依次与无线信元通道中的信元变换器(5)、RS编解码器(6)、信元映射器(7)、速率适配器(8)、抗衰落帧同步成帧器(9)各出入端1至16脚、16至32脚串联连接后再与选择器(3)出入端1至16脚连接、出入端33至48脚通过16根数据总线依次与标准信元通道中的信元解析器(10)、信元定界纠错器(11)、信元加扰去耦器(12)、信元缓存器(13)、E1成帧器(14)各出入端1至16脚、17至32脚串联连接后再与选择器(3)出入端17至32脚连接;选择器(3)出入端33至48脚通过16根数据总线与线路驱动器(4)出入端1至16脚连接,线路驱动器(4)出入端17至32脚与外接E1承载接口B端口连接,双口存储器(1)、线路驱动器(4)、无线信元通道和标准信元通道中各部件的入端35脚与电源模块(15)出端+V电压端连接、入端36脚接地端,选择器(2)、(3)各入端49脚与电源模块(15)出端+V电压端连接、入端50脚接地端。
专利摘要本实用新型公开了一种多功能可编程ATM信元接口模块,它涉及通信领域中2Mb/s无线信元接口和标准信元接口的通信模块器件。它由双口存储器、选择器、线路驱动器、无线信元通道、标准信元通道、电源模块等部件组成。本实用新型无线及标准信元通道采用了抗衰落帧同步技术及RS前向纠错技术,达到能适应无线信道的误码突发、高误码率的恶劣传输环境,以及在散射通信等衰落信道高误码率环境下信元传输的目的。且本实用新型还具有集成化程度高、配置灵活、操作简单、体积小、重量轻等优点,特别适用于作无线信道高误码率的信元传输通信模块器件。
文档编号H04L12/42GK2641931SQ0326996
公开日2004年9月15日 申请日期2003年9月24日 优先权日2003年9月24日
发明者孙学斌, 李兴和, 方强, 郝业, 孟利欣, 张燕, 常耀娥 申请人:中国电子科技集团公司第五十四研究所