光学记录和/或再现装置的制作方法

文档序号:7612002阅读:191来源:国知局
专利名称:光学记录和/或再现装置的制作方法
技术领域
本发明涉及一种光学记录和/或再现装置,具体涉及这样的光学记录和/或再现装置,它包括在单片中的IEEE 1394 LINK和编码解码器,用于处理数字视频(DV)格式的音频和/或视频数据。
背景技术
光学记录和/或再现装置一般在光盘上写入数据或使用光盘驱动器来再现所记录的数据。数据以流被记录在光盘上,这提供了高质量的视频图像/声音。
另外,光学记录和/或再现装置可以连接到诸如摄像机的外部设备,因此它具有再现由摄像机拍摄的DV格式的音频和/或视频数据的功能。所述DV格式用于格式化所述摄像机的数据,所述数据以数字格式被记录,由此提供高质量的视频图像/声音。
在这种情况下,光学记录和/或再现装置通过IEEE 1394接口从摄像机接收DV格式的音频和/或视频数据。IEEE 1394接口包括IEEE 1394 LINK芯片,用于当它以DV格式发送音频和/或视频数据时执行逻辑层的接口控制。由IEEE 1394接口转换为IEEE 1394格式的DV格式的音频和/或视频数据由MPEG编码解码器处理,以便数据被记录在光盘上或被提供到外部显示器,诸如TV。
但是,在传统的光学记录和/或再现装置中,与MPEG编码解码器分离地布置用于控制IEEE 1394接口中的逻辑层的接口的IEEE 1394 LINK芯片。结果,用于光学记录和/或再现装置的设计变得复杂,并且需要独立的芯片,由此当实现产品时提高了成本。

发明内容
本发明已经被开发以便解决与传统的布置相关联的上述和/或其他缺点和问题。按照本发明的第一方面,提供了一种光学记录和/或再现装置,它通过在一个芯片中实现IEEE 1394 LINK和编码解码器来处理DV格式的音频和/或视频数据。
按照本发明的一个方面,提供了一种光学记录和/或再现装置,包括物理层接口单元,用于控制从外部设备传送的DV格式的、在物理接口上的数据;主处理单元,它包括逻辑层接口单元和编码解码器,所述逻辑层接口单元用于控制在逻辑层上的DV格式的数据,所述编码解码器用于以预定的压缩格式来压缩从逻辑层接口单元输出的、DV格式的数据;记录介质,用于通过所述编码解码器以流来记录DV格式的压缩数据。
按照本发明的一个方面,所述物理层接口单元是IEEE 1394 PHY,所述逻辑层接口单元是IEEE 1394 LINK,并且记录介质至少是下述之一光盘驱动器,用于在光盘上照射预定的光以记录DV格式的数据;硬盘驱动器;外部快速可擦写存储器。
按照本发明的一个方面,所述主处理单元还包括控制器,用于控制逻辑层接口单元,以便将从物理层接口单元发送的DV格式的数据格式化为由编码解码器识别的数据。
按照本发明的一个方面,所述主处理单元被实现为一个芯片,其中所述编码解码器、逻辑层接口单元和控制器被嵌入在一个集成电路中。
按照本发明的一个方面,所述外部设备是用于发送DV格式的数据的摄像机。
本发明的其他方面和/或优点将部分地在后面的说明书中给出,并且在所述说明书是部分显而易见的,或者可以通过本发明的实践习得。


通过参照

本发明的特定实施例,本发明的这些和其他方面和优点将会变得更加清楚和容易理解,其中图1是示出按照本发明的一个实施例的光学记录和/或再现装置的示意方框图。
具体实施例方式
现在详细说明本发明的实施例,其示例被图解在附图中,其中在全部附图中,相同的附图标号表示相同的元件。下面通过参照

所述实施例来说明本发明。
在诸如详细结构和元件之类的、在说明书中限定的成分只是被提供来帮助综合理解本发明的那些。因此,显然,可以没有那些限定的成分而执行本发明。而且,不详细说明公知的功能或结构,这是因为它们将以不必要的细节来混淆本发明。
图1是示出按照本发明的一个实施例的光学记录和/或再现装置的示意方框图。
参见图1,按照本发明的光学记录和/或再现装置100包括输入端105,视频解码器110、音频模数转换器(ADC)115、主处理单元120、主存储器130、子存储器135、视频编码器140、音频数模转换器(DAC)145、输出端150、通信接口(未示出)、IEEE 1394接口单元160、USB接口单元165、光盘驱动器170、硬盘驱动器(175)、存储卡接口180和面板190。
首先,光学记录和/或再现装置100将在光盘100a上记录的再现数据处理为可再现的信号,并且向电视提供所述再现信号,并且在光盘100a上记录从视频源提供的记录数据。以下,为了说明简明,将主要基于与本发明相关联的部分来说明光学记录和/或再现装置100。
光学记录和/或再现装置100的示例可以包括数字视频盘播放机(DVDP)、数字视频盘记录器(DVDR)和数字视频记录器(DVR),并且光盘100a的示例可以包括基于DVD、VCD和CD的盘。
输入端105包括视频输入端105a和音频输入端105b。
视频输入端105a接收从预定视频源提供的各种视频信号,并且向视频解码器提供所述视频信号,这样的视频输入端105a至少包括下述之一超视频输入端(未示出),用于接收数字式分离类型的亮度信号(Y)和色度信号(Cr,Cb);行视频输入端(未示出),用于接收与亮度信号(Y)和色度信号(Cr,Cb)混合的模拟信号;RF输入端(未示出),用于接收公共广播信号;和用于接收CVBS信号的终端(未示出)。
音频输入端105b接收从预定视频源提供的模拟信号,并且向音频ADC115提供音频信号。
所述视频源可以包括有线的广播源、卫星广播源、数字广播源、因特网、机顶盒和数字摄像机。
视频解码器110当所接收的视频信号是数字信号时将所接收的视频信号旁路到编码解码器124,并且当它们是模拟信号时将它们解码为数字信号。
音频ADC 115当所接收的视频信号是数字信号时将所接收的视频信号旁路到编码解码器124,并且当它们是模拟信号时将它们转换为数字信号。
主处理单元120处理通过面板190接收的用户控制信号,并且响应于在主从主存储器130中存储的控制程序来控制光学记录和/或再现装置100的一般操作。
主处理单元120的实现使得控制器122、编码解码器124和IEEE 1394LINK126被嵌入在诸如集成电路(IC)之类的单片中。这样的单片与被配置来使用分离部件的电路相比较具有更好的性能,并且简化了其外围部件,因此它被用作基本的部件。
控制器122控制编码解码器124和IEEE 1394 LINK 126的操作。具体讲,控制器122控制IEEE 1394 LINK 126以便将从IEEE 1394 PHY 160发送的DV数据格式化为可以被编码解码器124识别的信号。
编码解码器124以预定的压缩方式压缩从视频解码器110和音频ADC115提供的AV信号或从IEEE 1394 LINK 126提供的音频和/或视频数据信号(以下称为DV数据)以产生MPEG流。
举例而言,编码解码器124以MPEG-2视频标准来压缩从视频解码器110提供的视频数据,并且以AC-3标准压缩从音频ADC 115提供的音频数据,从而产生MPEG AV流。所产生的MPEG AV流被记录到光盘驱动器170或HDD 175上。在这种情况下,压缩格式不限于MPEG-2,而是可以包括MPEG-1和MPEG-4。
当要再现以流记录在光盘驱动器170或HDD 175上的AV数据信号时,编码解码器124将从光盘驱动器170或HDD 175提供的AV数据信号分离为音频信号和视频信号,并且以相应的解压格式来解压被分离的音频信号和视频信号。所使用的解压格式对应于上述的压缩格式。编码解码器124分别向视频编码器140和音频DAC 145提供解压的视频信号和解压的音频信号。
而且,当要向HDD 175上记录被记录在光盘驱动器170上的AV信号时,编码解码器124从光盘驱动器170向HDD 175提供AV信号。这被类似地应用到在HDD 175中记录的AV信号被记录到光盘驱动器170上的情况。
IEEE 1394 LINK 126处理从IEEE 1394 PHY 160发送的信号,这在后面将被详细说明。
主存储器130存储控制程序和操作系统,用于控制和管理光学记录和/或再现装置100的一般操作,并且在本发明中使用快速可擦写存储器来用于同一目的。
子存储器135是一个暂时存储器,它允许主处理单元120使用它,例如当AV信号在编码解码器124中被压缩或解压时被,用于暂时存储AV信号,并且使用同步动态RAM(DRAM)来用于同一目的。
视频编码器140编码从编码解码器124输出的解压视频信号,并且向视频输出端150a提供编码的视频信号。
音频DAC145将从编码解码器124输出的解压音频信号转换为模拟音频信号,并且向音频输出端150b提供模拟音频信号。
如上所述,从编码解码器124向音频DAC 145和视频编码器140输出的AV信号的示例可以包括通过输入端105输入的AV信号、通过IEEE 1394 PHY160输入的DV数据、在光盘100a上记录的AV信号和在HDD 175上记录的AV信号。
输出端150包括视频输出端150a和音频输出端150b。
视频输出端150a和音频输出端150b向诸如扬声器之类的声音输出装置和诸如阴极射线管(CRT)和液晶显示器(LCD)之类的视频显示装置提供从视频编码器140输出和从音频DAC 145输出的模拟AV信号。举例而言,视频输出端150a至少包括下述之一超视频输出端(未示出),用于发送数字分离类型的亮度信号(Y)和色度信号(Cr,Cb);行视频输出端(未示出),用于发送与亮度信号(Y)和色度信号(Cr,Cb)混合的模拟信号;RF输出端(未示出),用于发送公共广播信号;和用于发送CVBS信号的终端(未示出)。
IEEE 1394 PHY 160是对物理层执行IEEE 1394接口控制的物理层接口,并且被实现为IC。IEEE 1394 PHY 160支持快速传输,并且具有优良的双向通信性能。
在本发明中,IEEE 1394 PHY 160从通过IEEE 1394接口端口(未示出)和IEEE 1394电缆(未示出)连接的摄像机接收DV数据。详细而言,IEEE 1394PHY 160执行各种功能,包括IEEE 1394总线(未示出)的初始化、总线仲裁、从来自摄像机的串行发送的DV数据向并行的8比特信号的转换、编码和解码所收发的DV数据以及输出和检测偏压。
与编码解码器124集成在单片中的IEEE 1394 LINK 126是一个IC,用于当执行DV数据通信时对逻辑层执行接口控制。IEEE 1394 LINK 126执行各种功能,包括从自IEEE 1394 PHY 160提供的DV数据产生和检测纠错码、组合和分解DV数据分组、分组收发以及用于DV数据的转换程序。IEEE 1394LINK 126执行信号处理程序以符合在编码解码器124中设置的压缩格式,由此向编码解码器124提供纠错分组类型的DV数据。
相反,当提供从编码解码器124压缩的AV信号时,IEEE 1394 LINK 126将所述AV信号转换为适合于与其连接的摄像机的DV格式信号,并且将其提供到IEEE 1394 PHY 160。
USB接口单元165用于支持与外部设备的通用串行总线通信,并且以数字流收发AV信号,由此帮助增强传输速度。
光盘驱动器170在记录模式中通过光学拾取器(未示出)来在光盘100a上记录从编码解码器124提供的压缩流的AV信号。另外,光盘驱动器170在光盘100a上检测所记录的AV信号,将它们转换为数字数据,并且在再现模式中将其提供到编码解码器124。
这样的光盘驱动器170可以包括伺服处理单元,用于执行各种伺服操作,诸如跟踪伺服和聚焦伺服;光学拾取器;数字信号处理器(DSP);主轴电机等。
HDD 175是在光学记录和/或再现装置100中使用的记录介质,并且将从编码解码器124以流发送的AV信号按文件类型记录。
存储卡接口单元180将外部存储卡(未示出)的通信标准转换为集成的ATAPI标准,并且存储卡接口单元180通过预定的插口(未示出)而连接到外部存储卡(未示出)。所述外部存储卡(未示出)的示例可以包括多媒体卡(MMC)、智能媒体(SM)卡、存储棒(MS)、安全数字(SD)卡、致密快速可擦写(CF)卡、微驱动(MD)卡等。
按照本发明,光盘驱动器170、HDD 175和存储卡接口单元180通过包括ATAPI总线的系统总线195连接到主处理单元120,以由此执行相互的数据通信。
面板190是用户接口,用于从用户接收用于选择或设置功能的指令,所述指令被光学记录和/或再现装置100支持。面板190包括用户输入192,其中布置了各种功能按键、方向按键和数字按键;光接收单元194,用于接收从遥控器(未示出)发送的诸如操作指令之类的红外线。
以下,将参照图1来说明操作程序,其中通过编码解码器125以预定格式来压缩在IEEE 1394 LINK 126中处理的DV数据,从而在光盘100a上记录DV数据。
当用户试图在光盘100a上记录由摄像机拍摄的动画数据时,用户通过IEEE 1394电缆(未示出)将摄像机的IEEE 1394接口(未示出)连接到光学记录和/或再现装置100的IEEE 1394接口端口(未示出)。用户然后通过用户输入192或遥控器(未示出)输入记录指令。结果,控制器122控制光学记录和/或再现装置的一般操作以便执行记录操作。
当通过IEEE 1394接口端口(未示出)从摄像机发送动画数据、即DV数据的时候,IEEE 1394 PHY接口单元160对物理层执行用于DV数据的接口控制。IEEE 1394 LINK 126对逻辑层执行用于从IEEE 1394 PHY 160提供的DV数据的接口控制。换句话说,IEEE 1394 LINK 126将所述DV数据转换为可以被编码解码器124识别和压缩的信号。
编码解码器124以预定的格式压缩从IEEE 1394 LINK 126提供的DV数据,并且以流产生AV信号。编码解码器124通过系统总线195向光盘驱动器170提供所产生的AV信号。
光盘驱动器170在光盘100a上记录从编码解码器124以流提供的AV信号。
因此,在单片中实现了IEEE 1394 LINK,用于控制在逻辑层的接口上从摄像机输入的DV数据;编码解码器,用于以预定的格式压缩AV信号,这简化了硬件系统的配置。
如上所述,按照本发明的光学记录和/或再现装置,在单片中实现了AV编码解码器和IEEE 1394 LINK,这使得可以简化电路和降低电平的成本。
虽然已经示出和说明了本发明的一些实施例,但是本领域的技术人员会明白,在不脱离限定在权利要求及其等同内容中的本发明的精神和范围的情况下,可以在这些实施例中进行改变。
权利要求
1.一种光学记录和/或再现装置,包括物理层接口单元,用于控制从外部设备传送的数字视频(DV)格式的、在物理接口上的数据;主处理单元,它包括逻辑层接口单元和编码解码器,所述逻辑层接口单元用于控制在逻辑层上的DV格式的数据,所述编码解码器用于将从逻辑层接口单元输出的DV格式的数据压缩为预定的压缩格式;及记录介质,用于通过所述编码解码器以流来记录DV格式的压缩数据。
2.如权利要求1所述的光学记录和/或再现装置,其中,所述物理层接口单元是IEEE 1394 PHY,所述逻辑层接口单元是IEEE 1394 LINK。
3.如权利要求1所述的光学记录和/或再现装置,其中,所述记录介质至少是下述之一光盘驱动器,用于在光盘上照射预定的光以记录DV格式的数据;硬盘驱动器;外部快速可擦写存储器。
4.如权利要求1所述的光学记录和/或再现装置,其中,所述主处理单元还包括控制器,用于控制逻辑层接口单元,以便将从物理层接口单元发送的DV格式的数据格式化为由编码解码器识别的数据。
5.如权利要求4所述的光学记录和/或再现装置,其中,所述主处理单元被实现为一个芯片,其中所述编码解码器、逻辑层接口单元和控制器被嵌入在一个集成电路中。
6.如权利要求1所述的光学记录和/或再现装置,其中,所述外部设备是用于发送DV格式的数据的摄像机。
7.一种光学记录和/或再现装置,包括物理层接口单元,用于从外部源接收数字视频(DV)数据,并且向主处理单元发送所述DV数据;逻辑层接口单元,用于格式化从物理层接口单元发送的DV数据;编码解码器,用于将从逻辑层接口单元输出的格式化的DV数据压缩为产生数据流的预定压缩格式;记录介质,用于记录所述数据流,其中逻辑层接口单元和编码解码器被嵌入在一个集成电路中。
8.如权利要求7所述的光学记录和/或再现装置,其中,所述物理层接口单元是IEEE 1394 PHY,所述逻辑层接口单元是IEEE 1394 LINK。
9.如权利要求7所述的光学记录和/或再现装置,其中,主处理单元包括逻辑层接口单元和编码解码器。
10.如权利要求9所述的光学记录和/或再现装置,其中,所述主处理单元还包括控制器,用于控制编码解码器和逻辑层接口单元,以便将从物理层接口单元发送的DV格式的数据格式化为由编码解码器识别的数据。
11.如权利要求10所述的光学记录和/或再现装置,其中,所述主处理单元被实现为一个芯片,其中所述编码解码器、逻辑层接口单元和控制器被嵌入在一个集成电路中。
12.如权利要求7所述的光学记录和/或再现装置,其中,所述外部源是用于发送DV格式的数据的摄像机。
13.如权利要求7所述的光学记录和/或再现装置,还包括输入端,用于从外部源接收音频和/或视频信号。
14.如权利要求7所述的光学记录和/或再现装置,还包括输出端,用于向外部源输出音频和/或视频信号。
15.如权利要求7所述的光学记录和/或再现装置,还包括存储单元,用于存储控制程序和操作系统,用于管理光学记录和/或再现装置。
16.如权利要求7所述的光学记录和/或再现装置,其中,物理层接口单元至少执行下述之一IEEE 1394总线的初始化、总线仲裁、从来自摄像机的串行发送的DV数据向并行形式的8比特信号的转换、编码和解码所收发的DV数据以及输出和检测偏压。
17.如权利要求7所述的光学记录和/或再现装置,其中,逻辑层接口单元至少执行下述之一从DV数据产生和检测纠错码、组合和分解DV数据分组、分组收发以及用于DV数据的转换程序。
18.一种主处理单元,包括逻辑层接口单元,用于从物理层接口单元接收数字视频(DV)数据,并且输出数字视频DV数据;以及编码解码器,用于将从逻辑层接口单元输出的DV数据压缩为产生数据流的预定压缩格式,其中逻辑层接口单元和编码解码器位于单个集成电路上。
19.如权利要求18所述的主处理单元,其中,所述物理层接口单元是IEEE1394 PHY,并且逻辑层接口单元是IEEE 1394 LINK。
20.如权利要求18所述的主处理单元,还包括控制器,用于控制编码解码器和逻辑层接口单元,以便将从物理层接口单元发送的DV数据格式化为编码解码器识别的信号。
全文摘要
一种光学记录和/或再现装置,包括物理层接口单元,用于控制从外部设备传送的数字视频(DV)格式的、在物理接口上的数据;主处理单元,它包括逻辑层接口单元和编码解码器,所述逻辑层接口单元用于控制在逻辑层上的DV格式的数据,所述编码解码器用于以预定的压缩格式来压缩从逻辑层接口单元输出的、DV格式的数据;记录介质,用于通过所述编码解码器以流来记录DV格式的压缩数据。因此,在单片中实现了IEEE 1394 LINK和编码解码器以处理数字视频格式的音频和/或视频数据,由此大大降低成本。
文档编号H04N5/00GK1667736SQ20051000823
公开日2005年9月14日 申请日期2005年2月6日 优先权日2004年3月9日
发明者崔埈豪 申请人:三星电子株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1