专利名称:电视机的待机控制电路的制作方法
技术领域:
本实用新型涉及一种电视机电路的改进,具体地说,是涉及一种用于电视机电路中,通过CPU的POWER脚输出的高低电平状态控制电视待机的控制电路。
背景技术:
随着社会的发展,家用电器的数量日益巨大,现有家电当把电源插头插入带电插座后,电控板上就会带电,一般都会有变压器把高电压变成低电压,经整流和滤波电路把低压交流电变为低压直流电供给后续控制电路使用。电源开关是控制电路系统的一部分,只有低压直流控制电路一直带电并处于工作状态时,才能感知电源开关是否按下,这就导致了家用电器有待机功耗的问题。以前,大部分电视机在待机时其功率损耗都在9W以上,电能浪费比较严重。为节约能源,推动整个电视行业提高节能设计,国家推出了绿色电源认证体系,对所有电视机的待机功耗采用强制认证,要求待机功耗必须小于9W,同时,为了鼓励整机生产厂家进行节能设计,对待机功耗小于3W的机型,将允许在该机型上标注节能标志。为达到待机低功耗的目的,目前,在现有的电视机电路中都配置有待机控制电路。大部分待机控制电路都是由集成芯片IC实现的,电源给集成芯片IC供电,集成芯片IC判断是否待机,然后选择输出的各路电压,进而达到待机节能的目的。但是,采用集成芯片IC实现待机控制会使电路成本升高,对电视产品的市场竞争能力造成影响。
发明内容
本实用新型为了解决现有技术中采用集成芯片IC实现电视机的待机控制所造成的电路成本升高,不利于电视产品市场竞争力的问题,提供了一种新型的电视机待机控制电路,利用CPU的POWER脚输出的高低电平信号,配合简单的辅助电路,进而实现对电视机的待机控制以及各路负载电压的有效输出。
为解决上述技术问题,本实用新型采用以下技术方案予以实现一种电视机的待机控制电路,包括CPU控制电路和开关变压器多路整流输出电路,在所述开关变压器多路整流输出电路中包含有+B电压输出端和为解码板的预视放芯片提供工作电源的低压供电端;在所述CPU的控制信号输出端连接有两组开关控制电路,第一组开关控制电路的控制端连接所述CPU的控制信号输出端,选通端一端接地,另一端一方面连接一直流电源,另一方面与一可控硅的基准极相连;所述可控硅的基准极还与+B电压输出端相连,阳极接地,阴极与所述直流电源相连;第二组开关控制电路的控制端连接所述CPU的控制信号输出端,所述开关变压器多路整流输出电路经第二组开关控制电路的选通端连接所述的低压供电端。
作为对上述技术方案的进一步限定,所述直流电源为开关变压器多路整流输出电路中的其中一路低压直流电源,其电压值为+20V;所述第一组开关控制电路由一NPN型三极管实现,其中,所述NPN型三极管的基极连接CPU的控制信号输出端,集电极经一稳压管连接所述+20V直流电源,并经一开关二极管连接所述可控硅的基准极。所述可控硅的基准极经电阻和电位计连接+B电压输出端,阳极接地,阴极经电阻连接所述的+20V直流电源。
作为对上述技术方案的又进一步限定,所述第二组开关控制电路由三个NPN型三极管连接实现,其中,第一个NPN型三极管的基极连接所述CPU的控制信号输出端,发射极接地,集电极一方面连接第二个NPN型三极管的基极,另一方面与一+5V直流电源相连,所述+5V直流电源由+20V直流电源经稳压芯片转换后得到;所述第二个NPN型三极管的发射极接地,集电极一方面连接第三个NPN型三极管的基极,另一方面经电阻连接所述第三个NPN型三极管的集电极;所述第三个NPN型三极管的集电极连接开关变压器多路整流输出电路的+15V电压输出端,发射极连接所述的低压供电端。所述低压供电端输出+12V直流电压,为解码板的预视放芯片提供工作电源。
作为对上述技术方案的再进一步限定,所述CPU的控制信号输出端为CPU的POWER脚,而所述可控硅的型号为KA431。
与现有技术相比,本实用新型的优点和积极效果是本实用新型的待机控制电路采用分离元器件连接代替原有待机电路中的IC集成芯片电路,利用CPU的POWER脚输出的高低电平状态控制开关三极管的导通与截止,进而实现电视机的待机控制和电源电压的有效输出。本实用新型的待机电路简单可靠,不仅达到了降低电视机待机功耗的目的,而且减少了电路的成本,实现了电路的最优化,有效提高了电视产品的市场竞争能力。
图1是本实用新型的待机控制电路原理图。
具体实施方式
以下结合附图和具体实施方式
对本实用新型作进一步详细的说明。
本实用新型的待机控制电路主要是利用CPU的POWER脚输出的高低电平状态来实现对两路开关电路的控制,一路是通过POWER电平控制三极管V540的导通与截止,进而实现对+B电压的降低和升高;另一路是通过POWER电平控制三极管V573的导通与截止,进而实现对+12V电压的输出与截断,具体电路连接关系参见图1所示。
图1中,CPU的POWER脚一方面经电阻R540连接NPN型三极管V540的基极,所述NPN型三极管V540的发射极接地,集电极一方面经电阻R544、稳压管VDZ541连接开关变压器多路整流输出电路输出的+20V直流电源,另一方面经开关二极管VD542连接可控硅N503的基准极,所述可控硅N503的型号为KA431,其阳极接地,阴极经电阻R542连接所述的+20V直流电源,基准极经电位计RP531和电阻R532连接开关变压器多路整流输出电路输出的+B电压。当电视机待机时,CPU的POWER脚输出低电平待机信号STB,三极管V540截止,使其集电极电压为20V,开关二极管VD542导通,产生电流从可控硅N503的基准极流向地。为了使可控硅N503的基准极电压保持在2.5V不变,+B电压流向基准极的电流会减小,这样就实现了+B电压的下降,降低了待机功耗。当电视机正常工作时,CPU将其POWER脚置为高电平ON,三极管V540导通,拉低其集电极电压,开关二极管VD542截止,进而实现+B电压的正常输出。
另一方面,CPU的POWER脚经电阻R575连接NPN型三极管V573的基极,所述NPN型三极管V573的发射极接地,集电极一方面连接NPN型三极管V574的基极,另一方面经电阻R576连接+5V直流电源。所述+5V直流电源是由开关变压器多路整流输出电路输出的+20V直流电源通过电阻R549,经稳压芯片L7805CV转换而来。所述NPN型三极管V574的发射极接地,集电极一方面连接NPN型三极管V571的基极,另一方面经电阻R571连接开关变压器多路整流输出电路输出的+15V直流电源。所述NPN型三极管V571的集电极连接+15V直流电源,发射极连接+12V电压输出端。当电视机待机时,CPU的POWER脚输出低电平待机信号STB,三极管V573截止,使其集电极电压为+5V,三极管V574导通,拉低其集电极电位,使NPN型三极管V571截止,从而阻断+12V电压输出,停止对解码板的预视放芯片进行供电,确保显示屏处于关断状态,达到待机降耗的目的。当电视机需要正常工作时,CPU通过其POWER脚输出高电平ON信号,使三极管V573导通,拉低三极管V574的基极电位,从而使三极管V574截止。此时,+15V直流电源经电阻R571作用到三极管V571的基极,控制其导通,进而使开关变压器多路整流输出电路输出的+15V直流电源经三极管V571降压后,输出+12V直流电压为后续解码板上的预视放芯片提供电源供电,从而控制行场扫描起振,实现电视画面的正常输出。
本实用新型通过采用上述简单的电路结构,利用CPU的POWER脚输出的高低电平状态对开关变压器多路整流输出电路输出的+B电压和+12V电源电压进行控制,在待机时,通过降低+B电压并且阻断+12V电源电压的输出来实现待机功耗的降低,此时,由于开关变压器多路整流输出电路的其他各路直流电源输出都接空载,所以没有进一步的功率损耗。由此,本实用新型的待机控制电路实现了不通过IC集成芯片直接控制电视待机和电源电压输出的目的,实现了电路成本的最优化,从而有效提高了电视产品的市场竞争力。
当然,上述说明并非是对本实用新型的限制,本实用新型也并不仅限于上述举例,本技术领域的普通技术人员在本实用新型的实质范围内所做出的变化、改型、添加或替换,也应属于本实用新型的保护范围。
权利要求1.一种电视机的待机控制电路,包括CPU控制电路和开关变压器多路整流输出电路,在所述开关变压器多路整流输出电路中包含有+B电压输出端和为解码板的预视放芯片提供工作电源的低压供电端;其特征在于在所述CPU的控制信号输出端连接有两组开关控制电路,第一组开关控制电路的控制端连接所述CPU的控制信号输出端,选通端一端接地,另一端一方面连接一直流电源,另一方面与一可控硅的基准极相连;所述可控硅的基准极还与+B电压输出端相连,阳极接地,阴极与所述直流电源相连;第二组开关控制电路的控制端连接所述CPU的控制信号输出端,所述开关变压器多路整流输出电路经第二组开关控制电路的选通端连接所述的低压供电端。
2.根据权利要求1所述的电视机待机控制电路,其特征在于所述第一组开关控制电路由一NPN型三极管实现,所述NPN型三极管的基极连接CPU的控制信号输出端,集电极一方面连接所述的直流电源,另一方面与所述可控硅的基准极相连,其发射极接地。
3.根据权利要求2所述的电视机待机控制电路,其特征在于所述直流电源为开关变压器多路整流输出电路输出的其中一路低压直流电源,其电压值为+20V,所述NPN型三极管的集电极经一稳压管连接所述+20V直流电源,并经一开关二极管连接所述可控硅的基准极。
4.根据权利要求3所述的电视机待机控制电路,其特征在于所述可控硅的基准极经电阻和电位计连接+B电压输出端,阳极接地,阴极经电阻连接所述的+20V直流电源。
5.根据权利要求1或2所述的电视机待机控制电路,其特征在于所述第二组开关控制电路由三个NPN型三极管连接实现,其中,第一个NPN型三极管的基极连接所述CPU的控制信号输出端,发射极接地,集电极一方面连接第二个NPN型三极管的基极,另一方面与一低压直流电源相连;所述第二个NPN型三极管的发射极接地,集电极一方面连接第三个NPN型三极管的基极,另一方面经电阻连接所述第三个NPN型三极管的集电极;所述第三个NPN型三极管的集电极连接所述开关变压器多路整流输出电路的其中一路直流电源输出端,发射极连接所述的低压供电端。
6.根据权利要求5所述的电视机待机控制电路,其特征在于所述第三个NPN型三极管的集电极连接所述开关变压器多路整流输出电路的+15V电压输出端,发射极连接所述的低压供电端。
7.根据权利要求6所述的电视机待机控制电路,其特征在于所述低压供电端输出+12V直流电压,为解码板的预视放芯片提供工作电源。
8.根据权利要求5所述的电视机待机控制电路,其特征在于所述CPU的控制信号输出端为CPU的POWER脚。
9.根据权利要求7所述的电视机待机控制电路,其特征在于与所述第一个NPN型三极管的集电极相连的低压直流电源为开关变压器多路整流输出电路输出的+20V直流电源经稳压芯片转换后输出的+5V直流电源。
10.根据权利要求4所述的电视机待机控制电路,其特征在于所述可控硅的型号为KA431。
专利摘要本实用新型公开了一种电视机的待机控制电路,包括CPU和开关变压器多路整流输出电路,在所述开关变压器多路整流输出电路的+B电压输出端和+12V电压输出端上连接有一待机控制电路,所述待机控制电路由多路开关三极管连接实现,利用CPU的POWER脚输出的高低电平状态控制开关三极管的导通与截止,进而实现电视机的待机控制和电源电压的有效输出。本实用新型的待机控制电路采用分离元器件连接代替原有待机电路中的IC集成芯片电路,具有电路结构简单,成本低廉等优点,不仅达到了降低电视机待机功耗的目的,而且提高了产品的性价比,增强了电视产品的市场竞争能力。
文档编号H04N5/63GK2831648SQ200520124120
公开日2006年10月25日 申请日期2005年11月4日 优先权日2005年11月4日
发明者肖龙光, 王伟, 王清金 申请人:海信集团有限公司, 青岛海信电器股份有限公司