指数型混沌电路的制作方法

文档序号:7876525阅读:291来源:国知局
专利名称:指数型混沌电路的制作方法
技术领域
本实用新型涉及一种混沌电路,特别涉及一种指数型混沌电路。
背景技术
随着混沌技术在工程实践中应用的推广,如何获得更多的混沌类型成为人们关心的一个重要课题,利用指数函数获得指数型混沌系统可以丰富混沌系统类型,但现有的混沌系统多为线性项加上乘积项构成的混沌电路,类型单一,此为现有技术的不足之处。
发明内容本实用新型要解决的问题是提供一种指数型混沌电路。本实用新型采用的技术方 案是由集成运算放大器ui、U2、U3,乘法器U4、U5以及二极管、三极管组成,集成运算放大器实现加法、反相、积分功能,实现系统中的线性项,乘法器实现乘法功能,实现系统中的非线性项,二极管、三极管与集成运算放大器实现指数函数,乘法器U4接集成运算放大器U2,乘法器U5接二极管Dl和D2,二极管Dl接三极管Ql,二极管D2接三极管Q2,三极管发射极接集成运算放大器U3。所述Ul的第I引脚通过电阻Rx与其第2引脚相接;第I引脚通过电阻Rl与Ul的第6引脚相接;第3引脚、第5引脚、第10引脚、第12引脚接地;第4引脚接VCC ;第11引脚接VEE ;第6引脚通过电容Cl与Ul第7引脚相接;第8引脚通过电阻R24与Ul第9引脚相接;第13引脚通过电阻R14与Ul第14引脚相接;第14引脚通过电位器Rll与Ul第2引脚相接。所述U2的第I引脚通过电阻Ry与U2第2引脚相接;第I引脚通过电阻R2与U2的第6引脚相接;第3引脚、第5引脚、第10引脚、第12引脚接地;第4引脚接VCC ;第11引脚接VEE ;第6引脚通过电容C2与U2第7引脚相接;第8引脚通过电容C3与U2第9引脚相接;第13引脚通过电阻R34与U2第14引脚相接;第14引脚通过电位器R31与U3第2引脚相接。所述U3第I引脚通过电阻Rz与U3第2引脚相接;第I引脚通过电阻R3与U2的第9引脚相接;第3引脚、第12引脚均接地;第4引脚接VCC ;第5引脚通过电阻R43接地;第6引脚通过电阻R44与第7引脚相接;第7引脚通过电阻R45与第9引脚相接;第8引脚通过电阻R47与第9引脚相接,通过电位器R32接至U3的第2引脚。第10引脚通过电阻R46接地;第11引脚接VEE。所述U4的第I引脚接至U2的第7引脚,接至U5的第I引脚,通过电位器R12接至Ul的第2引脚,通过电阻R23接至Ul的第9引脚,通过电位器R22接至U2的第2引脚;U4的第3引脚接至Ul的第14引脚,通过电位器Rll接至Ul的第2引脚;U4的第7引脚通过电位器R21接至U2的第2引脚;U4的第2引脚、第4引脚、第6引脚接地;第8引脚接VCC, H 5 引脚接 VEE。所述U5的第I引脚,接至U2的第7引脚;U5的第3引脚,接至Ul的第7引脚,通过电阻R13接Ul第13引脚,通过电位器R25接至U2的第2引脚;U5的第7引脚接二极管Dl的阴极,二极管D2的阳极;U5的第2引脚、第4引脚、第6引脚接地,第5引脚接VEE、第8引脚接VCC。所述晶体管Ql集电极接VCC ;基极通过电阻R41接VCC,通过电容C5接集电极,通过二极管Dl接U5的第7引脚;发射极接U3的第6引脚。晶体管Q2集电极接VEE ;基极通过电阻R42接VEE,通过电容C6接集电极,通过二极管D2接U5的第7引脚;发射极接U3的第6引脚。

图I是本实用新型的电路结构图。图2是本实用新型的电路原理图。
具体实施方式
以下结合附图对本实用新型作更进一步的详细描述。参见图1,指数型混沌电路,由集成运算放大器U1、U2、U3和乘法器U4、U5、以及晶体管组成,集成运算放大器实现加法,反相,积分功能,实现系统中的线性项,乘法器实现乘法功能,实现系统中的非线性项,并与晶体管、集成运算放大器实现指数函数,乘法器U4接集成运算放大器U2,乘法器U5接二极管Dl和D2,二极管Dl接晶体管Q1,二极管D2接晶体管Q2,晶体管接集成运算放大器U3。参见图2,所述Ul的第I引脚通过电阻Rx与其第2引脚相接;第I引脚通过电阻Rl与Ul的第6引脚相接;第3引脚、第5引脚、第10引脚、第12引脚接地;第4引脚接VCC ;第11引脚接VEE ;第6引脚通过电容Cl与Ul第7引脚相接;第8引脚通过电阻R24与Ul第9引脚相接;第13引脚通过电阻R14与Ul第14引脚相接;第14引脚通过电位器Rll与Ul第2引脚相接。所述U2的第I引脚通过电阻Ry与U2第2引脚相接;第I引脚通过电阻R2与U2的第6引脚相接;第3引脚、第5引脚、第10引脚、第12引脚接地;第4引脚接VCC ;第11引脚接VEE ;第6引脚通过电容C2与U2第7引脚相接;第8引脚通过电容C3与U2第9引脚相接;第13引脚通过电阻R34与U2第14引脚相接;第14引脚通过电位器R31与U3第2引脚相接。所述U3第I引脚通过电阻Rz与U3第2引脚相接;第I引脚通过电阻R3与U2的第9引脚相接;第3引脚、第12引脚均接地;第4引脚接VCC ;第5引脚通过电阻R43接地;第6引脚通过电阻R44与第7引脚相接;第7引脚通过电阻R45与第9引脚相接;第8引脚通过电阻R47与第9引脚相接,通过电位器R32接至U3的第2引脚。第10引脚通过电阻R46接地;第11引脚接VEE。所述U4的第I引脚接至U2的第7引脚,接至U5的第I引脚,通过电位器Rl2接至Ul的第2引脚,通过电阻R23接至Ul的第9引脚,通过电位器R22接至U2的第2引脚;U4的第3引脚接至Ul的第14引脚,通过电位器Rll接至Ul的第2引脚U4的第7引脚通过电位器R21接至U2的第2引脚;U4的第2引脚、第4引脚、第6引脚接地;第8引脚接VCC,第5引脚接VEE0[0018]所述U5的第I引脚,接至U2的第7引脚;U5的第3引脚,接至Ul的第7引脚,通过电阻R13接Ul第13引脚,通过电位器R25接至U2的第2引脚;U5的第7引脚接二极管Dl的阴极,二极管D2的阳极;U5的第2引脚、第4引脚、第6引脚接地,第5引脚接VEE、第8引脚接VCC。所述晶体管Ql集电极接VCC ;基极通过电阻R41接VCC,通过电容C5接集电极,通过二极管Dl接U5的第7引脚;发射极接U3的第6引脚。晶体管Q2集电极接VEE ;基极通过电阻R42接VEE,通过电容C6接集电极,通过二极管D2接U5的第7引脚;发射极接U3的第6引脚。当然,上述说明并非对本实用新型的限制,本实用新型也不仅限于上述举例,本技术领域的普通技术人员在本实用新型的实质范围内所做出的变化、改型、添加或替换,也属于本实用新型的保护范围。·
权利要求1.一种指数型混沌电路,其特征在于由集成运算放大器U1、U2、U3和乘法器U4、U5、二极管、三极管组成,集成运算放大器实现加法,反相,积分功能,实现系统中的线性项,乘法器实现乘法的功能,实现系统中的非线性项,二极管、三极管与集成运算放大器实现指数函数,乘法器U4接集成运算放大器U2,乘法器U5接二极管Dl和D2,二极管Dl接三极管Ql,二极管D2接三极管Q2,三极管发射极接集成运算放大器U3。
2.根据权利要求I所述指数型混沌电路,其特征在于所述Ul的第I引脚通过电阻Rx与其第2引脚相接;第I引脚通过电阻Rl与Ul的第6引脚相接;第3引脚、第5引脚、第10引脚、第12引脚接地;第4引脚接VCC ;第11引脚接VEE ;第6引脚通过电容Cl与Ul第7引脚相接;第8引脚通过电阻R24与Ul第9引脚相接;第13引脚通过电阻R14与Ul第14引脚相接;第14引脚通过电位器Rll与Ul第2引脚相接。
3.根据权利要求I所述指数型混沌电路,其特征在于所述U2的第I引脚通过电阻Ry与U2第2引脚相接;第I引脚通过电阻R2与U2的第6引脚相接;第3引脚、第5引脚、第10引脚、第12引脚接地;第4引脚接VCC ;第11引脚接VEE ;第6引脚通过电容C2与U2第7引脚相接;第8引脚通过电容C3与U2第9引脚相接;第13引脚通过电阻R34与U2第14引脚相接;第14引脚通过电位器R31与U3第2引脚相接。
4.根据权利要求I所述指数型混沌电路,其特征在于所述U3第I引脚通过电阻Rz与U3第2引脚相接;第I引脚通过电阻R3与U2的第9引脚相接;第3引脚、第12引脚均接地;第4引脚接VCC ;第5引脚通过电阻R43接地;第6引脚通过电阻R44与第7引脚相接;第7引脚通过电阻R45与第9引脚相接;第8引脚通过电阻R47与第9引脚相接,通过电位器R32接至U3的第2引脚。第10引脚通过电阻R46接地;第11引脚接VEE。
5.根据权利要求I所述指数型混沌电路,其特征在于所述U4的第I引脚接至U2的第7引脚,接至U5的第I引脚,通过电位器R12接至Ul的第2引脚,通过电阻R23接至Ul的第9引脚,通过电位器R22接至U2的第2引脚;U4的第3引脚接至Ul的第14引脚,通过电位器Rll接至Ul的第2引脚;U4的第7引脚通过电位器R21接至U2的第2引脚;U4的第2引脚、第4引脚、第6引脚接地;第8引脚接VCC,第5引脚接VEE。
6.根据权利要求I所述指数型混沌电路,其特征在于所述U5的第I引脚,接至U2的第7引脚;U5的第3引脚,接至Ul的第7引脚,通过电阻R13接Ul第13引脚,通过电位器R25接至U2的第2引脚;U5的第7引脚接二极管Dl的阴极,二极管D2的阳极;U5的第2引脚、第4引脚、第6引脚接地,第5引脚接VEE、第8引脚接VCC。
7.根据权利要求I所述指数型混沌电路,其特征在于所述晶体管Ql集电极接VCC;基极通过电阻R41接VCC,通过电容C5接集电极,通过二极管Dl接U5的第7引脚;发射极接U3的第6引脚。晶体管Q2集电极接VEE ;基极通过电阻R42接VEE,通过电容C6接集电极,通过二极管D2接U5的第7引脚;发射极接U3的第6引脚。
专利摘要本实用新型涉及一种指数型混沌电路,包括由集成运算放大器U1、U2、U3和乘法器U4、U5、二极管、三极管组成,集成运算放大器实现加法,反相,积分功能,实现系统中的线性项,乘法器实现乘法的功能,实现系统中的非线性项,二极管、三极管与集成运算放大器实现指数函数,乘法器U4接集成运算放大器U2,乘法器U5接二极管D1和D2,二极管D1接晶体管Q1,二极管D2接晶体管Q2,晶体管接集成运算放大器U3。本实用新型实现了一种指数型混沌电路,增加了混沌的种类和数量。
文档编号H04L9/00GK202565286SQ20122024512
公开日2012年11月28日 申请日期2012年5月22日 优先权日2012年5月22日
发明者张成亮, 王忠林, 王树斌 申请人:滨州学院
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1