一种基于高速lvds信号进行网络通信的设备的制作方法

文档序号:7778091阅读:256来源:国知局
一种基于高速lvds信号进行网络通信的设备的制作方法
【专利摘要】一种基于高速LVDS信号进行网络通信的设备,其包括顺序连接的核心处理器、网络接口处理器以及中继处理器;所述核心处理器完成网络层协议解帧,所述网络接口处理器完成数据链路层协议解帧,所述中继处理器完成物理层数据处理并进行接口串并联转换;所述网络接口处理器与所述中继处理器进行高速LVDS信号的传输,所述中继处理器通过两同轴电缆接口与两同轴电缆连接,通过其中的一根同轴电缆发送信号,通过另一根同轴电缆接收信号。本发明提供的同轴电缆的传输接口稳定,采用该接口的基于高速LVDS信号进行网络通信的设备可以实现采用2根高速同轴电缆进行千兆以太网通信。
【专利说明】一种基于高速LVDS信号进行网络通信的设备
【技术领域】
[0001]本发明涉及空间以太网通信领域,特别是一种基于高速LVDS信号进行网络通信的设备。
【背景技术】
[0002]随着航天技术的发展,进行数据交换的频率越来越高,所要传输的数据量也越来越大。因此采用高速及标准的传输接口也是势在必行。
[0003]目前使用以太网进行数据交互即高速又简单,因此在航天领域采用以太网进行通信是未来一种发展趋势。目前千兆以太网技术多用于民用,接口通信多采用RJ45的标准网线形式,但对于空间应用来说,RJ45接口缺乏可靠性,另外需要8根线完成一个接口这些缺点导致其不能应用于空间环境下。因此需要设计一个可靠性高的接口来替代它。

【发明内容】

[0004]一种基于高速LVDS信号进行网络通信的设备,其包括顺序连接的核心处理器、网络接口处理器以及中继处理器;
所述核心处理器完成网络层协议解帧,所述网络接口处理器完成数据链路层协议解帧,所述中继处理器完成物理层数据处理并进行接口串并联转换;
所述网络接口处理器与所述中继处理器进行高速LVDS信号的传输,所述中继处理器通过两同轴电缆接口与两同轴电缆连接,通过其中的一根同轴电缆发送信号,通过另一根同轴电缆接收信号。
[0005]较佳地,所述同轴电缆接口为1000BASE-X规范。
[0006]较佳地,所述同轴电缆接口通过差分正端收发差分信号。
[0007]较佳地,所述核心处理芯片跟网络芯片之间采用EMAC接口进行数据交互。
[0008]较佳地,包括时钟信号GCLK、数据有效信号RXDV、接收的数据信号RXD[0..7]、数据发送使能信号TXEN、发送的数据信号TXD [0..7]。
[0009]较佳地,所述网络芯片跟中继芯片采用CML形式的低电压差分信号。
[0010]本发明提供的同轴电缆的传输接口稳定,采用该接口的基于高速LVDS信号进行网络通信的设备可以实现采用2根高速同轴电缆进行千兆以太网通信。
[0011]当然,实施本发明的任一产品并不一定需要同时达到以上所述的所有优点。
【专利附图】

【附图说明】
[0012]图1为本发明实施例提供的基于高速LVDS信号进行网络通信的设备硬件连接框图;
图2为本发明实施例提供的基于高速LVDS信号进行网络通信的设备的数据处理流程图。具体实施例
[0013]本发明实施例提供了一种基于高速LVDS信号进行网络通信的设备,其包括顺序连接的核心处理器、网络接口处理器以及中继处理器;
所述核心处理器完成网络层协议解帧,所述网络接口处理器完成数据链路层协议解帧,所述中继处理器完成物理层数据处理并进行接口串并联转换;
所述网络接口处理器与所述中继处理器进行高速LVDS信号的传输,所述中继处理器通过两同轴电缆接口与两同轴电缆连接,通过其中的一根同轴电缆发送信号,通过另一根同轴电缆接收信号。
[0014]本实施例中,核心处理芯片跟网络芯片之间采用EMAC协议进行数据交互,主频采用125MHZ,网络芯片跟中继芯片采用CML形式的低电压差分信号,频率为1.25GHz。
[0015]如图2所示,为本实施例提供的一个基于高速LVDS信号进行网络通信的设备,其包括一个核心处理器C6455 (1),一个网络接口处理器88E1111 (2),一个中继处理器ADN2812 (3)。其中核心处理器C6455完成网络协议的处理,并对网络接口处理器88E1111进行设置,同时对中继处理器ADN2812进行相关的配置,控制其增益等指标参数。核心处理器C6455跟网络接口处理器通过EMAC接口进行相连,包括时钟信号GCLK、数据有效信号1?0^、接收的数据信号1?0[0..7]、数据发送使能信号TXEN、发送的数据信号TXD [0..7]。网络处理芯片88E1111跟中继处理器之间采用高速LVDS信号,发送数据信号包括S_0UT+、S_OUT-,接收数据信号包括S_IN+、S_IN-。中继处理器ADN2812对外的同轴电缆接口包括发送的低电压信号DATAOUT+、GND,接收的信号为DATAIN+、GND。该同轴电缆接口的特点是将差分信号只用差分正端进行收发。
[0016]如图2所示,数据输出的步骤为:
首先数据经网络层协议组帧传入数据缓冲区,经过数据链路层协议组帧后进入数据缓冲区,再通过物理层数据处理后经接口并串转换,经接口并串转换后由中继电路输出到同轴电缆接口后通过同轴电缆接口与同轴电缆连接并输出数据到同轴电缆中。
[0017]数据输出的步骤与数据输入的步骤类似,如图2所示,将数据输出的步骤中数据传送的方向改变即为数据输入的步骤。
[0018]如图1所示,进行网络通信的步骤为:
a)硬件上电后,首先从FLASH(4)中加载程序到DDRSDRAM (5)中;
b)软件加载完成后,开始主程序运行,初始化所有外设,包括DDR2CTRL、网络接口模块EMAC、同时初始化网络协议栈;
c)初始化网络处理器及中继处理器;
d)以上流程完成后可以开始收发数据。
[0019]本发明提供的同轴电缆的传输接口稳定,采用该接口的基于高速LVDS信号进行网络通信的设备可以实现采用2根高速同轴电缆进行千兆以太网通信。
[0020]以上公开的本发明优选实施例只是用于帮助阐述本发明。优选实施例并没有详尽叙述所有的细节,也不限制该发明仅为所述的【具体实施方式】。显然,根据本说明书的内容,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本发明的原理和实际应用,从而使所属【技术领域】技术人员能很好地理解和利用本发明。本发明仅受权利要求书及其全部范围和等效物的限制。
【权利要求】
1.一种基于高速LVDS信号进行网络通信的设备,其特征在于,包括顺序连接的核心处理器、网络接口处理器以及中继处理器; 所述核心处理器完成网络层协议解帧,所述网络接口处理器完成数据链路层协议解帧,所述中继处理器完成物理层数据处理并进行接口串并联转换; 所述网络接口处理器与所述中继处理器进行高速LVDS信号的传输,所述中继处理器通过两同轴电缆接口与两同轴电缆连接,通过其中的一根同轴电缆发送信号,通过另一根同轴电缆接收信号。
2.如权利要求1所述的基于高速LVDS信号进行网络通信的设备,其特征在于,所述同轴电缆接口为1000BASE-X规范。
3.如权利要求2所述的基于高速LVDS信号进行网络通信的设备,其特征在于,所述同轴电缆接口通过差分正端收发差分信号。
4.如权利要求1所述的基于高速LVDS信号进行网络通信的设备,其特征在于,所述核心处理芯片跟网络芯片之间采用EMAC接口进行数据交互。
5.如权利要求3所述的基于高速LVDS信号进行网络通信的设备,其特征在于,包括时钟信号GCLK、数据有效信号RXDV、接收的数据信号RXD[0..7]、数据发送使能信号TXEN、发送的数据信号TXD [0..7]。
6.如权利要求1所述的基于高速LVDS信号进行网络通信的设备,其特征在于,所述网络芯片跟中继芯片采用CML形式的低电压差分信号。
【文档编号】H04B3/58GK103595447SQ201310617718
【公开日】2014年2月19日 申请日期:2013年11月29日 优先权日:2013年11月29日
【发明者】邓松峰, 李贤 , 叶恒 申请人:上海航天测控通信研究所
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1