一种信号接收均衡化处理方法
【专利摘要】本发明公开了一种信号接收均衡化处理方法,其特征在于先对输入信号在一采样时钟下进行采样保持,得到s[n-3],s[n-2],s[n-1]和s[n]四组信号;其中s[n-3]和s[n-2]是该输入信号对地负向电压电平的绝对值,s[n-1]和s[n]是该输入信号对地正向电压电平的绝对值;该地电位确定为该输入信号归一化幅值中的一点p,0≤p≤1;所述采样时钟频率为信号频率的2倍;然后在上述过程中同时对所述四组信号进行均衡化和插入计算,以获得插入数据d[n]。s[n]为电流信号,通过4个开关电容组分别由clk[n-1],clk[n-2],clk[n-3],clk[n-4]四个采样时钟控制,并在所该采样时钟高电平时进行采样。本方案有效缓和后级模数转换电路的精度要求。降低了模数转换电路的面积与功耗。
【专利说明】一种信号接收均衡化处理方法
【技术领域】
[0001]本发明涉及数字信号处理领域,具体涉及一种用于高速数字信号接收端的均衡化方法。
【背景技术】
[0002]在数字通信的应用中,对于高速数据传输系统的接收端,为补偿由于传输线路造成的信号衰减,一般会对输入信号进行均衡化处理,然后再进行后续的信号处理。现有技术中有一大类是模拟电路实现FIR滤波功能,需要较大体积的滤波元件,因此规模庞大,而且电路功耗大。作为改进,目前另一大类处理方式是使用模数转换电路,先将输入信号转换为数字信号,然后通过数字滤波电路实现均衡化功能。但是此种技术中的数字滤波电路会使量化噪声获得增幅,因此需要高速,高精度的模拟数字转换电路,然而在IOGbps级别的系统中提高模数转换电路的精度将极大增加系统面积和系统功耗。同时,为了通过数字信号处理实现信号均衡化和插入,该方案将同时增加数字信号处理部分的电路规模和功耗。
【发明内容】
[0003]基于上述现有数字接收端在均衡化处理步骤中耗用系统面积和系统功耗过大的问题,本发明提出一种信号接收均衡化处理方法,其技术方案如下:
[0004]一种信号接收均衡化处理方法,它包括以下步骤:
[0005]I)对待处理的输入信号在一采样时钟下进行采样保持,得到s[n-3], s[n-2], s[n_l]和s[n]四组信号;其中s[n_3]和s[n_2]是该输入信号对地负向电压电平的绝对值,s[n-l]和s[n]是该输入信号对地正向电压电平的绝对值;该地电位确定为该输入信号归一化幅值中的一点``P,0 < P < I ;所述采样时钟频率为信号频率的2倍;
[0006]2)在上述过程中同时对所述四组信号进行均衡化和插入计算,以获得插入数据d[n]:
【权利要求】
1.一种信号接收均衡化处理方法,其特征在于:它包括以下步骤: 1)对待处理的输入信号在一采样时钟下进行采样保持,得到S[n-3],s[n-2],S[n-1]和s[n]四组信号;其中s[n-3]和s[n_2]是该输入信号对地负向电压电平的绝对值,s[n-l]和s[n]是该输入信号对地正向电压电平的绝对值;该地电位确定为该输入信号归一化幅值中的一点P, OS P < I ;所述采样时钟频率为信号频率的2倍; 2)在上述过程中同时对所述四组信号进行均衡化和插入计算,以获得插入数据d[n]:
2.根据权利要求1所述一种信号接收均衡化处理方法,其特征在于:用一个跨导将所述输入信号转化为电流信号,该跨导具有一正输出端和一负输出端; 所述正输出端由所述采样时钟clk[n-l]和clk[n-2]控制各自向第一电容组Ca和第二电容组Cb的一端相连通; 所述负输出端由所述采样时钟clk[n-3]和clk[n-4]控制各自向第三电容组Ce和第四电容组Cd的一端相连通; 所述第一电容组Ca、第二电容组Cb、第三电容组Ce和第四电容组Cd的另一端相连接作为一插入输出端,所述第一电容组Ca、第二电容组Cb、第三电容组Ce和第四电容组CM各自具有放电回路。
3.根据权利要求2所述一种信号接收均衡化处理方法,其特征在于:所述第一电容组Ca、第二电容组Cb、第三电容组Ce和第四电容组Cd分别为多个并联而总容量均为Cu的结构;并且满足以下关系:
Ca=x(1+y)Cu ;
Cb=(1-X) (1+y) Cu ;
Cc=xy氺Cu ;
Cd=(1-X)y*Cu。
4.根据权利要求3所述一种信号接收均衡化处理方法,其特征在于:述第一电容组Ca、第二电容组Cb、第三电容组Ce和第四电容组Cd各自包括多个等大并联的独立电容;其各自的有效电容值均由开关通断控制接入的所述独立电容来确定。
【文档编号】H04L25/03GK103746949SQ201310674524
【公开日】2014年4月23日 申请日期:2013年12月11日 优先权日:2013年12月11日
【发明者】林海军 申请人:林海军