专利名称:处理再生视频信号中跳动成分的跳动修正电路的制作方法
技术领域:
本发明涉及跳动修正电路,尤其涉及处理由磁带录像机(以下称为VTR)和录像磁盘放映机等视频信号再生装置再生出的诸如高分辨率电视(HDTV)信号之类视频信号中所含有的跳动(ジツタ)成分的跳动修正电路。
通常,VTR和录像磁盘放映机之类由视频信号再生装置输出的再生视频信号受到由各种原因引起的时间性变动。这种时间性变动一般称为跳动。例如,以VTR为例,在视频信号记录到磁带上时,和/或从磁带再生出来时,由于磁带运行速度的起伏、磁鼓(シクンダ)频率颤动、磁带运行时的振摆等各种原因,再生出的视频信号中变得含有跳动成分。如果对这类跳动成分置之不理,画面会产生晃动和色斑,图像质量变差。因此,过去的视频信号再生装置中通常设置跳动成分的修正电路。在特开昭58-124385号公报中揭示了VTR中所采用的该类跳动修正电路的一个例子。
图1是显示用于这类VTR的已有跳动修正电路的方框图。在图1中,跳动修正电路100装在VTR本身的内部,从VTR的视频信号再生电路200接受再生视频信号,进行后面将要描述的跳动修正,再将修正后的视频信号作为VTR的再生视频信号输出通过VTR的外部输出端300向外部输出,供给监视电视等显示设备(图中未示出)。
概要地说,图1所示跳动修正电路100通过控制每根水平线经过A/D变换后的再生图像信息开始写入存贮器的标记时间(タィミング),对再生视频信号中大的跳动成分作笼统的修正,再通过控制再生视频信号作A/D变换的标记时间来精密地修正跳动成分。为了进行这样的跳动修正,首先必须检测出再生视频信号中的跳动量。如后所述,鉴于经过A/D变换后的再生视频信号中的彩色同步信号电平对应于视频信号自身的相移,故通过检出这种彩色同步信号的相移而实现上述跳动量的检出。
图2是说明图1所示跳动修正电路100的动作的时间图。下面,参照图1和图2,对已有的跳动修正电路的结构和动作进行说明。
首先,如图2(a)所示,在1水平(H)期间,由图1的视频信号再生电路200传给跳动修正电路100的再生视频信号由负水平同步信号HSYNC、彩色同步信号和视频信号(含有时基压缩后的彩色信号C和亮度信号Y)构成,其中,水平同步信号和彩色同步信号包括在水平消隐期内。
该再生视频信号首先传给A/D变换器7,与基准时钟脉冲发生电路17供给的基准时钟脉冲同步地进行A/D变换。然后,A/D变换器7的输出送给同步分离电路8和跳动检出电路9。同步分离电路8从接受到的视频信号检出水平同步信号的标记时间,在该标记时间产生负的同步分离脉冲(图2(b))。而且,从标记时间检出到脉冲发生,通常伴随着一定的延迟。该脉冲给予取样脉冲发生电路10和固定延迟电路11。
取样脉冲发生电路10响应所给的脉冲(图2(b)),开始对基准时钟脉冲发生电路17来的基准时钟脉冲计数。然后,如果计数值达到所定值,则产生图2(c)所示的取样脉冲,传给跳动检出电路9。该取样脉冲的上升沿标记时间及其持续期预先确定成对应于在构成彩色同步信号的例如6个周期的脉冲串波中除去两侧脉冲后中央4个周期的脉冲串波的发生期。
另一方面,固定延迟电路11也响应接受到的脉冲(图2(b)),开始对基准时钟脉冲发生电路发出的基准时钟脉冲进行计数。然后,在计数值达到所定值的时候,亦即,在彩色同步信号期结束之后,视频信号刚要开始之前的标记时间,产生图2(d)所示的脉冲,给予后面将描述的写入开始控制电路13。
在取样脉冲发生期间,跳动检出电路9从A/D变换器7的输出(即脉冲串波)的电平检出彩色同步信号的取样相位。如果再生视频信号产生时间性变动,即相移,则在A/D变换时,脉冲串波的取样点变动,因而各取样点的电平变动。因此,跳动检出电路9从这样的取样电平计算出取样相位,输出4个波成分(波分)的相位平均值,作为与视频信号的相移量,亦即跳动量相对应的信号。
再有,令基准时钟脉冲的频率为彩色同步信号频率的2n倍时,跳动发生在±n个时钟脉冲的范围内。因此,通过跳动检出电路9检出的跳动量也在这个范围内。
跳动检出电路9输出的检出数据例如为8比特数据,其前3比特送给写入开始控制电路13,如后所述用于修正大的跳动成分(相当于整数个基准时钟脉冲周期),另一方面,后5比特送给时钟脉冲相位调制电路12和延时(タィミンゲ)电路2,如后所述,用于修正小的跳动成分(与基准时钟脉冲1个周期以下的时间相当)。
时钟脉冲相位调制电路12是对基准时钟脉冲发生电路17所供给的基准时钟脉冲进行相位调制的电路。再有,视频信号再生电路200供给的再生视频信号也送给A/D变换器1,并同步于时钟脉冲相位调制电路12输出的经过相位调制后的时钟脉冲,而进行A/D变换。在此,相位调制电路12根据上述跳动检出电路9的检出数据的低位数据,立即控制基准时钟脉冲的相移量,以修正1个时钟脉冲周期之下的相移。
然后,A/D变换器1的输出传给延时电路2。概要地说,鉴于在上述基准时钟脉冲与经过相位调制后的时钟脉冲形成一个特定的相位关系时,A/D变换数据的可靠转送变得困难这一事实,该延时电路根据跳动检出电路9的检出数据,检出这样的特定相位关系,藉此控制A/D变换数据转送的标记时间。图3是显示该延时电路2的构成的框图,图4A和图4B是说明其动作原理的时间图。
亦即,延时电路2由锁存A/D变换器的输出(图4(c))的锁存电路2a、接受来自图1的时钟脉冲相位调制电路12的相位调制时钟脉冲(图4(a))并根据来自跳动检出电路9的跳动检出数据对相位调制时钟脉冲进行代码反转等处理以给锁存电路2a提供一延时时钟脉冲(图4(b))的延时转换电路2b、接受基准时钟脉冲后动作的D-触发器2c构成。在图3的电路中,延时转换电路2b通常将相位调制时钟脉冲原样传给锁存电路2a,如图4A(a)和(b)所示,锁存电路2a在其标记时间锁存A/D变换数据(图4A(c))。在此,例如如图4A(a)所示,在相位调制时钟脉冲的上升 的标记时间,A/D变换数据(图4A(c))被锁存在锁存电路2a中,如图4A(d)所示,该数据被认为是在时钟脉冲的上升沿被写入D-触发器2c中的数据。然而,在图4A所示相位关系的情况下,等于是在图像数据的写入过程中进行向D-触发器2c的转送动作,因而不能实现正确的数据转送。因而,在产生类似于图4A的相位关系的情况下,如图4B所示,假如不变更A/D变换的标记时间,而将对锁存电路2a写入的标记时间错开1/2周期,就能可靠地进行向D-触发器2c的数据转送。
因此,图3的延时电路2做成在跳动检出数据显示出图4A所示特定相位关系情况下,通过代码反转将相位调制时钟脉冲错开1/2周期后传给锁存电路2a。
延时电路2的输出通过视频延迟电路3被延迟,以对伴随前述水平同步检出的时间延迟作补偿。然后,再写入存贮器4中。此外,分别利用写入控制电路14和读出控制电路16控制存贮器4的写入动作和读出动作。于是,借助于写入开始控制电路13给予写入控制电路14的写入开始脉冲,规定存贮器4写入开始的标记时间。
更详细的说明如下。该写入开始控制电路13接受从固定延迟电路11来的脉冲(图2(d)),开始对基准时钟脉冲计数,如果达到由跳动检出电路9的检出数据中高位数据所决定的计数值,则产生图2(e)所示的写入开始脉冲(可变延迟脉冲),传给写入控制电路14。亦即,写入开始控制电路13将固定延迟输出(图2(d))适当可变地延迟与那时跳动的大小相对应的时间。藉此,在各个1H期间,不管跳动的程度如何,写入开始脉冲(图2(e))变得同步于视频信号期的开始点,在写入控制电路14的控制下,唯有各水平线的图像信号写入存贮器4中。
接着,根据读出H发生电路15给读出控制电路16的读出开始脉冲,确定写入存贮器4中的每根水平线的图像信息的读出开始标记时间,在读出控制电路16的控制下,与基准时钟脉冲同步,读出存贮器4的内容。
从存贮器4读出的图像信息由D/A变换器5与基准时钟脉冲同步地作D/A转换,并作为再生视频信号通过端子300向外输出。
因此,图1所示的已有实例具备两个A/D变换器1和7,但这些A/D变换器,没必要同时动作。因此,即使只设置一个A/D变换器,在水平消隐期和视频信号期变换输入的时钟脉冲,也能够实现与图1的已有实例相同的动作。
图5是显示象这样只含有一个A/D变换器的已有跳动修正电路的一个例子的框图。
图5所示的已有实例与图1所示的已有实例除下面这点之外是相同的。亦即,不设置图1的A/D变换器7,由A/D变换器1作A/D变换后再通过延时电路2的再生视频信号传给同步分离电路8和跳动检出电路9。与图1的已有实例相同,同步分离电路8检出再生视频信号中的水平同步标记时间,并将与此同步的脉冲送给取样脉冲发生电路10和固定延迟电路11,同时也传给时钟转换电路18。取样脉冲发生电路10和固定延迟电路11的动作与前述图1的情况相同。
再有,共同供给A/D变换器1和延时电路2的时钟脉冲通过第一开关S1进行选择。开关S1的转换由上述时钟转换电路18控制。即,时钟转换电路18响应同步分离电路8的输出,在水平消隐期将开关S1转换到b侧,因此,基准时钟脉冲发生电路17产生的基准时钟脉冲供给A/D变换器1和延时电路2。再设置一与此开关S1连动转换的开关S2,在水平消隐期间,该开关S2也转换到端子b侧,中断对同步电路2的跳动修正数据供给。
象这样,在水平消隐期内,根据基准时钟脉冲作A/D变换后的再生视频信号通过延时电路2传给跳动检出电路9,跳动检出电路9与图1实施例动作相同,根据在取样脉冲发生期间的彩色同步信号取样相位的平均值,产生跳动检出数据。然后,写入开始控制电路13根据跳动检出数据的高位数据,确定对存贮器4的图像信息的写入开始标记时间,时钟脉冲相位调制电路12根据低位数据决定相位调制时钟脉冲的相移量。
水平消隐期结束后进入视频信号(C和Y)期,开关S1和S2根据时钟转换电路18给出的信号分别转换到端子a侧。结果,A/D变换器1和延时电路2都通过开关S1由时钟脉冲相位调制电路12供给相位调制时钟脉冲,再有,延迟电路2通过开关S2由跳动检出电路9供给跳动检出数据的低位数据。
亦即,在图5的已有实例中,在水平消隐期间,根据基准时钟脉冲检出跳动量,在视频信号期间,与根据该跳动量而修正后的时钟脉冲同步来进行再生视频信号的A/D变换,同时,在根据跳动量确定的标记时间,进行A/D变换数据向存贮器4的写入。
然而,在图5所示已有实例中,在水平消隐期的前后,有必要进行开关S1、开关S2的转换,这被认为妨碍了正确的跳动修正。例如,在水平消隐期开始之前,由于通过开关S1从相位调制时钟脉冲转换到基准时钟脉冲的原因,有时A/D变换器1取样的标记时间发生变化,进而同步分离电路8中的水平同步标记时间的检出变得不能正确地进行。这样,如果水平同步标记时间的检出一旦失败,那么彩色同步信号期的确定和跳动量的检出变得不能进行,进而,跳动修正不能正确地进行。另外,还存在这种可能性,为了在从水平消隐期转换到视频信号期的标记时间通过开关S1从基准时钟脉冲转换到相位调制时钟脉冲,应该写入存贮器4的图像信息受到影响。
因此,本发明的目的在于提供能够正确并稳定地修正再生视频信号中含有的跳动成分的跳动修正电路。
本发明的另一目的在于提供不设置开关装置,用一个A/D变换器也能够同时进行跳动量的检出的跳动修正电路。
简要地说,基于本发明的跳动修正电路同步于相位调制时钟脉冲而进行再生视频信号的A/D变换,通过检出该再生视频信号中彩色同步信号的A/D变换值的彩色同步信号取样相位,检出再生视频信号中的跳动量,求得跳动修正数据。最新的跳动修正数据是根据1水平期之前的跳动修正数据和检出的最新的跳动量算出的。根据求得的跳动修正数据,确定视频信号的A/D变换值写入存贮器的开始标记时间,并且控制用于A/D变换的相位调制时钟脉冲的相位,以消除跳动成分。
因此,本发明主要的优点在于,因为不设置开关装置而只借助于常时相位调制时钟脉冲进行再生视频信号的A/D变换,所以能够只用一个A/D变换器实现对再生视频信号稳定可靠的跳动修正。
以下将参照附图对本发明的实施例进行说明,从中也可看出本发明的其它目的和优点。图中相同的符号表示相同或类似的装置。
图1是显示已有跳动修正电路一个例子的框图。
图2是说明图1所示的跳动修正电路的动作的时间图。
图3是显示图1所示跳动修正电路中包含的延时电路的构成的框图。
图4A和图4B是说明图3所示延时电路的动作的时间图。
图5是显示已有跳动修正电路另一例子的框图。
图6是显示作为本发明第1实施例的跳动修正电路的框图。
图7是显示作为本发明第2实施例的跳动修正电路的框图。
图8是显示作为本发明第3实施例的跳动修正电路的框图。
图9是显示图8实施例所包含的水平同步检出电路的框图。
图10是显示图8实施例所包含的修正信号发生电路的框图。
图11是说明图8所示实施例的动作的时间图。
图6是显示基于本发明第1实施例的用于VTR的跳动修正电路的框图。在图6中,跳动修正电路100与图1所示的已有实例一样,通过端子400从VTR的视频信号再生电路200(图6中省略)接受例如再生视频信号,进行跳动修正,并作为VTR的再生视频信号通过输出端300向外部输出。又,在以下的实施例中,假定再生视频信号中含有的彩色同步信号的频率选为基准时钟脉冲频率的1/6的倍数。
图6所示实施例除了下面这点之外,与图5所示已有实例相同。亦即,在图6的实施例中,不设置图5的时钟转换电路18和开关S1、开关S2,A/D变换器1同步于时钟脉冲相位调制电路12产生的相位调制时钟脉冲,常时进行A/D变换,A/D变换输出传给处于常时工作状态的延时电路2。同步于基准时钟脉冲从延时电路2输出的A/D变换数据给予视频延迟电路3,同时给予同步分离电路8,进行水平同步标记时间的检出。又,延时电路2的输出不传给图5所示的跳动检出电路。该同步分离电路8的输出传给取样脉冲发生电路10和固定延迟电路11,取样脉冲发生电路和固定延迟电路11分别产生取样脉冲和固定延迟脉冲。
通过视频延迟电路3延迟了的A/D变换图像数据在写入存贮器4中的同时,输入跳动检出电路9。跳动检出电路9检出取样脉冲发生期间的A/D变换数据,亦即彩色同步信号的取样相位,作为对应于其时相位调制时钟脉冲的跳动量而输出。
为了检出跳动修正数据,这样检出的数据将传给减法电路21的负输入。而在减法电路21的正输入上输入由1H延迟电路20保持着的1H之前的跳动修正数据。减法电路21从1H之前的跳动修正数据中减去跳动检出数据,算出跳动修正量。亦即,按照该实施例,根据1水平期之前相位修正后的相位调制时钟脉冲而检出的最新跳动量相当于跳动变化量,因此如果从1水平期之前的跳动修正数据中减去该跳动量,就能算出应该修正的跳动量。该跳动修正量通过限幅器22,将其值遏止在所确定的取值范围内。该范围设定成比写入开始控制电路13的响应范围狭窄,但是在该响应范围非常宽的情况下,也可以省略限幅器22。限幅器22输出的数据作为跳动修正数据传给写入开始控制电路13、时钟脉冲相位调制电路12和延时电路2,同时如前所述,储存在1H延迟电路20中。
时钟脉冲相位调制电路12在所给的跳动修正数据中检出修正1个时钟脉冲周期之下的跳动的低位数据,与此相应地使基准时钟脉冲的相移量适当变化,修正这种小的跳动成分。又,延时电路2根据跳动修正低位数据,判断相位调制时钟脉冲与基准时钟脉冲之间的相位关系,根据需要进行标记时间调整。
再有,写入开始控制电路13根据所给的跳动修正数据中的高位数据,决定对基准时钟脉冲的计数个数,如果基准时钟脉冲的计数值达到这个值,则产生可变延迟脉冲,亦即写入开始脉冲,传给写入控制电路14。写入控制电路14接受该写入开始脉冲后,将A/D变换数据写入存贮器4中的水平单元。从而,写入开始脉冲与跳动的程度无关,而与视频信号期的开始保持一致,存贮器4中只写入各条水平线的图像信息。
这样,在存贮器4中,与再生视频信号中的水平同步信号同步地写入图像数据,同时,在一定的周期中进行数据读出。读出H发生电路15在1水平周期中产生读出开始脉冲,送给读出控制电路16,读出控制电路16根据该脉冲,在每个1水平线从存贮器4读出A/D变换数据。这样读出的图像数据已经不含有跳动成分,再用D/A变换器5进行D/A变换,通过端子300向外输出。
另外,在图6中虽然没有示出,但在将A/D变换数据中按线顺序(
顺次)的彩色信号(C)和亮度信号(Y)的时基扩展成原样并使之同步化,然后进行各种数字化处理的情况下,有必要在A/D变换器5之前设置这类处理电路。
再有,如前所述,依靠同步分离电路8检出水平同步标记时间,一般伴有延迟,因此,输入跳动检出电路9的彩色同步信号也必需延迟相当的量,否则就不能进行正确的跳动量检出。在图6所示第1实施例中,为了补偿同步分离电路8引起的这类延迟,即同步分离脉冲发生的延迟,而利用了为修正时基等目的而设的视频延迟电路3所引起的图像数据的延迟。但是,在视频延迟电路3的延迟时间不充分长的情况下,由于取样脉冲发生电路10而引起的取样脉冲的发生延迟了,结果,跳动量变得不能正确检出。
图7是方框图,就是显示解决这类问题的本发明第2实施例的跳动修正电路。根据图7的实施例,延时电路2的输出是由独立设置的专用的延迟电路23进行延迟的,因而能够对应于同步分离电路8的实际延迟时间来使图像数据延迟。从而能够进行正确的跳动检出。图7所示实施例在其它方面与图6的实施例相同,因此不再重复其说明。
另一方面,在上述第1和第2实施例中,是对各条水平线开始部分的相移进行调节的,亦即,检出水平消隐期间的相移后在视频信号期开始时对该相移进行补偿,而不能应付视频信号期间的时间性变动引起的跳动。
图8是方框图,显示解决此类问题的本发明第3实施例的修正电路。图8所示实施例除了下面这点之外,与图7所示实施例都相同。亦即,图8的实施例预测视频信号期间跳动的变化,并与此相应,在视频信号期间,使时钟脉冲的相位连续地变化。
更详细地说明如下。在图8的实施例中,跳动检出电路90包括图7的1H延迟电路20、减法电路21和限幅电路22,还具有水平周期检出电路24、速度误差预测电路25、修正信号发生电路26和加法电路27。水平周期检出电路24是正确地检出水平周期后输出水平周期数据的电路,具有粗略地计算出水平周期的装置、精细地计算出水平周期的变动部分的装置和对两者作运算处理的装置。
图9是显示这类水平周期检出电路24的细节的框图。首先,对水平周期的粗略计算进行说明。在只延迟整数个基准时钟脉冲的时间点上,亦即,在接近水平消隐期结束时间点处,固定延迟电路11从同步分离电路8所发出的同步分离脉冲产生固定延迟脉冲,送到水平周期检出电路24中计数器24a的复位输入和锁存电路24b的锁定输入。计数器24a对基准时钟脉冲计算,同时,根据固定延迟脉冲,对每一根线进行复位,在复位时的标记时间,其计数值锁存进锁存电路24b中。亦即,锁存电路24b中锁存的数据大致对应于水平周期,但是该数据还含有时间偏差。另外,在图8实施例中,在再生视频信号的水平同步信号期间,时钟脉冲相位调制电路12的时钟脉冲调制状态固定在特定的调制状态,A/D变换器1对再生视频信号的A/D变换是在相对于基准时钟脉冲相位固定的相位的标记时间进行的。
下面,对水平周期的精细计算进行说明。图8的跳动检出电路90与图7的实施例相同,在取样脉冲发生期间,根据与相移量对应的彩色同步信号电平,检出跳动修正数据,传给水平周期检出电路中的1H延迟电路24c和减法电路24d。如前所述,因为彩色同步信号周期设定为基准时钟脉冲周期的6倍,由跳动检出电路90检出的相移量的范围为±3个时钟脉冲,检出精度为1/32个时钟脉冲。因此,跳动检出输出在±3个时钟脉冲的范围内,对1个时钟脉冲以下的小数点,是以5比特的精度检出的。
减法电路24d从所给的跳动修正数据中减去保持在1H延迟电路24c中的1H之前的跳动修正数据,从而算出水平周期的细小变化量。加法电路24e将锁存电路24b来的粗略水平周期数据与减法电路24d来的细小变化量加起来,从而计算出高精度的水平周期,传给速度误差预测电路25。
速度误差预测电路25根据众所周知的基于1H之前、2H之前和3H之前的各个水平周期Tn-1、Tn-2、Tn-3的公式Tn=3Tn-1-3Tn-2+Tn-3进行运算,预测该扫描线中的水平周期Tn。接着,从这样预测出的水平周期T中减去作为基准的水平周期T0,计算出速度误差预测数据△Tn,送给修正信号发生电路26。
图10是详细显示该修正信号发生电路26的框图。该修正信号发生电路26包含对基准时钟脉冲进行计数并且利用写入开始脉冲而复位的计数器26a。该计数器26a的值送给乘法电路26b一方的输入。在乘法电路26b的另一方的输入处的速度误差预测数据△Tn是由速度误差预测电路25给出的。乘法电路26b将数据△Tn、计数器26a的输出和所规定的系数相乘,供给在各视频信号期间从零到数据△Tn连续增大或减小的乘法输出,作为修正信号。图11是显示所给再生视频信号(a)与这类修正信号(b)之间关系的时间图。
接着,加法电路27将跳动检出电路90产生的跳动修正数据中有关1时钟脉冲之下的跳动修正的低位数据与修正信号发生电路26产生的修正信号相加,供给时钟相位调制电路12和延时电路2。时钟相位调制电路12在跳动修正数据产生以前,始终处于固定调制状态,在跳动修正数据产生后,规定视频信号期开始时的调制时钟脉冲相位,然后在视频信号期间,使该相位与速度误差预测数据△Tn成比例地变化。再有,在该实施例中,时钟脉冲相位调制电路12的相位调制步骤假定为例如16级。
如上所述,根据本发明的第3实施例,在各水平扫描线的视频信号期间,相位调制时钟脉冲的相位连续地变化,也能够应付视频信号期间产生的跳动。
以上根据本发明的各个实施例对本发明作了详细的描述,任何本技术领域中的熟练者在了解发本发明的精神实质后,可以对上述各个实施例作出种种变化和修改,而不超出本发明的范围。
权利要求
1.一种处理再生视频信号中跳动成分的跳动修正电路,其特征在于,它包括提供前述再生视频信号的装置(400),所述再生视频信号在1水平期间至少含有水平同步信号成分、彩色同步信号成分和视频信号成分;提供相位调制时钟脉冲的时钟脉冲相位调制装置(12);同步于前述相位调制时钟脉冲而对前述再生视频信号作A/D变换的A/D变换装置(1)根据由前述A/D变换装置得到的前述彩色同步信号成分的A/D变换值,在每一水平期间产生跳动检出数据的跳动检出装置(10,9)根据前述跳动检出数据,在每一水平期间产生跳动修正数据的修正数据发生装置(20,21),在此,前述修正数据发生装置根据前述跳动检出数据与1水平期之前的前述跳动修正数据产生最新的跳动修正数据用于暂时存贮由前述A/D变换装置得到的前述视频信号成分的A/D变换值的存贮器(4);将前述视频信号成分的A/D变换值写入前述存贮器和从前述存贮器读出的装置(14,15,16);和根据前述跳动修正数据,规定前述视频信号成分的A/D变换值开始写入前述存贮器的标记时间以消除前述跳动成分的装置(11,13),前述时钟脉冲相位调制装置根据前述跳动修正数据控制前述相位调制时钟脉冲的相位,以消除前述跳动成分。
2.如权利要求1所述的跳动修正电路,其特征在于,它还具有产生基准时钟脉冲的装置(17),前述时钟脉冲相位调制装置将前述基准时钟脉冲的相位调制后输出。
3.如权利要求2所述的跳动修正电路,其特征在于,它还包括根据前述跳动修正数据,检出前述基准时钟脉冲与前述相位调制时钟脉冲之间特定的相位关系,从而调整前述A/D变换装置的输出传送的标记时间的装置(2)。
4.如权利要求1所述的跳动修正电路,其特征在于,它还包括从前述A/D变换装置的输出检出前述水平同步信号成分的标记时间的同步分离装置(8),前述跳动检出装置包括根据所检出的前述水平同步信号成分的标记时间确定前述彩色同步信号成分的发生期的装置(10)和在前述彩色同步信号成分的发生期中求出彩色同步信号波A/D变换值的平均电平的装置(9)。
5.如权利要求4所述的跳动修正电路,其特征在于,前述写入开始标记时间规定装置包括产生从所检出的前述水平同步信号的标记时间开始延迟固定时间的信号的装置(11),和响应前述跳动修正数据,将前述延迟固定时间后的信号延迟可变时间,然后产生写入开始脉冲,并传给前述存贮器写入装置的装置(13)。
6.如权利要求1所述的跳动修正电路,其特征在于,前述修正数据发生装置包括保持1水平期之前的前述跳动修正数据的装置(20),和减去最新的跳动检出数据的装置(21)。
7.如权利要求6所述的跳动修正电路,其特征在于,前述修正数据发生装置还包括接受前述减法装置的输出的限幅器(22)。
8.如权利要求1所述的跳动修正电路,其特征在于,它还包括预测前述视频信号成分期间的跳动成分从而产生修正信号的装置(24,25,26),和将前述跳动修正数据与前述修正信号相加然后提供给前述时钟脉冲相位调制装置的装置(27)。
9.如权利要求8所述的跳动修正电路,其特征在于,前述修正信号发生装置包括根据前述跳动修正数据检出前述再生视频信号的水平周期的水平周期检出装置(24),和根据由前述水平周期检出装置检出的多个水平周期预测最新水平周期的误差的装置(25),和根据预测出的前述水平周期误差,产生在视频信号成分期间连续变化的前述修正信号的装置(26)。
全文摘要
VTR的再生视频信号传给跳动修正电路,根据相调时钟作A/D变换,接受时间调整后,写入存贮器。由其中水平同步信号的标记时间确定彩色同步信号期,由A/D变换后彩色同步信号的取样相位检出跳动量,据此算出跳动修正数据。由检出的跳动量与1水平期前的跳动修正数据求出最新的跳动修正数据。根据高位数据规定A/D变换后图像数据写入存贮器的开始时间,消除大跳动成分。根据低位数据控制A/D变换时钟的相位,消除小跳动成分。
文档编号H04N9/89GK1044373SQ90100378
公开日1990年8月1日 申请日期1990年1月20日 优先权日1989年1月20日
发明者饲手治, 勇内隆博, 村岛弘嗣 申请人:三洋电机株式会社