专利名称:用于保安监控系统的时间字符发生器的制作方法
技术领域:
本实用新型涉及图像通信,特别是一种用于保安监控系统的时间字符发生器,用于银行、宾馆等场所。
保安监控系统近年来在银行、宾馆等场所被广泛安装使用,它由摄像头将现场情景摄录下来,通过显示器显示或录像机录像,即可对实时情景进行监视、记录,便于处理现在或过去发生的事态细节。时间、字符发生器在该系统中连接在摄像头与后部录像机或显示器之间,摄像头的视频信号经过本机器后,叠加上时间、位置等信息,可在显示器上显示出年、月、日、时、分、秒及摄像头位置等信息,为处理各种纠纷和案件提供时间、地点方面的信息。以前的老产品,如DS201型,存在以下缺点(一)不稳定,字符有时抖动;(二)字体为白色,在白色背景下看不清楚;(三)标题种类较少;(四)电路复杂且可靠性差,只能处理一路视频信号,扩展困难。
本实用新型的目的在于克服现有技术的不足而提供一种电路稳定、字符镶边或带黑底框、可以带屏幕提示、电路简洁、容易由一路扩展到二路或二路以上的用于保安监拉系统的时间字符发生器。
本实用新型的目的可以通过以下技术方案来实现用于保安监控系统的时间字符发生器包括电源电路、实时时钟产生器、带有存储器的单片机电路,其结构特点是1)它还包括显示控制芯片电路,其显示控制芯片之移位脉冲输入端CLK(脚1)与单片机电路的移位脉冲输出端TXD相连接,片选CS(脚2)接单片机电路之单片机的输入输出口引线,串行数据输入口DATA(脚3)与单片机电路之单片机的串行数据输出端RXD相连接,复位端PCL(脚7)接复位电路,振荡器接线端OSCOUT、OSCIN(脚5、6)接LC振荡器,视频输出端VBSO(脚17)接视频输出电路,视频输入端VBSI(脚19)接视频输入电路,同步分离信号输入端SSIN(脚20)输入同步分离信号,同步分离时间常数接线端SSCR(脚21)接同步分离时间常数电路,频率误差电压输入端AFDI(脚22)和频率误差电压输出端AFDO(脚24)接自动频率跟踪电路;2)所述单片机电路,其单片机之输入输出口接参数调整按钮K1、K2,其上接上拉电阻R1、R2,振荡器引脚X1(脚19)和X2(脚18)接字符点阵LC振荡电路,复位引脚RESET(脚9)接复位电路;3)所述实时时钟产生器为一实时时钟芯片,其中断请求输出端IRQ接单片机电路之单片机的中断请求脚INTO(脚12),数据选通引脚DS(脚17)接单片机的读脚RD(脚17),读、写脚R/W(脚15)接单片机的写脚WR(脚16),复位脚RESET(脚18)接复位电路。
该时间字符发生器的电源电路是至各部分的普通5V稳压电源。而所述显示控制芯片电路可以扩展到二路以上,其每个显示控制芯片的移位脉冲输入端CLK及串行数据输入口DATA并接至单片机的移位脉冲输出端TXD及串行数据输出端RXD,片选CS可接单片机之输入输出口空余脚。
下面将通过实施例并对照附图对本实用新型作进一步描述
图1是本实用新型的电路方框图。
图2a是本实用新型实施例的电原理图。
图2b是图2a的续页,两图通过引线A、B连接。
图3是本实用新型实施例中显示控制芯片电路的连线方框图。
如图所示,本实施例单片机电路3之控制单片机IC1采用通用型单片机51系列80C31,配普通锁存器IC374HC373和程序存储器IC427C64,如采用28、PIC系列内带存储器的单片机,则可省去IC3和IC4。IC1之脚1、2接参数调整按钮K1、K2,用于调整时间或显示位置等参数,K1、K2也可与其他输入输出口相连,K1、K2一端接地,另一端接上拉电阻R1、R2,上拉电阻R1、R2的另一端接5V电源,IC1之脚18、19接X1、C1、C2组成的时钟振荡电路,IC1之脚9接复位电路R3、C3,C3上端接5V电源,R3下端接地,该部分电路也可由专用复位集成电路代替,在电源电压波动时使IC1复位,以保护内存数据。
实时时钟产生电路2为一实时时钟芯片IC2,本例IC2采用DS12887,也可选用DS1287、DS12887A、6818、MC146818等,若采用内部不带电源的芯片,如MC146818,则需加配电地。DS12887内部带时间产生电路及少量存储器,自带电池,掉电可保护内部数据,其中AD0-AD7(脚4-脚11)为地址、数据线,NC(脚2)为空脚,MOT为总线选择脚,IRQ(脚19)为中断请求输出,接单片机IC1的中断请求脚INTO(脚12),RESET为复位脚(脚18),接R4(1K)上拉电阻,也可接专用复位集成电路,以更有效地保护内部数据,CS(脚13)为片选脚,接单片机IC1输入输出口P1.5,AS(脚14)为地址选通脚,DS(脚17)为数据选通脚,接单片机IC1的读脚RD(脚17),读、写脚R/W(15)接IC1的写脚WR(脚16)。
显示控制芯片电路4由显示控制芯片IC5及外围电路组成,本例IC5采用6454或6458,该芯片也可采用6450、6453等同系列芯片(外围电路有所变化)。显示控制芯片IC5之移位脉冲输入端CLK(脚1)与单片机IC1的移位脉冲输出端TXD相连接,片选CS(脚2)与单片机IC1之P1口或其他输入输出口,如P1.2、P1.3相连,串行数据输入口DATA(脚3)与单片机IC1之串行数据输出端RXD相连接,若为多路显示,则将每个显示控制芯片的CLK、DATA脚并接至单片机IC1的TXD及RXD端,片选CS可接P1口或其他输入输出口空余脚,复位端PCL(脚7)接复位电路R5、C6,使上电时清除芯片,振荡器引脚(脚5、6)接由L1、C4、C5组成的LC振荡器,产生字符点阵振荡信号,脚8、9为晶振引脚,用于电芯片本身产生视频信号,如不需内部产生视频信号,可省去这部分,视频输出端(脚17)接复合视频输出电路,输出已叠加有字符的视频信号,三极管B3、B4组成射极跟随器,R17为偏置电阻,R18为负载电阻,C17为输出耦合电容。该部分电路可减少外界电路对IC5的影响。并使输出阻抗与外匹配。18脚为视频信号输出电平控制脚,通过调节R16可变电阻,改变脚18电平,可使内部产生的视频信号与外部输入信号相匹配,一般R16可短接,即脚18接5V,视频信号输入端(脚19)接视频信号输入电路,视频信号通过C14耦合至B1基极,B1为射极跟随器,以减少外界与IC5的相互影响,R14为阻抗匹配电阻,B2、R12、R13、R15构成B1的偏置电路,R13可用固定电阻代替,R11为B1的负载电阻。IC5之脚20输入同步分离信号,C12为耦合电容,IC5之脚21接同步分离时间常数电路,由R10、C11构成,频率误差电压输入端(脚22)和频率误差电压输出端(脚24)接自动频率跟踪电路,由R6、R7、R8、R9及C9、C10组成,使图像更稳定,脚23接地。
至各部分的电源VCC为5V稳压电源。
该时间字符发生器的工作原理是实时时钟产生器产生实时时间信号,包括年、月、日、时、分、秒等信息,由控制单片机读取该信号数据,再由控制单片机的串行口将数据传输给显示控制芯片电路,电视信号经过该部分处理后,可将时间信息叠加到视频信号上。另外,通过控制单片机可修改时间、显示位置、显示背景等参数。
本实用新型的优点和效果是由于采用了专用的显示控制芯片,电路大为简洁,且该专用芯片可以很容易由一路扩展到多路,电路稳定,字符可镶边或带黑底框、显示清楚、可以带屏幕提示。
权利要求1.一种用于保安监控系统的时间字符发生器,包括电源电路(1)、实时时钟产生器(2)、带有存储器的单片机电路(3),其特征在于1)它还包括显示控制芯片电路(4),其显示控制芯片之移位脉冲输入端CLK(脚1)与单片机电路(3)之单片机的移位脉冲输出端TXD相连接,片选CS(脚2)接单片机电路(3)之单片机的输入输出口引线,串行数据输入口DATA(脚3)与单片机电路(3)之单片机的串行数据输出端RXD相连接,复位端PCL(脚7)接复位电路,振荡器接线端OSCOUT、OSCIN(脚5、6)接LC振荡器,视频输出端VBSO(脚17)接复合视频输出电路,视频输入端VBSI(脚19)接视频输入电路,同步分离信号输入端SSIN(脚20)输入同步分离信号,同步分离时间常数接线端SSCR(脚21)接同步分离时间常数电路,频率误差电压输入端AFDI(脚22)和频率误差电压输出端AFDO(脚24)接自动频率跟踪电路;2)所述单片机电路(3),其单片机之输入输出口接参数调整按钮K1、K2,其上接上拉电阻R1、R2,振荡器引脚X1(脚19)和X2(脚18)接字符点阵LC振荡电路,复位引脚RESET(脚9)接复位电路;3)所述实时时钟产生器(2)为一实时时钟芯片,其中断请求输出端IRQ接单片机电路(3)之单片机的中断请求脚INTO(脚12),数据选通引脚DS(脚17)接单片机的读脚RD(脚17),读、写脚R/W(脚15)接单片机的写脚WR(脚16),复位脚RESET(脚18)接复位电路。
2.如权利要求1所述的用于保安监控系统的时间字符发生器,其特征在于所述电源电路(1)是至各部分的普通5V稳压电源。
3.如权利要求1所述的用于保安监控系统的时间字符发生器,其特征在于所述显示控制芯片电路(4)可以扩展到二路以上,其每个显示控制芯片的移位脉冲输入端CLK及串行数据输入口DATA并接至单片机的移位脉冲输出端TXD及串行数据输出端RXD,片选CS可接单片机之输入输出口空余脚。
专利摘要本实用新型是一种用于保安监控系统的时间字符发生器,用于银行、宾馆等场所。该发生器包括:电源电路、实时时钟产生器、带有存储器的单片机电路,其结构特点是还包括显示控制芯片电路,所述显示控制芯片电路可以扩展到二路以上,本实用新型电路简洁、稳定、扩展容易,字符可镶边或带黑底框、显示清楚、可以带屏幕提示。
文档编号H04N5/445GK2282306SQ9624054
公开日1998年5月20日 申请日期1996年9月17日 优先权日1996年9月17日
发明者邬益飞 申请人:邬益飞