再造含有数字数据序列的输入信号的电路装置的制作方法

文档序号:7574863阅读:401来源:国知局
专利名称:再造含有数字数据序列的输入信号的电路装置的制作方法
此发明涉及一个再造包含一个数字数据序列的输入信号的电路装置,尤其适用于按DECT标准运行的无线通讯设备。
在现在的数据处理设备、通讯设备、通讯系统中,借助于数字技术来实现不断增加的数据或信息的传输、存储和处理。这时数据或信息用离散数值序列来表达。在大多数情况下,这种数字编码是基于二进制表示方法。此时,可用的数字存储局限于用两个不同的离散值一般来讲是“高”或“1”,“低”或“0”。对于二进制编码,在这样的编码数据序列中表述可用数值的单独一项或一个位置被称为二进制值(二进制数)而来。然而除此以外在数字存储中也可使用三个或更多个不同离散值的数字式表述。
一个数字值序列可用来表述例如电信号。因此一个信号流可由一个脉冲序列得到,这个信号脉冲序列总是表明了基本数字值序列的位置。在理想情况下,所有表述相同数字值的脉冲彼此是一样的,而与表述其它数字值的脉冲有明显不同,例如在形状或电平高度方面。用这种方法每个数字值都明确对应一个专门的脉冲。在数字技术中,一种彼此间等宽的矩形脉冲编码经常使用。这时每个脉冲在其内部公差范围内都承现了连续的信号电平,它的高度表示了它的特性。对于信号电平来说此时仅可使用离散值,它的数目与基本数字存储中数值的个数N相同。此时每个数字值明确的对应一个信号电平。
实际上,大多是借助于电学或光学信号,用数字编码的数据或信息在传输、存储和处理中经常出现干扰,这就导致了与理想信号流的误差。当这个误差太大的时候,例如一个信号经过多次传输,由这个信号复原的基本数字值序列就不再清晰了,并会产生错误的结果。一般碰到这个问题时,例如信号经过一段距离传送后,或从存储器读出,可以通过相应的装置再造相应的信号,使得原始的信号流得以最大程序的再生。
例如从EPO133067A1中公知了这样一个装置,为了补偿读信号,它使用了一个带附加读处理器的校正电路,使得从光中读出的信号得以再造。
再造数字信号也可应用在无线通讯设备中,例如,在按DECT标准运行的设备中,用来消除在基站和移动站(或移动站和基站)之间对每个无线传输信号的干扰。


图1中DE4236774C2公开了用于DECT系统的电路装置。以下我们把要再造的、二进制编码的信号称为输入信号UE。UE引到模拟66较器K,把它与一个参考电平UIG比较,在比较器输出端产生一个具有相同二进制结构的,等宽矩形脉冲序列的再造信号UA。借助于积分器件IG对输入信号UE的逐项积分可得到参考电平UIG。
按DECT标准,在每个传输通道,同步输入字表述了一个特征数据序列,同步输入字包括由420个二进制位构成的传输范围的前16位,并且为了达到同步它与包含下一个16位的同步确认字共同发挥作用。它由一个周期变换的二进制序列高值和低值构成。传输方向是移动间-基站时以1010…开始,而反向基站-移动站时以0101…开始。在图3a,一个输入信号UE的积分仅涉及到这个特征二进制序列。借助于控制器CTRL对可控开关S1的控制,当在同步输入字之后第一次有两个相同的二进制值相继出现,便可中止对输入信号UE进行积分。由此,见图3b,在再造下一个信号流的时候,可产生一个稳定的参考电平UIG,它的高度大约是输入信号UE的高低电平的平均值UDC。然而在这个公开解决方案中存在一些缺陷。在信号脉冲已被积分以后,第一个与上一个二进制值完全相同的二进制值才被确认。这样相对于生前的值UDC来说,参考电平UIG有一个偏移。然后要接通开关S2通过偏移补偿级OK校正电平偏移UOFF。这些是大家不愿看到的。而要校正的偏移UOFF的大小取决于输出信号UE的电平。
正如在DECT无线传输中,通过解调一个无线信号即可得到输入信号UE。因此需要补偿的电平偏移的大小取决于被解调的信号UE的电平,同时按解调的方式不同,也取决于例如振幅高度或频移。这样,发射台的调制位移就可能有一个很大的变化范围。
对于DECT无线通讯设备至少还有一个进一步的缺陷对于两个传输方向“移动站-基站”和“基站移动站”,它们的同步传输字彼此相反,因此所需补偿的极性也相反。
因此,本发明的任务就是提出针对这些缺陷的改进的电路装置。它可以再造包括一个特征数字数据序列的输入信号,并可克服上述缺陷。
为了解决这个任务,在权利要求1中描述了此电路的特点。
本发明再造了一个输入信号,这个输入信号包括一个特征数字数据序列,这个序列中每个数字位置可以允许使用N>1个不同的离散值,该电路装置包括-转换器(K),把输入信号与至少N-1参考电平比较,得到一个再造的数字的输出信号,-至少一个积分器件,通过对由特征数据序列组成的输入信号段的积分,得到至少N-1参考电平,-一个可控的开关装置,用来接通或切断输入信号的积分,-一个控制器,它总是在信号流的一个特征数据序列开始时通过控制开关装置接通积分进程,当确认数据序列已结束,再切断积分进程,这也是为了避免至少N-1参考电平的偏移,-至少一个延时环节,通过它,输入信号输入到至少一个积分电路相对于输入信号输入到转换器就有了一个延迟,这样在特征数据序列结束时产生的电平偏移就可避免。
这样,所有与一个偏移补偿有关的缺陷均被避免了。另外,一般来说,这项发明相对于使用补偿级来说明显降低了耗材和费用。
本发明的其他有利的实施例在从属权利要求给出。
此发明的第一种电路装置至少需要一个延迟器件,并且是由RC环节所构成。
另外,按此发明的第二种电路装置,延迟器件也可由多个RC环节串接而成,这样,我们可以使用低成本的,商业上通用的标准器件来满足几乎是任意的延迟时间。
按此发明更进一步的配置,转换器至少由一个模拟比较器构成,这样,特别是在二进制数字系统中就可使用低成本的标准器件了。
此发明更为有利的电路结构在于在N>2情况下,至少有一个至少N-1参考电平并不是直接通过一个专门的积分器得到,而是由另外一个通过至少一个积分器产生的参考电平推导而得到的。这一切可借助于例如1个或多个电位器来实现。这样可以减少耗材和空间;另外也可减少通过电流积分器时输入信号的负载。
下面是此发明根据DECT通讯设备的例子关于图2,图3的详细阐述。
图为图2是根据本发明的再造一个包含二进制编码数据的信号的电路装置,尤其在DECT系统中。
图3a)对于一个DECT同步输入字,一个再造输入信号UE的时间进程,b)对应于图1的电路装置产生的参考电平,c)对应于图2,按本发明的电路装置产生的参考电平。
图2示出了在二进制编码数据的情况下(N=2),例如在DECT系统中的一种有利的依照本发明的电路装置的实施例。要再造的信号UE直接引入模拟比较器k的不可递输入端E1,另外UE还引入延迟电路VZ,产生延迟信号UVZ,UVZ再引入由RC环节构成的积分电路IG。通过积分产生的参考电平UIG接入比较器第二个输入端E2,比较器k把输入信号UE与参考电平UIG相比较,然后输出一个具有相同二进制结构,等宽矩形脉冲序列的再造信号UA。在这个过程中,一个附加的控制器CTRL的作用是为输入信号的积分确定特定的特征二进制序列,在DECT系统中就是确认同步输入字。为了产生参考电平UIG,输入信号UE的积分仅限于这个包含特征二进制序列的信号段。在控制器CTRL确认了一个二进制序列的开始或结束时,可通过对开关器件S的控制接通或切断积分进程。
对于一个DECT系统同步输入字,图3示出了按图1和图2电路装置,要再造的输入信号UE和通过积分产生的参考电平UIG的信号流。在图3中的二进制序列是针对一个DECT系统的“基站-移动站”方向而言,并且这两种电路装置都在接收方移动站中使用。在输入信号UE中的同步输入字始于t1时刻,此时开关S(或在图1是S1)接通,按图1从t1时刻起输入信号UE就已经直接开始积分,而在图2的发射电路中,先经过延迟单元VZ产生相对于UE延时为τ的延时信号UVZ,再对UVZ积分。在各自的积分进程中,均得到一个达到饱和值UDC的参考电平UIG,它的高度大约是输入信号UE高值和低值的平均值。当在t2时刻,首次接收到与相邻的上一位完全相同的二进制值,控制器CTRL就确认同步输入字结束,然而按图1,在t2时刻切断积分前,这一值还是进入了积分器,由此对于参考电平UIG产生了一个不希望有的偏移UOFF。而在图2的发明电路中,当控制器CTRL通过对开关S的控制在t2时刻结束积分时。此二进制位根本就没有到积分器IG。所以,我们就能得到有理想电平高度UDC的参考电平UIG,也不必进行偏移校正了。
权利要求
1.电路装置,特别是在DECT系统中,再造了一个输入信号(UE),这个输入信号包括一个在每个数字位置上具有N>1个不同离散值的特征数字数据序列,此电路装置包括-转换器(K),其把输入信号(UE)与至少N-1参考电平(UIGN)比较,得到一个再造的数字输出信号(UA),-至少一个积分器件(IG),通过对由特征数据序列组成的输入信号段(UE)的积分得到至少N-1参考电平(UDCN),-一个可控开关装置(S),用来接通或切断输入信号(UE)的积分,-一个控制器(CTRL),其总是在一个信号流的一个特征数据序列开始时,通过控制开关装置(S)接通积分进程,当确认数据序列已结束时,再切断积分进程,这也是为了避免至少N-1参考电平(UDCN)的偏移,一至少一个延时环节(VZ),通过它,输入信号(UE)相对于输入到转换器(k)的输入信号有一个延迟的输入到至少一个积分电路(IG),这样,避免了在特征数据序列结束时产生的电平错误积分。
2.按权利要求1的电路装置,其特征在于至少一个延迟器件(VZ)以RC环节的形式构成。
3.按权利要求1的电路装置,其特征在于至少一个延迟器件(VZ)以多个串联RC环节的形式构成。
4.按上述权利要求之一的电路装置,其特征在于转换器(k)以至少一个模拟比较器的形式构成。
5.按上述权利要求之一的电路装置,其特征在于在N>2情况下,至少有一个至少N-1参考电平并不是直接通过一个专门积分器得到,而是由另外一个通过至少一个积分器产生的参考电平推导而得到的。
全文摘要
电路装置,特别是对于DECT系统,再造了一个输入信号(U
文档编号H04L25/06GK1214813SQ97193473
公开日1999年4月21日 申请日期1997年3月27日 优先权日1996年3月29日
发明者V·德特林 申请人:西门子公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1