具有多路恒流输出功能的叠加恒流控制架构电路的制作方法

文档序号:8113430阅读:190来源:国知局
具有多路恒流输出功能的叠加恒流控制架构电路的制作方法
【专利摘要】本实用新型提供了一种具有多路恒流输出功能的叠加恒流控制架构电路,包括恒流源、电压检测控制电路、多个LED模组、及多个LED模组相对应的恒流控制电路,所述恒流源用于将交流电转换为直流电输出给所述恒流控制电路;所述电压检测控制电路用于检测恒流源输出端LED+电压输出控制信号到恒流源;所述恒流控制电路用于检测恒流源输出端LED-相对应支路的电流输出控制信号到恒流源;所述LED模组用于电路输出负载。本实用新型的有益效果是:本实用新型进行多路恒流输出,一路或几路开路,不会引起其他回路电流加大,不会影响其他回路正常工作,电源效率高,成本低,无EMI问题,易于实现。
【专利说明】具有多路恒流输出功能的叠加恒流控制架构电路

【技术领域】
[0001]本实用新型涉及电子电路【技术领域】,尤其涉及具有多路恒流输出功能的叠加恒流控制架构电路。

【背景技术】
[0002]目前应用的多路恒流输出LED电源,驱动方式有:恒流源后级加多路DC-DC电路实现多路恒流输出,目前多路输出DC-DC电路效率低、成本高、易有EMI问题。
实用新型内容
[0003]为了解决现有技术中的问题,本实用新型提供了一种具有多路恒流输出功能的叠加恒流控制架构电路。
[0004]本实用新型提供了一种具有多路恒流输出功能的叠加恒流控制架构电路,包括恒流源、电压检测控制电路、多个LED模组、及多个LED模组相对应的恒流控制电路,所述恒流源用于将交流电转换为直流电输出给所述恒流控制电路;所述电压检测控制电路用于检测恒流源输出端LED+电压输出控制信号到恒流源;所述恒流控制电路用于检测恒流源输出端LED-相对应支路的电流输出控制信号到恒流源;所述LED模组用于电路输出负载。
[0005]作为本实用新型的进一步改进,在所述电压检测控制电路中:电阻R52 —端与恒流源输出端LED+连接,电阻R52另一端分别与电阻R55、电阻R53、电容C35连接,电阻R53另一端与电阻SRl、电阻SR2、电阻R54连接,电阻SRl、电阻SR2、电阻R54、电容C35另一端接地,电阻R55另一端与电阻B2连接,电阻B2另一端分别与双运放芯片U4的2脚和电容C37连接,电容C37与电阻R57连接,电阻R57另一端与双运放芯片U4的I脚和电阻R58连接,电阻R58另一端与二极管D20的负极连接,二极管D20的正极与电阻R60连接,电阻R60与控制信号线CC_0UT连接,电阻R63 —端分别与恒流源输出VCC、双运放芯片U4的8脚和5脚、电容C38连接,电阻R63另一端分别与稳压芯片SHRl的K脚和R脚、电阻R56连接,电阻R56的另一端与电阻BI连接,电阻BI另一端与双运放芯片U4的3脚连接,电容C38另一端与双运放芯片U4的4脚连接并接地,稳压芯片SHRl的A脚接地,双运放芯片U4的6脚接地。
[0006]作为本实用新型的进一步改进,所述稳压芯片SHRl为所述双运放芯片U4提供2.5V基准电压。
[0007]作为本实用新型的进一步改进,所述LED模组为四个,所述恒流控制电路为四个,四个LED模组分别与四个恒流控制电路一一对应相连。
[0008]作为本实用新型的进一步改进,所述恒流源输出端LED-的输出支路为LED1-、LED2-、LED3-、LED4-,所述恒流源输出端LED-的多个输出支路分别与多个恒流控制电路相连。
[0009]作为本实用新型的进一步改进,所述输出支路LEDl-与电阻R72连接,电阻R72另一端分别与电容C50、电阻B3连接,电容C50另一端与电阻R71连接,电阻B3与四运放芯片U7的2脚连接,电阻R71另一端分别与电阻R70、四运放芯片U7的1脚连接,电阻R70与二极管D30负极连接,二极管D30正极分别与二极管D31正极、二极管D32正极、二极管D33正极和控制信号线CC_OUT连接;
[0010]输出支路LED2-与电阻R75连接,电阻R75另一端分别与电容C51、电阻B5连接,电容C51另一端与电阻R74连接,电阻B5与四运放芯片U7的6脚连接,电阻R74另一端分别与电阻R73、四运放芯片U7的7脚连接,电阻R73与二极管D31负极连接;
[0011]输出支路LED3-与电阻R78连接,电阻R78另一端分别与电容C52、电阻B6连接,电容C52另一端与电阻R77连接,电阻B6与四运放芯片U7的9脚连接,电阻R77另一端分别与电阻R76、四运放芯片U7的8脚连接,电阻R76与二极管D32负极连接;
[0012]输出支路LED4-与电阻R81连接,电阻R81另一端分别与电容C53、电阻B7连接,电容C53另一端与电阻R80连接,电阻B7与四运放芯片U7的12脚连接,电阻R80另一端分别与电阻R79、四运放芯片U7的14脚连接,电阻R79与二极管D33负极连接;
[0013]电阻B4分别与四运放芯片U7的3脚、5脚、10脚、13脚连接,电阻B4另一端与电阻R83连接,电阻R83另一端接地。
[0014]作为本实用新型的进一步改进,电容C61分别与VCC、四运放芯片U7的4脚连接,电容C61另一端与四运放芯片U7的11脚连接并接地。
[0015]本实用新型的有益效果是:本实用新型进行多路恒流输出,一路或几路开路,不会引起其他回路电流加大,不会影响其他回路正常工作,电源效率高,成本低,无EMI问题,易于实现。

【专利附图】

【附图说明】
[0016]图1是本实用新型的原理框图;
[0017]图2是本实用新型的电压检测控制电路图。
[0018]图3是本实用新型的恒流控制电路图。

【具体实施方式】
[0019]如图1所示,本实用新型公开了一种具有多路恒流输出功能的叠加恒流控制架构电路,包括恒流源、电压检测控制电路、多个LED模组、及多个LED模组及相对应的恒流控制电路,所述恒流源用于将交流电转换为直流电输出给所述恒流控制电路;所述电压检测控制电路用于检测恒流源输出端LED+电压输出控制信号到恒流源;所述恒流控制电路用于检测恒流源输出端LED-相对应支路的电流输出控制信号到恒流源;所述LED模组用于电路输出负载。
[0020]该电路通过检测输出电压来控制最高输出电压,及通过检测支路输出电流来控制输出电流以达到单路恒流控制的目的,几路LED模组回路叠加在一起,实现多路恒流输出。本实用新型的有益效果是:本实用新型进行多路恒流输出,一路或几路开路,不会引起其他回路电流加大,不会影响其他回路正常工作,电源效率高,成本低,无EMI问题,易于实现。
[0021]如图2所示,在所述电压检测控制电路中:电阻R52 —端与恒流源输出端LED+连接,电阻R52另一端分别与电阻R55、电阻R53、电容C35连接,电阻R53另一端与电阻SR1、电阻SR2、电阻R54连接,电阻SR1、电阻SR2、电阻R54、电容C35另一端接地,电阻R55另一端与电阻B2连接,电阻B2另一端分别与双运放芯片U4的2脚和电容C37连接,电容C37与电阻R57连接,电阻R57另一端与双运放芯片U4的I脚和电阻R58连接,电阻R58另一端与二极管D20的负极连接,二极管D20的正极与电阻R60连接,电阻R60与控制信号线CC_OUT连接,电阻R63 —端分别与恒流源输出VCC、双运放芯片U4的8脚和5脚、电容C38连接,电阻R63另一端分别与稳压芯片SHRl的K脚和R脚、电阻R56连接,电阻R56的另一端与电阻BI连接,电阻BI另一端与双运放芯片U4的3脚连接,电容C38另一端与双运放芯片U4的4脚连接并接地,稳压芯片SHRl的A脚接地,双运放芯片U4的6脚接地。
[0022]所述稳压芯片SHRl为所述双运放芯片U4提供2.5V基准电压。
[0023]如图3所示,所述恒流源输出端LED-的输出支路为LED1-、LED2-、LED3-、LED4-,所述输出支路LEDl-与电阻R72连接,电阻R72另一端分别与电容C50、电阻B3连接,电容C50另一端与电阻R71连接,电阻B3与四运放芯片U7的2脚连接,电阻R71另一端分别与电阻R70、四运放芯片U7的I脚连接,电阻R70与二极管D30负极连接,二极管D30正极分别与二极管D31正极、二极管D32正极、二极管D33正极和控制信号线CC_0UT连接。
[0024]输出支路LED2-与电阻R75连接,电阻R75另一端分别与电容C51、电阻B5连接,电容C51另一端与电阻R74连接,电阻B5与四运放芯片U7的6脚连接,电阻R74另一端分别与电阻R73、四运放芯片U7的7脚连接,电阻R73与二极管D31负极连接。
[0025]输出支路LED3-与电阻R78连接,电阻R78另一端分别与电容C52、电阻B6连接,电容C52另一端与电阻R77连接,电阻B6与四运放芯片U7的9脚连接,电阻R77另一端分别与电阻R76、四运放芯片U7的8脚连接,电阻R76与二极管D32负极连接。
[0026]输出支路LED4-与电阻R81连接,电阻R81另一端分别与电容C53、电阻B7连接,电容C53另一端与电阻R80连接,电阻B7与四运放芯片U7的12脚连接,电阻R80另一端分别与电阻R79、四运放芯片U7的14脚连接,电阻R79与二极管D33负极连接。
[0027]其它依次类推……。
[0028]电阻B4分别与四运放芯片U7的3脚、5脚、10脚、13脚连接,电阻B4另一端与电阻R83连接,电阻R83另一端接地。
[0029]电容C61分别与VCC、四运放芯片U7的4脚连接,电容C61另一端与四运放芯片U7的11脚连接并接地。
[0030]电磁干扰:ElectromagneticInterference 简称 EMI。
[0031]本实用新型进行多路恒流输出,一路或几路开路,不会引起其他回路电流加大,不会影响其他回路正常工作,电源效率高,成本低,无EMI问题,易于实现。
[0032]以上内容是结合具体的优选实施方式对本实用新型所作的进一步详细说明,不能认定本实用新型的具体实施只局限于这些说明。对于本实用新型所属【技术领域】的普通技术人员来说,在不脱离本实用新型构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本实用新型的保护范围。
【权利要求】
1.一种具有多路恒流输出功能的叠加恒流控制架构电路,其特征在于:包括恒流源、电压检测控制电路、多个LED模组、及多个LED模组相对应的恒流控制电路,所述恒流源用于将交流电转换为直流电输出给所述恒流控制电路;所述电压检测控制电路用于检测恒流源输出端LED+电压输出控制信号到恒流源;所述恒流控制电路用于检测恒流源输出端LED-相对应支路的电流输出控制信号到恒流源;所述LED模组用于电路输出负载。
2.根据权利要求1所述的叠加恒流控制架构电路,其特征在于,在所述电压检测控制电路中:电阻R52 —端与恒流源输出端LED+连接,电阻R52另一端分别与电阻R55、电阻R53、电容C35连接,电阻R53另一端与电阻SR1、电阻SR2、电阻R54连接,电阻SR1、电阻SR2、电阻R54、电容C35另一端接地,电阻R55另一端与电阻B2连接,电阻B2另一端分别与双运放芯片U4的2脚和电容C37连接,电容C37与电阻R57连接,电阻R57另一端与双运放芯片U4的I脚和电阻R58连接,电阻R58另一端与二极管D20的负极连接,二极管D20的正极与电阻R60连接,电阻R60与控制信号线CC_OUT连接,电阻R63 —端分别与恒流源输出VCC、双运放芯片U4的8脚和5脚、电容C38连接,电阻R63另一端分别与稳压芯片SHRl的K脚和R脚、电阻R56连接,电阻R56的另一端与电阻BI连接,电阻BI另一端与双运放芯片U4的3脚连接,电容C38另一端与双运放芯片U4的4脚连接并接地,稳压芯片SHRl的A脚接地,双运放芯片U4的6脚接地。
3.根据权利要求2所述的叠加恒流控制架构电路,其特征在于,所述稳压芯片SHRl为所述双运放芯片U4提供2.5V基准电压。
4.根据权利要求1至3任一项所述的叠加恒流控制架构电路,其特征在于,所述LED模组为四个,所述恒流控制电路为四个,四个LED模组分别与四个恒流控制电路一一对应相连。
5.根据权利要求4所述的叠加恒流控制架构电路,其特征在于,所述恒流源输出端LED-的输出支路为LED1-、LED2-、LED3-、LED4-,所述恒流源输出端LED-的多个输出支路分别与多个恒流控制电路相连。
6.根据权利要求5所述的叠加恒流控制架构电路,其特征在于,所述输出支路LEDl-与电阻R72连接,电阻R72另一端分别与电容C50、电阻B3连接,电容C50另一端与电阻R71连接,电阻B3与四运放芯片U7的2脚连接,电阻R71另一端分别与电阻R70、四运放芯片U7的I脚连接,电阻R70与二极管D30负极连接,二极管D30正极分别与二极管D31正极、二极管D32正极、二极管D33正极和控制信号线CC_OUT连接; 输出支路LED2-与电阻R75连接,电阻R75另一端分别与电容C51、电阻B5连接,电容C51另一端与电阻R74连接,电阻B5与四运放芯片U7的6脚连接,电阻R74另一端分别与电阻R73、四运放芯片U7的7脚连接,电阻R73与二极管D31负极连接; 输出支路LED3-与电阻R78连接,电阻R78另一端分别与电容C52、电阻B6连接,电容C52另一端与电阻R77连接,电阻B6与四运放芯片U7的9脚连接,电阻R77另一端分别与电阻R76、四运放芯片U7的8脚连接,电阻R76与二极管D32负极连接; 输出支路LED4-与电阻R81连接,电阻R81另一端分别与电容C53、电阻B7连接,电容C53另一端与电阻R80连接,电阻B7与四运放芯片U7的12脚连接,电阻R80另一端分别与电阻R79、四运放芯片U7的14脚连接,电阻R79与二极管D33负极连接; 电阻B4分别与四运放芯片U7的3脚、5脚、10脚、13脚连接,电阻B4另一端与电阻R83连接,电阻R83另一端接地。
7.根据权利要求6所述的叠加恒流控制架构电路,其特征在于,电容C61分别与VCC、四运放芯片U7的4脚连接,电容C61另一端与四运放芯片U7的11脚连接并接地。
【文档编号】H05B37/02GK204046887SQ201420496828
【公开日】2014年12月24日 申请日期:2014年8月29日 优先权日:2014年8月29日
【发明者】刘永胜 申请人:深圳市奋勇光电有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1