液晶驱动电路的制作方法

文档序号:1707863阅读:184来源:国知局
专利名称:液晶驱动电路的制作方法
技术领域
本发明涉及一种输出用以使液晶显示区段(segment)点亮或熄灭的区段信号及共同(common)信号的液晶驱动电路。
背景技术
—般而言,区段式(segment type)的液晶显示面板是在共同电极和区段电极分别施加共同信号及区段信号而进行显示。共同信号为反复显现固定波形型态(waveformpattern)的信号。另一方面,区段信号则为对应于显示数据的任意波形型态。在共同电极与区段电极之间产生对应于共同信号和区段信号的电场,从而使配置在该等电极间的液晶开启(on)/关断(off),藉此控制液晶的点亮或熄灭。 图10是显示具有4个共同信号C0M1至COM4的液晶面板12的构成图。在该液晶面板12中,设有4个共同电极,并设有与各共同电极相对向的n个(例如50个)的区段电极。各共同电极与n个区段电极之间配置有液晶LC。并且在4个共同电极分别施加有共同信号C0M1至C0M4,在n个区段电极分别施加有区段信号SEG1至SEGn。
图11是显示1/4工作周期*1/3偏压驱动方式的共同信号C0M1至COM4与1个区段信号SEGj的例子的信号波形图(j为1至n的任意的值)。共同信号C0M1至COM4为由高电位VLCD(电源电位)、低电位VSS(接地电位二 0V)、第1中间电位(=2/3 VLCD)及第2中间电位(=1/3* VLCD)的4个电位所构成的固定波形型态,且各共同信号C0M1至COM4逐一移位达前述波形型态的周期的1/4期间。区段信号SEGj也是由前述4个电位所构成,但其波形型态是依显示数据而任意决定。 在图11的区段信号SEGj的例中,对应于共同信号COM3的区段j只在图示的期间点亮。这是由于共同信号COM3与区段信号SEGj的电位差达到高电位值VLCD,使液晶LC开启的缘故。除此之外的期间,由于共同信号C0M1至COM4与区段信号SEGj的电位差未达VLCD,因此任何的区段皆熄灭。这是由于液晶LC关断的缘故。 在此,共同信号C0M1至COM4与区段信号SEGj为交流信号。即,在点亮期间是交替输出VLCD与VSS,在熄灭期间是交替输出2个中间电位。这是由于若长期间于液晶LC持续施加直流偏压的话会使液晶LC产生残影的缘故。 图12是显示产生1/3偏压驱动方式的共同信号COMi、区段信号SEGj的液晶驱动电路的构成图。若为1/4工作周期驱动方式,共同信号C0Mi则为4个共同信号C0M1至C0M4中的任意一个信号,区段信号SEGj则为n个区段信号SEG1至SEGn中的任意一个信号。
首先,为了产生第1中间电位VLCD1 ( = 2/3 VLCD)与第2中间电位VLCD2 (=1/3 VLCD),而在高电位VLCD与低电位VSS之间串联连接有第1 、第2、第3偏压电阻器VR1 、VR2、 VR3。高电位VLCD、低电位VSS、第1中间电位VLCD1、第2中间电位VLCD2被输入至共同信号输出电路IO及区段信号输出电路11。接着,共同信号输出电路io输出共同信号COMi,区段信号输出电路ll输出区段信号SEGj。如图10所示,共同信号C0Mi与区段信号SEGj被施加至液晶面板12。此种的液晶驱动电路被记载于专利文献1中。
(专利文献1)日本特开平9-197366号公报

发明内容
发明所欲解决的问题 然而,由于被施加共同信号C0Mi的共同电极与被施加区段信号SEGj的区段电极隔着液晶LC而形成电容耦合,故在共同信号COMi或区段信号SEGj的切换时,液晶面板12会出现须状的脉冲噪声,造成显示不良。 因此,如图12的电路所示,可考虑在第1、第2、第3偏压电阻VR1、VR2、VR3的2个连接点设置外接电容器C1、 C2,用来吸收脉冲噪声。但由于外接电容器C1、 C2是与内建液晶驱动电路的IC 一同安装在印刷基板上,因此会有使安装面积增大的问题。
解决问题的手段 本发明的液晶驱动电路的主要特征如下。 本发明的液晶驱动电路是通过分别将共同信号与区段信号输出至液晶面板的共用电极与区段电极而使前述液晶面板进行显示的1/n(n为2以上的正整数)偏压驱动的液晶驱动电路;该液晶驱动电路包括有n段的偏压电阻器群,串联连接于高电位与低电位之间,而产生高电位与低电位之间的(n-l)个中间电位;共同信号输出电路,输出由高电位、低电位、(n-l)个中间电位之中的至少l个中间电位所构成的共同信号;及区段信号输出电路,输出由高电位、低电位、(n-l)个中间电位之中的至少l个中间电位所构成的区段信号;前述共同信号输出电路是在前述共同信号在高电位与低电位之间变化时,使前述共同信号经过(n-l)个中间电位之中的至少1个中间电位的期间而以阶梯状变化;前述区段信号输出电路是在前述区段信号在高电位与低电位之间变化时,使前述区段信号经过(n-l)个中间电位之中的至少1个中间电位的期间而以阶梯状变化。 此外,本发明的液晶驱动电路是通过分别将共同信号与区段信号输出至液晶面板的共用电极与区段电极而使前述液晶面板进行显示的1/n(n为2以上的正整数)偏压驱动的液晶驱动电路;该液晶驱动电路包括有n段的偏压电阻器群,串联连接于高电位与低电位之间,而产生高电位与低电位之间的(n-l)个中间电位;n段的升压(boost)电阻器群,串联连接于高电位与低电位之间,而产生高电位与低电位之间的(n-l)个中间电位;共同信号输出电路,输出由高电位、低电位、(n-l)个中间电位之中的至少l个中间电位所构成的共同信号;区段信号输出电路,输出由高电位、低电位、(n-l)个中间电位之中的至少l个中间电位所构成的区段信号;及开关电路,在前述共同信号或前述区段信号变化时,将由前述n段的升压电阻器群所产生的前述(n-l)个中间电位之中的至少l个中间电位输出至前述共同信号输出电路及前述区段信号输出电路。
发明效果 依据本发明的液晶驱动电路,能够抑制液晶面板的脉冲噪声以防止显示不良,而且不会伴随有安装面积的增加。


图1是本发明实施形态的1/3偏压驱动方式液晶驱动电路的电路构成图。 图2是本发明实施形态的1/4偏压驱动方式液晶驱动电路的电路构成图。 图3是本发明实施形态的1/3偏压驱动方式液晶驱动电路的输出电压波形图。 图4是本发明实施形态的1/4偏压驱动方式液晶驱动电路的输出电压波形图。 图5(a)至(d)是说明本发明实施形态的液晶驱动电路的噪声脉冲抑制效果的图。 图6是本发明实施形态的1/3偏压驱动方式液晶驱动电路的具体电路构成图。 图7是本发明实施形态的1/3偏压驱动方式液晶驱动电路的动作例的信号波形图。 图8是本发明实施形态的1/4偏压驱动方式液晶驱动电路的具体电路构成图。 图9是本发明实施形态的1/4偏压驱动方式液晶驱动电路的动作例的信号波形图。 图10是液晶面板的构成图。 图11是1/3偏压驱动方式的共同信号与区段信号的例子的信号波形图。 图12是先前技术例的1/3偏压驱动方式液晶驱动电路的电路构成图。 图13是说明1/3偏压驱动方式中的液晶面板的脉冲噪声的图。 图14是说明1/3偏压驱动方式中的液晶面板的脉冲噪声的图。 图号说明 12液晶面板 10、30共同信号输出电路 11、40区段信号输出电路 AS1至AS12、ASA至ASI 模拟开关 BR1、BR21第1升压电阻器 BR2、BR22第2升压电阻器 BR3、 BR23第3升压电阻器 服24第4升压电阻器 C1、C2外接电容器 CK1至CK12 、 CKA至CKL 时脉 C0M1至COMi共同信号 LC液晶 MP1 、 MP2、 MPA、 MPB P通道型MOS晶体管 MN1 、 MN2、 MN3、 MNA、 MNB N通道型MOS晶体管 SEG1至SEGj区段信号 SW1、SWA第1开关 SW2、SWB第2开关 SWC第3开关 VLCD高电位 VLCD1第1中间电位 VLCD2第2中间电位
VLCD3第3中间电位 VR1、VR21第1偏压电阻器 VR2、 VR22第2偏压电阻器 VR3、 VR23第3偏压电阻器 VR24第4偏压电阻器 VSS低电位
具体实施例方式
在说明本发明实施形态之前,首先以1/3偏压驱动方式为例,检讨容易产生液晶面板12的脉冲噪声的情况。例如,设想输出如图13所示的共同信号C0M1、C0M2、区段信号SEG1至液晶面板12的情形。在该情形中,于期间TA,共同信号C0M1从高电位VLCD变化至低电位VSS (=接地电位OV),区段信号SEG1则反过来从低电位VSS变化至高电位VLCD。故,相对应的电极间的电位差达到VLCD,使对应于共同C0M1的区段SEG1点亮。
在该期间TA中,共同信号COM2虽从第2中间电位VLCD2变化至VLCD1,但由于此时区段信号SEG1从低电位VSS上升至高电位VLCD,因此在共同信号COM2会产生脉冲噪声。这是由于被施加共同信号COM2的共同电极与被施加区段信号SEG1的区段电极如前所述形成电容耦合的缘故。同样地,在共同信号COM2从高电位VLCD下降至低电位VSS时,在区段信号SEG1会产生脉冲噪声。 图14是显示产生脉冲噪声的其他波形例图。在图14的情形中,当区段信号SEG1从低电位VSS变化至高电位VLCD,共同信号C0M1从第2中间电位VLCD2变化至第1中间电位VLCD1时,在共同信号C0M1会产生脉冲噪声。 由综合以上的情况,可归纳出容易出现与显示不良息息相关的脉冲噪声的情形为共同信号COMi与区段信号SEGj之中, 一方为第1中间电位VLCD1或第2中间电位VLCD2,而另一方在高电位VLCD与低电位VSS之间以最大振幅变化。这是由于第1及第2中间电位VLCD1 、VLCD2为由第1、第2、第3偏压电阻器VR1 、VR2、VR3造成的电阻分压所产生,故相较于高电位VLCD与低电位VSS,其电位并不稳定的缘故。 在此,根据以上的检讨,针对本发明实施形态进行说明。图l是显示产生l/3偏压驱动方式的共同信号COMi、区段信号SEGj的液晶驱动电路的区块构成图。与图12相同的构成部分赋予相同的符号。如图所示,为了产生第1中间电位VLCDl( = 2/3 VLCD)与第2中间电位VLCD2 ( = 1/3 VLCD),而在提供高电位VLCD (例如5V)的配线与提供低电位VSS(例如OV)的配置之间串联连接第1、第2、第3偏压电阻器VR1、VR2、VR3。第1、第2、第3偏压电阻器VR1 、 VR2、 VR3的电阻值设定为彼此相等。 如此,自第1偏压电阻器VR1与第2偏压电阻器VR2的连接点产生第1中间电位VLCD1,自第2偏压电阻器VR2与第3偏压电阻器VR3的连接点产生第2中间电位VLCD2。
此外,在提供高电位VLCD的配线与提供低电位VSS的配线之间串联连接第1、第2、第3升压(boost)电阻器BR1、BR2、BR3。第1、第2、第3升压电阻器服l、服2、服3的电阻值设定为彼此相等。此外,在第1偏压电阻器VR1与第2偏压电阻器VR2的连接点和第1升压电阻器BR1与第2升压电阻器BR2的连接点之间连接有第1开关SW1。
此外,在第2偏压电阻器VR2与第3偏压电阻器VR3的连接点和第2升压电阻器BR2与第3升压电阻器BR3的连接点之间连接有第2开关SW2。第1开关SW1若导通,则相 对应的2个连接点便会短路;第2开关SW2若导通,则相对应的2个连接点便会短路。藉 此,以低阻抗产生第1中间电位VLCD1与第2中间电位VLCD2。 如上述,由于第1、第2、第3升压电阻器BR1、 BR2、 BR3是为了以低阻抗输出第1 中间电位VLCD1与第2中间电位VLCD2而设置,因此较佳为具有比第1、第2、第3偏压电阻 器VR1、VR2、VR3低的电阻值。例如,第1、第2、第3偏压电阻器VR1、VR2、VR3的电阻值为 30KQ,而第1、第2、第3升压电阻器服1、服2、BR3的电阻值为3KQ。 此外,高电位VLCD 、低电位VSS 、第1中间电位VLCD1 、第2中间电位VLCD2被输入 至共同信号输出电路30及区段信号输出电路40。此外,共同信号输出电路30输出由该等 4个电位构成的共同信号COMi,区段信号输出电路40输出由该等4个电位构成的区段信号 SEGj。如图1、图10所示,共同信号COMi与区段信号SEGj被施加至液晶面板12。
如图3及图4所示,前述液晶显示电路具有2个主要特征。若以1/3偏压驱动方 式为例,参照图3进行说明,则第1特征为当共同信号COMi以最大振幅变化时,亦即从高 电位VLCD变化至低电位VSS时,使共同信号COMi以高电位VLCD —第1中间电位VLCD1 — 第2中间电位VLCD2 —低电位VSS的方式以1/3VLCD的步阶呈阶梯状变化。
—般而言,共同信号COMi具备2种期间从高电位VLCD往低电位VSS变化的期间 (VLCD — VSS的期间)、及之后第1中间电位VLCD1与第2中间电位VLCD2交替出现的期间 (VLCD2 — VLCD1 — VLCD2 —…)。前者的期间是通过区段信号SEGj从低电位VSS往高电 位VLCD变化从而使液晶LC开启的期间。后者的期间则是液晶LC关断的期间。因此第l 特征即在前者的期间使共同信号COMi以1/3VLCD的步阶呈阶梯状变化。
对于区段信号SEGj亦同。S卩,当区段信号SEGj以最大振幅变化时、亦即从高电位 VLCD变化至低电位VSS时,使区段信号SEGj以高电位VLCD —第1中间电位VLCD1 —第2 中间电位VLCD2—低电位VSS的方式以1/3VLCD的步阶呈阶梯状变化。区段信号SEGj会有 反过来从低电位VSS变化至高电位VLCD的时候,此时则使区段信号SEGj以低电位VSS — 第2中间电位VLCD2 —第1中间电位VLCD1 —高电位VLCD的方式变化。
如此,通过使共同信号COMi及区段信号SEGj以最大振幅的1/3的振幅来变化,便 能够将上述的电容耦合所导致的脉冲噪声的峰值抑制为1/3。 1/4偏压驱动方式的电路构成如图2所示。与图1的电路的相异点在于偏压电 阻器VR21至VR24的个数为4个,升压电阻器BR21至BR24的个数为4个。此外,开关SWA 至SWC的个数为3个亦为一相异点。藉此,产生3个中间电位(VLCD1 = 3/4 VLCD、 VLCD2 =2/4 VLCD、VLCD3 = 1/4 VLCD)。此外,在该电路中,通过使共同信号COMi与区段信号 SEGj如图4所示地变化则亦能够期待与图1的电路相同的效果。 gp,当共同信号COMi从VSS变化至VLCD时,使共同信号COMi以 VSS — VLCD3 — VLCD1 — VLCD的方式阶梯状地变化。此外,此时区段信号SEGj虽从VLCD 变化至VSS,但是使区段信号SEGj经由中间电位VLCD2而以VLCD — VLCD2 — VSS的方式 变化。之后液晶LC虽进入关断期间,然在此期间中,共同信号COMi为交替反复VLCD1与 VLCD3,区段信号SEGj为固定于VLCD2。换句话说,COMi是以SEGj的电位为中心而反复进 行反转。 另外,在图4中,虽然混合了共同信号COMi及区段信号SEGj以1/4VLCD步阶变化的情形和以2/4VLCD变化的情形,但亦可在发生电压变化的所有时序(timing)将电压变化 的步阶统一为1/4VLCD。此时,电路规模会稍微增加。 依据本发明人的实验,如图3所示,令共同信号C0Mi与区段信号SEGj的一方成为 高电位VLCD、另一方成为低电位VSS的信号期间(液晶LC为ON的显示期间)为Tl,令共 同信号COMi及区段信号SEGj以阶梯状变化时的第1中间电位VLCD1、第2中间电位VLCD2 的信号期间为T2,则较佳为T2 = Tl/(20至200),即T2较佳为Tl的1/20至1/200(1/20 以下、1/200以上)。 就T2的一例而言,约30 ii秒。这是由于若T2太短则脉冲噪声的峰值的抑制效果 会变小,若T2太长则消耗电流会增加,且会有液晶的点亮期间变短而招致显示不良的疑虑 的缘故。在图4中,T1与T2的关系亦同上述。但是令共同信号C0Mi的VLCD1、VLCD3的信 号期间为T2。 第2特征为当共同信号COMi、区段信号SEGj的电位变化时,使该等信号暂时以 低阻抗输出。即,在图3、图4中,设定低阻抗期间。要设定低阻抗期间,在图l的l/3偏压 驱动方式液晶驱动电路中,只要使开关SW1及SW2导通即可。 此外,在图2的1/4偏压驱动方式液晶驱动电路中,只要使开关SWA、SWB及SWC导
通即可。 藉此,便能够使共同信号C0Mi、区段信号SEGj从其产生来源的电阻器电路以低阻 抗产生,且实际输出该等信号的共同信号输出电路30、区段信号输出电路40的输出阻抗亦 降低。 在此,针对上述第1、第2特征的脉冲噪声抑制效果,以1/3偏压驱动方式为例,参 照图5进行说明。首先,第1特征的效果为当使共同信号C0Mi、区段信号SEGj以阶梯状 变化时会如图5(b)所示,脉冲噪声的峰值降为图5(a)原本的脉冲噪声的峰值的1/3。
第2特征的效果为当使共同信号COMi、区段信号SEGj以低阻抗输出时会如图 5(c)所示,虽然脉冲噪声的峰值未改变,但脉冲宽度变窄。而当具备第l及第2特征时,会 如图5(d)所示,可抑制脉冲噪声的峰值与脉冲宽度两者。 是以,本发明的液晶驱动电路若具备第1、第2特征的任一特征,则可获得相对应
的脉冲噪声抑制效果。此外,若具备第1、第2特征两者,则可获得抑制脉冲噪声的峰值与抑
制脉冲宽度的两种抑制效果。[液晶驱动电路的具体电路构成] 接着,针对液晶驱动电路的具体电路构成与动作进行说明。图6是1/3偏压驱动 方式的电路构成,图7是1/3偏压驱动方式的驱动信号。 此外,图8是1/4偏压驱动方式的电路构成,图9是1/4偏压驱动方式的驱动信号。 在此以1/3偏压驱动方式为例来进行说明。 如图6所示,在用来产生第1中间电位VLCD1与第2中间电位VLCD2的电阻电路 中,第1开关SW1、第2开关SW2是由CMOS的模拟开关来形成。第1开关SW1、第2开关SW2 是构成为在时脉(clock)CK13为H電平(高电位VLCD)时导通。 此外,第1至第3升压电阻器BR1至BR3与NMOS晶体管(N通道型MOS晶体管) 丽3串联连接。NMOS晶体管丽3的栅极被施加有时脉CK12,且NMOS晶体管丽3在时脉CK12 为H電平时导通。这是为了在不使用第1至第3升压电阻器BR1至BR3时防止流通不必要的电流以谋求低消耗电力化。 接着,针对共同信号输出电路30的构成进行说明。此电路是由3个区块构成。第 1区块是选择性地输出高电位VLCD、第1中间电位VLCDl、第2中间电位VLCD2、低电位VSS 四个电位之中的任一电位。具体而言,此区块是为了在共同信号COMi以最大振幅VLCD变 化时使共同信号CMOi以阶梯状变化而用。 第1区块具有PMOS晶体管(P通道型MOS晶体管)MP1及与该PMOS晶体管MP1串 联连接的NMOS晶体管丽l 。 PMOS晶体管MP1是于源极被施加有高电位VLCD,于栅极被施加 有时脉CK4。 NMOS晶体管丽l的源极被施加有低电位VSS,于栅极被施加有时脉CK7。
在时脉CK4为L電平(低电位VSS)时,PMOS晶体管MP1导通,输出高电位VLCD。 此夕卜,在时脉CK7为H電平(高电位VLCD)时,NM0S晶体管MN1导通,输出低电位VSS。
在PMOS晶体管MP1与NMOS晶体管MN1的连接点,连接有2个模拟开关AS1、AS2。 模拟开关AS1是由时脉CK5来控制导通/关断,在时脉CK5为H電平时,输出第1中间电位 VLCD1至前述连接点。模拟开关AS2是由时脉CK6来控制导通/关断,在时脉CK6为H電平 时,输出第2中间电位VLCD2至前述连接点。 第2区块是由以相应于时脉CK1且互补性地导通的方式控制的2个模拟开关AS3、 AS4构成。此区块是于第1中间电位VLCD1 、第2中间电位VLCD2交替反复输出的非显示期 间进行动作。模拟开关AS3控制第1中间电位VLCD1的输出,模拟开关AS4则控制第2中 间电位VLCD2的输出。 第3区块是由以相应于时脉CK2且互补性地导通的方式控制的2个模拟开关AS5、 AS6构成。第1区块的输出信号VLCD03CM被输入至模拟开关AS5,第2区块的输出信号 VLCD12CM被输入至模拟开关AS6。 SP,当时脉CK2为H電平(高电位VLCD)时,模拟开关AS5导通,输出第1区块的 输出信号VLCD03CM以作为共同信号C0Mi,当时脉CK2为L電平(低电位VSS)时,模拟开关 AS6导通,输出第2区块的输出信号VLCD12CM以作为共同信号COMi。
此外,区段信号输出电路40亦具有相同的电路构成。S卩,该电路是由3个区块构 成。第1区块是选择性地输出高电位VLCD、第1中间电位VLCD1、第2中间电位VLCD2、低 电位VSS四个电位之中的任一电位。具体而言,此区块是为了在区段信号SEGj以最大振幅 VLCD变化时使区段信号SEGj以阶梯状变化而用。 第1区块具有PMOS晶体管MP2及与该PMOS晶体管MP2串联连接的NMOS晶体管 MN2。 PMOS晶体管MP2是于源极被施加有高电位VLCD,于栅极被施加有时脉CK8。 NMOS晶 体管MN2是于源极被施加有低电位VSS,于栅极被施加有时脉CKll。在时脉CK8为L電平 (低电位VSS)时,PM0S晶体管MP2导通,输出高电位VLCD。又,在时脉CK11为H電平(高 电位VLCD)时,NMOS晶体管MN2导通,输出低电位VSS。 在PMOS晶体管MP2与NMOS晶体管MN2的连接点,连接有2个模拟开关AS7、AS8。 模拟开关AS7是由时脉CK9来控制导通/关断,在时脉CK9为H電平时,输出第1中间电位 VLCD1至前述连接点。模拟开关AS8是由时脉CK10来控制导通/关断,在时脉CK10为H電 平时,输出第2中间电位VLCD2至前述连接点。 第2区块是由以相应于时脉CK1且互补性地导通的方式控制的2个模拟开关AS9、 AS10构成。模拟开关AS9控制第1中间电位VLCD1的输出,模拟开关AS10则控制第2中间电位VLCD2的输出。 第3区块是由以相应于时脉CK3且互补性地导通的方式控制的2个模拟开关 AS11、AS12构成。第1区块的输出信号VLCD03SG被输入至模拟开关AS11,第2区块的输出 信号VLCD12SG被输入至模拟开关AS12。 SP,当时脉CK3为H電平时,模拟开关AS11导通,输出第1区块的输出信号 VLCD03SG以作为区段信号SEGj,当时脉CK3为L電平时,模拟开关AS12导通,输出第2区 块的输出信号VLCD12SG以作为区段信号SEGj。 图7是显示1/3偏压驱动方式液晶驱动电路的动作例的信号波形图。在图7中, 显示有时脉CK1至CK13的波形、共同信号COMi及区段信号SEGj的波形。
如图示,当共同信号COMi为高电位VLCD时、且区段信号SEGj为低电位VSS的期 间为液晶LC开启的期间(即进行显示的期间),之后共同信号COMi从高电位VLCD变化至 低电位VSS,区段信号SEGj变化至高电位VLCD。在该变化后亦为液晶LC开启的期间。并 且,在如上述共同信号COMi及区段信号SEGj为了使液晶LC点亮而以最大振幅变化时,共 同信号COMi及区段信号SEGj是以阶梯状变化。此外,在共同信号COMi及区段信号SEGj 变化时,设有低阻抗期间。 另外,在图7中,在将时脉CK13上升至H電平以使开关SW1、 SW2导通前,将时脉 CK12上升至H電平的理由是为了通过事先使NMOS晶体管丽3导通,而于第1至第3升压电 阻器BR1至BR3流通启动电流,从而使第1及第2中间电位VLCD1、 VLCD2稳定化。
在图8的l/4偏压驱动方式的电路中,基本上亦是以同样的想法来构成电路。艮卩, 在该电路中,使用有模拟开关ASA至ASI、时脉CKA至CKL、PMOS晶体管MPA、MPB、NMOS晶体 管MNA、MNB。在图9中,显示有时脉CKA至CKL的波形、共同信号COMi及区段信号SEGj的 波形。 另外,不需再赘言,本发明并不限定于上述实施形态,在未超出本发明主旨的范围 内当可进行变更。例如,虽然是将第1中间电位VLCD1设定为2/3 VLCD、将第2中间电位 VLCD2设定为1/3 'VLCD,但只要可将液晶LC设定为关断状态,则亦可设定成上述之外的比 率。此时,第1至第3偏压电阻器VR1至VR3、第1至第3升压电阻器BR1至BR3的各电阻 值比亦相应其进行设定。
权利要求
一种液晶驱动电路,是通过分别将共同信号与区段信号输出至液晶面板的共用电极与区段电极而使所述液晶面板进行显示的1/n(n为2以上的正整数)偏压驱动的液晶驱动电路;该液晶驱动电路包括有n段的偏压电阻器群,串联连接于高电位与低电位之间,而产生高电位与低电位之间的(n-1)个中间电位;共同信号输出电路,输出由高电位、低电位、(n-1)个中间电位之中的至少1个中间电位所构成的共同信号;及区段信号输出电路,输出由高电位、低电位、(n-1)个中间电位之中的至少1个中间电位所构成的区段信号;所述共同信号输出电路是在所述共同信号在高电位与低电位之间变化时,使所述共同信号经过(n-1)个中间电位之中的至少1个中间电位的期间而以阶梯状变化;所述区段信号输出电路是在所述区段信号在高电位与低电位之间变化时,使所述区段信号经过(n-1)个中间电位之中的至少1个中间电位的期间而以阶梯状变化。
2. 如权利要求1所述的液晶驱动电路,其特征在于,在所述共同信号及所述区段信号在高电位与低电位之间变化时,令所述共同信号的(n-1)个中间电位之中的至少1个中间电位的期间为T2,令所述共同信号、所述区段信号的高电位或低电位的期间为Tl,则T2为Tl的1/20至1/200。
3. —种液晶驱动电路,是通过分别将共同信号与区段信号输出至液晶面板的共用电极与区段电极而使所述液晶面板进行显示的1/n(n为2以上的正整数)偏压驱动的液晶驱动电路;该液晶驱动电路包括有n段的偏压电阻器群,串联连接于高电位与低电位之间,而产生高电位与低电位之间的(n-1)个中间电位;n段的升压电阻器群,串联连接于高电位与低电位之间,而产生高电位与低电位之间的(n-1)个中间电位;共同信号输出电路,输出由高电位、低电位、(n-1)个中间电位之中的至少l个中间电位所构成的共同信号;区段信号输出电路,输出由高电位、低电位、(n-1)个中间电位之中的至少l个中间电位所构成的区段信号;及开关电路,在所述共同信号或所述区段信号变化时,将由所述n段的升压电阻器群所产生的所述(n-1)个中间电位之中的至少l个中间电位输出至所述共同信号输出电路及所述区段信号输出电路。
4. 如权利要求3所述的液晶驱动电路,其特征在于,所述n段的升压电阻器群具有比所述n段的偏压电阻器群低的电阻值。
5. 如权利要求3或4所述的液晶驱动电路,其特征在于,所述开关电路为连接在所述n段的偏压电阻器群的(n-1)个连接点与所述n段的升压电阻器群的(n-1)个连接点之间的(n-1)个开关;且在所述共同信号或所述区段信号变化时使所述(n-1)个开关导通。
6. 如权利要求3至5中任一项所述的液晶驱动电路,其特征在于,所述共同信号输出电路是在所述共同信号在高电位与低电位之间变化时,使所述共同信号经过(n-1)个中间电位之中的至少1个中间电位的期间而以阶梯状变化;所述区段信号输出电路是在所述区段信号在高电位与低电位之间变化时,使所述区段信号经过(n-1)个中间电位之中的至少1个中间电位的期间而以阶梯状变化。
7. —种液晶驱动电路,是通过分别将共同信号与区段信号输出至液晶面板的共用电极与区段电极而使所述液晶面板进行显示的液晶驱动电路;该液晶驱动电路包括有第1至第3偏压电阻器,串联连接于高电位与低电位之间,而产生高电位与低电位之间的第1及第2中间电位;共同信号输出电路,输出由高电位、低电位、第1及第2中间电位所构成的共同信号;及区段信号输出电路,输出由高电位、低电位、第1及第2中间电位所构成的区段信号;所述共同信号输出电路是在所述共同信号在高电位与低电位之间变化时,使所述共同信号经过第1及第2中间电位的期间而以阶梯状变化;所述区段信号输出电路是在所述区段信号在高电位与低电位之间变化时,使所述区段信号经过第1及第2中间电位的期间而以阶梯状变化。
8. 如权利要求7所述的液晶驱动电路,其特征在于,在所述共同信号及所述区段信号在高电位与低电位之间变化时,令所述共同信号的第1及第2中间电位的各者的期间为T2,令所述共同信号、所述区段信号的高电位或低电位的期间为Tl,则T2为Tl的1/20至1/200。
9. 一种液晶驱动电路,是通过分别将共同信号与区段信号输出至液晶面板的共用电极与区段电极而使所述液晶面板进行显示的液晶驱动电路;该液晶驱动电路包括有第1至第3偏压电阻器,串联连接于高电位与低电位之间,而产生高电位与低电位之间的第1及第2中间电位;第1至第3升压电阻器,串联连接于高电位与低电位之间,而产生高电位与低电位之间的第1及第2中间电位;共同信号输出电路,输出由高电位、低电位、第1及第2中间电位所构成的共同信号;区段信号输出电路,输出由高电位、低电位、第1及第2中间电位所构成的区段信号;及开关电路,在所述共同信号或所述区段信号变化时,将由所述第1至第3升压电阻器所产生的所述第1及第2中间电位输出至所述共同信号输出电路及所述区段信号输出电路。
10. 如权利要求9所述的液晶驱动电路,其特征在于,所述第1至第3升压电阻器具有比所述第1至第3偏压电阻器低的电阻值。
11. 如权利要求9或10所述的液晶驱动电路,其特征在于,所述开关电路包括第1开关,连接在所述第1偏压电阻器与所述第2偏压电阻器的连接点、和所述第1升压电阻器与所述第2升压电阻器的连接点之间;及第2开关,连接在所述第2偏压电阻器与所述第3偏压电阻器的连接点、和所述第2升压电阻器与所述第3升压电阻器的连接点之间;且在所述共同信号或所述区段信号变化时使所述第1及第2开关导通。
12. 如权利要求9至11中任一项所述的液晶驱动电路,其特征在于,所述共同信号输出电路是在所述共同信号在高电位与低电位之间变化时,使所述共同信号经过第1及第2中间电位的期间而阶梯状地变化;所述区段信号输出电路是在所述区段信号在高电位与低电 位之间变化时,使所述区段信号经过第1及第2中间电位的期间而阶梯状地变化。
全文摘要
本发明的目的在于提供一种抑制液晶面板的脉冲噪声并且不会伴随有安装面积的增加的液晶驱动电路。本发明的液晶驱动电路是当共同信号COMi以最大振幅变化时,亦即从高电位VLCD变化至低电位VSS时,使共同信号COMi以高电位VLCD→第1中间电位VLCD1→第2中间电位VLCD2→低电位VSS的方式以1/3VLCD的步阶呈阶梯状变化。针对区段信号SEGj亦同,当区段信号SEGj从低电位VSS变化至高电位VLCD时,使区段信号SEGj以低电位VSS→第2中间电位VLCD2→第1中间电位VLCD1→高电位VLCD的方式呈阶梯状变化。藉此,便能够将电容耦合所导致的脉冲噪声的峰值抑制为1/3。
文档编号G09G3/36GK101727867SQ20091020726
公开日2010年6月9日 申请日期2009年10月23日 优先权日2008年10月24日
发明者后藤贤介, 德永哲也, 片桐典和 申请人:三洋电机株式会社;三洋半导体株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1