专利名称:数据传送方法、图像显示器、信号线驱动及有源矩阵基板的制作方法
技术领域:
本发明涉及用液晶显示装置等具备的有源矩阵基板等矩阵基板进行数据传送的数据传送方法、图像显示装置、信号线驱动电路以及液晶显示装置等使用的有源矩阵基板。
一直使用着各种信号线和扫描线设置成矩阵状的显示单元或感光单元等元件与其他元件之间交接数据的数据传送装置。
例如液晶显示装置等显示装置用的有源矩阵基板中,具有对像素提供信号的信号线和每一像素设置的、驱动开关元件的扫描线。而且,为驱动它们安装了外部驱动电路(信号线驱动电路、扫描线驱动电路)。
其中,以前所安装的外部驱动电路为驱动它们,具有与信号线和扫描线条数相同数目的输出端。为减少外电路的点数和降低安装成本,曾考虑使IC个数减少为一半或三分之一、使其分支并通过信号线开关元件选择提供信号。具体来说,如日本国公开专利公报“特开平8-234237号公报(
公开日为1996年9月13日)”所揭示的那样,设法在一帧周期内分时逐段依次加上扫描信号,随时间切换要加上扫描信号的目的段。
上述现有构造中,分界线上的信号线由于与相邻信号线之间的寄生电容而在受到电位抖动影响的状态下写入电位,因而存在所要传送的数据发生误差这种问题。
例如为显示装置的场合,由于信号线和像素电极之间的寄生电容,段切换时,受到段交接处信号线和像素抖动的影响,存在交界线可被辨认这种问题。其原理可用图31所示定时图和为本发明构成图的
图1来说明。实际上除图中示出的以外还设有相同的很多信号线以及与其对应的各部件,这里为便于说明进行了简化。这里,以为了使整个画面进行黑显示,由与信号线驱动电路1的输出端分别对应的输出线s1~s4提供最大幅值信号的情形为例进行说明。
由信号线f’、f、a、b构成1段(称为第1段)。由信号线c、d、e、e’构成另一段(称为第2段)。选择某一扫描线g1期间,来自信号线驱动电路1的信号先提供给信号线a、b。因为选中扫描线g1,信号便分别写入像素A1、B1。这时对信号线c、d未提供信号。接着,信号线a、b以及像素A1、B1均处于保持状态,相反,信号线驱动电路1的信号提供给信号线c、d,由于选中扫描线g1,故信号分别写入像素C1、D1。
也说是说,选择某一扫描线g1期间,为使信号线开关元件(SWa等)导通,依次将信号送给控制配线SW1和SW2。首先信号线开关元件SWa、SWb由于对SW1的选择而导通。由此,信号线驱动电路1的信号提供给信号线a、b。由于选中扫描线g1,信号分别写入像素A1、B1。这时由于没有选中SW2,故未将信号提供给信号线c、d。接着由于SW1处于非选择状态,SWa、SWb处于截止状态,故信号线a、b以及像素A1、B1处于保持状态。而且一旦选中SW2,而信号线开关元件SWc、SWd处于导通状态的话,信号线驱动电路1的信号便提供给信号线c、d,由于扫描线g1处于选择当中,故信号分别写入像素C1、D1.
这里,以整体画面进行黑显示的情形为例,因此对信号线a~d提供同一信号,但通常在选择上述一条扫描线(g1)期间,来自信号线驱动电路1的信号可切换。
但像素电极与信号线之间存在寄生电容Csd。图1中只示出像素A1、B1、C1、D1、A2、B2、C2、D2部分的Csd,但各信号线上所增加的只是沿信号线的像素数目的Csd,因此实际上会存在与信号线整体静电电容相比不能忽略的电容。这里,信号的施加位置从第1段切换为第2段时,即SW1为非选择状态而选定SW2时,信号线c的电位便如图32所示进行极性反转。信号线b通过像素电极(以B2为首的信号线方向的多个像素)与信号线c电容结合,而且SW1处于非选择状态,故通过信号线c的极性反转,信号线b上拉不少电位。而且此时扫描线g1处于选定状态,故该被上拉的电位加给像素B1,在此状态下扫描线g1仍切换为非选择状态。
对于全部扫描线都带来这种动作的影响,因此发生画面整体显示中形成为只对与信号线b相当的一行像素提供比其他像素高的电压,便可辨认为较黑行这种问题。
顺便地说,SW2为非选择状态而SW1为被选定瞬间也发生同样的上拉,但扫描线g1选择期间在下一定时时刻选择SW2,重写为正确的电位,故对于C1来说没有显示方面的问题发生。而且,扫描线g1截止时Csd引起的抖动由于与像素进行电容结合的信号线虽有所不同,但就显示期间整体的有效值来说并无差别,故没有问题发生。
这里为了简化只就2段的驱动加以说明,但在例如涉及4段对画面整体进行驱动的场合,就变成为在各段交界线上可辨认出总共3条黑线这种问题。
上述问题除了这种显示装置以外在例如X线传感器场合也同样存在。具体来说,在基板上将信号线和扫描线形成为矩阵形状,其上具备设置多个光检测元件的光检测单元。由该光检测单元检测X线并变换为电信号,通过信号线将该信号传送到外部显示装置等。这种场合下,若与上述相同也将信号线分段来传送信号的话,就仍然因相邻信号线之间的寄生电容,而在受到电位抖动影响的状态下对分界线上的信号线写入电位,因此所要传送的数据有误差发生。
本发明其目的在于,提供一种分段进行数据传送时,可减轻因段分界线上的信号线受到电位抖动的影响而使信号线电位状态在段交接处与周围不同这种问题的数据传送方法、图像显示装置以及信号线驱动电路。
本发明另一目的在于,提供一种在用进行段驱动的有源矩阵基板显示图像的场合,可减轻尽管将与周围相同电位提供给段交接处但显示状态仍与周围不同这种问题的有源矩阵基板。
为达到上述目的,本发明的数据传送方法,行方向扫描线和列方向信号线形成为矩阵形状,一行周期内将该矩阵上位置所对应的数据信号加到该位置所对应的信号线上,将所述信号线分成多段,在各行中通过使所述信号线每段依次导通,从而每段在矩阵单元和数据交接单元之间传送数据信号,其特征在于,对于所述段当中至少1组分别具有互相相邻信号线的各段之间,令所述数据信号其施加结束时间较早的段为BL1,较晚的段为BL2,并令分别属于所述BL1、BL2且互相相邻的信号线分别为SL1、SL2时,一行周期内,先于该行中对BL1作为施加所述数据信号用的导通即正规导通的所述数据信号施加结束时间,使SL2导通作为预备导通。
按照上述构成,在一行周期内,先于该行中对BL1作为正规导通的所述数据信号施加结束时间,使属于BL2的信号线当中至少SL2导通作为预备导通。例如使包含SL2并属于BL2的全部信号线导通即可。在相对于基准电压使信号线电位极性反转的交流驱动场合,则先于对BL1作为正规导通的所述数据信号施加结束时间,至少使SL2电位相对于所述基准电压极性反转作为预备导通。具体来说,在一行周期内,在该行中至少一段导通结束前,使其次成为导通段的信号线一度导通。此外,在交流驱动场合,使BL2信号线在BL1的正规极性反转之前,预先进行极性反转,来作为预备极性反转。
因而,由于上述预备导通,段BL1虽受到电位上拉的影响而使电位抖动,但在其后进行正规导通,对BL1加上正确的电位,故抖动被修复。此后,对BL1加数据信号结束,BL1便基于该正确电位而处于维持·传送数据信号的状态。因此,能有效地防止因相邻信号线之间的寄生电容而在受到电位抖动影响的状态下对段分界线上的信号线写入电位、致使所要传送的数据发生误差这种情况。若为显示装置场合,就不会有分界线上的像素写入时受到电位抖动的影响而在显示期间保持该状态这种现象发生。因此,可减轻尽管将与周围相同电位提供给段交接处但显示状态仍与周围不同这种问题。
例如在BL2中进行所述预备导通期间,对进行该预备导通的BL2信号线,加上选择该行期间在正规导通时间对该信号线所加上的信号。这样,对在BL2中进行上述预备导通的信号线,在预备导通时间也好,正规导通时间也好,均加上本来应加上的相同信号。因此,这两个信号没有电位差发生。因而BL1内的信号线未受到这种电位差引起的电位下拉的影响。因此,除了基于上述构成的效果之外,还进一步减轻尽管将与周围相同电位提供给段交接处但显示状态仍与周围不同这种问题。
本发明的数据传送方法,对于行方向扫描线和列方向信号线形成为矩阵形状,并通过该矩阵上的像素显示数据信号所表示图像的图像显示装置,一行周期内将该矩阵上位置所对应的数据信号加到该位置所对应的信号线上,将所述信号线分成多段,在各行中通过使所述信号线电位每段依次相对于基准电压极性反转,从而每段将数据信号从数据交接单元传送到所述像素,其特征在于,对于所述段当中至少1组分别具有互相相邻信号线的各段之间,令所述数据信号其施加结束时间较早的段为BL1,较晚的段为BL2,并令分别属于所述BL1、BL2且互相相邻的信号线分别为SL1、SL2时,一行周期内,先于该行中对BL1作为施加所述数据信号用的导通即正规导通的所述数据信号施加结束时间,使SL2电位相对于所述基准电压极性反转作为预备导通。
按照上述构成,在一行周期内,先于该行中对BL1作为施加所述数据信号用的导通即正规导通的所述数据信号施加结束时间,使SL2电位相对于所述基准电压极性反转作为预备导通。使例如包含SL2并属于BL2的全部信号线电位相对于上述基准电压极性反转即可。也就是说,使信号线电位相对于基准电压作极性反转的交流驱动中,先于对BL1作为正规导通的所述数据信号施加结束时间,至少使SL2电位相对于所述基准电压极性反转作为预备导通。具体来说,在一行周期内,在该行中至少一段的导通结束之前,使其次要导通段的信号线电位相对于所述基准电压作极性反转。也就是说,交流驱动中,使BL2信号线在BL1的正规极性反转之前,预先进行极性反转,作为预备极性反转。
因而,由于上述预备导通,段BL1虽受到电位上拉的影响而使电位抖动,但在其后进行正规导通,对BL1加上正确的电位,故抖动被修复。此后,对BL1加数据信号结束,BL1便基于该正确电位而处于维持·传送数据信号的状态。因此,能有效地防止因相邻信号线之间的寄生电容而在受到电位抖动影响的状态下对段分界线上的信号线写入电位、致使所要传送的数据发生误差这种情况。因此,显示装置中,就不会有分界线上的像素写入时受到电位抖动的影响而在显示期间保持该状态这种现象发生。因此,可减轻尽管将与周围相同电位提供给段交接处但显示状态仍与周围不同这种问题。
本发明的数据传送方法,行方向扫描线和列方向信号线形成为矩阵形状,一行周期内将该矩阵上位置所对应的数据信号加到该位置所对应的信号线上,将所述信号线分成多段,在各行中通过使所述信号线每段依次导通,从而每段在矩阵单元和数据交接单元之间传送数据信号,其特征在于,由n个采样单元对按时间序列连续输入、相当于n条信号线为1段的输入数据进行采样,作为n个采样数据分别存储后,分别输出给相应的信号线,将所述n个采样单元分组,令所述段当中就同一扫描线而言所述输入数据的采样顺序是第2个以后的那一个段为BL2,并令具有输入所述段BL2最初采样数据Db1的采样单元的分组为GRa时,所述分组GRa就同一扫描线存储采样时间比所述段BL2早的那段采样数据后,最迟到输入所述采样数据Db1之前,在分组GRa内准备存储所述采样数据Db1用的空置采样单元。
可对例如上述n个采样单元,按采样单元内进行系统切换的时间相同的各采样单元来分组。此外,也可对上述n个采样单元,按对于向上述信号线的一个段输出的数据信号其输出时间相同的各采样单元来分组。
如果未分组时,对于向所述信号线的1个段输出的数据信号,便首先对第1至第n的数据信号采样,完成后再对第1数据信号采样之前,将采样完毕的上述第1至第n数据信号转送给信号线或锁存。因此,需要有转送或锁存用的时间。结果,若要传送时间上连续的数据信号,即以一定时间间隔依次输入的数据信号的话,该转送或锁存用的时间与数据信号的提供间隔相比不能忽略的场合,采样赶不上就会发生数据信号的丢失。或者,产生考虑这一时间而将标记信号插入所要传送的数据信号等对数据信号作某种处理的需要。
反之采用本发明构成的话,由n个采样单元对按时间序列连续输入、相当于n条信号线为1段的输入数据进行采样,作为n个采样数据分别存储后,分别输出给相应的信号线,将所述n个采样单元分组,令所述段当中就同一扫描线而言所述输入数据的采样顺序是第2个以后的那一个段为BL2,并令具有输入所述段BL2最初采样数据Db1的采样单元的分组为GRa时,所述分组GRa就同一扫描线存储采样时间比所述段BL2早的那段采样数据后,最迟到输入所述采样数据Db1之前,在分组GRa内准备存储所述采样数据Db1用的空置采样单元。
因而,在至信号线的输入线有n条(因而信号线条数为n的整数倍)的场合,对第n数据信号采样后再次对第1数据信号采样之前,不需要将采样完成的数据信号转送到信号线或锁存用的时间。因此,不需要根据转送或锁存用的时间专门对数据信号进行处理。因此,可用简化的构成迅速传送数据,高速处理数据。
为了上述准备,可适当输出、利用表示上述准备动作定时的分组控制信号。这样的分组控制信号,例如是在各采样单元中准备多个存储数据信号的系统(A系统、B系统等),在这些系统之间表示将数据信号的存储目的地切换为空置系统的定时的分组控制信号(系统切换定时信号)。而且,例如是表示在别的分组对别的采样数据进行输入·存储动作期间将所存储的采样数据转送或锁存后输出的输出定时的分组控制信号(输出定时信号)。
本发明的数据传送方法,行方向扫描线和列方向信号线形成为矩阵形状,一行周期内将该矩阵上位置所对应的数据信号加到该位置所对应的信号线上,将所述信号线分成多段,在各行中通过使所述信号线每段依次导通,从而每段在矩阵单元和数据交接单元之间传送数据信号,其特征在于,对于所述段当中至少1组分别具有互相相邻信号线的各段之间,令所述数据信号其施加结束时间较早的段为BL1,较晚的段为BL2,并令分别属于所述BL1、BL2且互相相邻的信号线分别为SL1、SL2时,一行周期内,先于该行中对BL1作为施加所述数据信号用的导通即正规导通的所述数据信号施加结束时间,开始对SL2加上所述数据信号。
例如是交流驱动的话,则可构成为,一行周期内,先于该行中对BL1作为施加所述数据信号用的正规导通的正规极性反转结束时间,开始对SL2加上所述数据信号用的正规极性反转。
按照上述构成,在一行周期内,先于该行中对BL1作为施加所述数据信号用的导通即正规导通的所述数据信号施加结束时间,开始对SL2加上所述数据信号。具体来说,通过在结束对BL1加上数据信号之前开始正规导通,来使BL2各信号线预先导通。
因而,由于该导通时间,段BL1虽受到电位上拉的影响而使电位抖动,但在其后不久尚继续对BL1加上数据信号,故该期间BL1中该电位的抖动被修复。此后,对BL1加数据信号结束,BL1便可以维持·传送该正确电位。因此,能有效地防止因相邻信号线之间的寄生电容而在受到电位抖动影响的状态下对分界线上的信号线写入电位、致使所要传送的数据发生误差这种情况。
若为显示装置场合,就不会有分界线上的像素写入时受到电位抖动的影响而在显示期间保持该状态这种现象发生。因此,可减轻尽管将与周围相同电位提供给段交接处但显示状态仍与周围不同这种问题。
而且,为了象这样消除误差,以比通常早的定时预先导通,但只要对规定通常导通时间的开始时间·结束时间所用的信号定时作某些改动,就可实现这样的构成,没有必要重新产生规定这种早导通专用的开始时间·结束时间所用的信号。因此可简化这种驱动用装置的构成。
本发明的数据传送方法,对于行方向扫描线和列方向信号线形成为矩阵形状,并通过该矩阵上的像素显示数据信号所表示图像的图像显示装置,一行周期内将该矩阵上位置所对应的数据信号加到该位置所对应的信号线上,将所述信号线分成多段,在各行中通过使所述信号线电位每段依次相对于基准电压极性反转,从而每段将数据信号从数据交接单元传送到所述像素,其特征在于,对于所述段当中至少1组分别具有互相相邻信号线的各段之间,令所述数据信号其施加结束时间较早的段为BL1,较晚的段为BL2,并令分别属于所述BL1、BL2且互相相邻的信号线分别为SL1、SL2时,一行周期内,先于该行中对BL1作为施加所述数据信号用的导通即正规导通的所述数据信号施加结束时间,开始对SL2加上所述数据信号。
也就是说,对于交流驱动,可构成为在一行周期内,先于该行中对BL1作为施加所述数据信号用的正规导通的正规极性反转结束时间,开始对SL2加上所述数据信号用的正规极性反转。
按照上述构成,在一行周期内,先于该行中对BL1作为施加所述数据信号用的导通即正规导通的所述数据信号施加结束时间,开始对SL2加上所述数据信号。具体来说,通过在结束对BL1加上数据信号之前开始正规导通,来使BL2各信号线预先导通。
因而,由于该导通时间,段BL1虽受到电位上拉的影响而使电位抖动,但在其后不久尚继续对BL1加上数据信号,故该期间BL1中该电位的抖动被修复。此后,对BL1加数据信号结束,BL1便可以维持·传送该正确电位。因此,能有效地防止因相邻信号线之间的寄生电容而在受到电位抖动影响的状态下对分界线上的信号线写入电位、致使所要传送的数据发生误差这种情况。
结果,显示装置中,就不会有分界线上的像素写入时受到电位抖动的影响而在显示期间保持该状态这种现象发生。因此,可减轻尽管将与周围相同电位提供给段交接处但显示状态仍与周围不同这种问题。
而且,为了象这样消除误差,以比通常早的定时预先导通,但只要对规定通常导通时间的开始时间·结束时间所用的信号定时作某些改动,就可实现这样的构成,没有必要重新产生规定这种早导通专用的开始时间·结束时间所用的信号。因此可简化这种驱动用装置的构成。
本发明的图像显示装置,行方向扫描线和列方向信号线形成为矩阵形状,一行周期内将该矩阵上位置所对应的数据信号加到该位置所对应的信号线上,将所述信号线分成多段,在各行中通过使所述信号线电位每段依次相对于基准电压极性反转,从而每段将数据信号从数据交接单元传送到矩阵上的像素,通过所述像素显示所述数据信号所表示图像,其特征在于,采用上述任一项所述的数据传送方法,将数据信号从数据交接单元传送到矩阵上的像素。
按照上述构成,采用上述任一项所述的数据传送方法,将数据信号从数据交接单元传送到矩阵上的像素。所以,不会有如上所述分界线上的像素写入时受到电位抖动的影响而在显示期间保持该状态这种现象发生。因此,可减轻尽管将与周围相同电位提供给段交接处但显示状态仍与周围不同这种问题。
本发明的信号线驱动电路,作为上述数据交接单元将上述数据信号传送给上述图像显示装置,其特征在于,由n个采样单元对按时间序列连续输入、相当于n条信号线为1段的输入数据进行采样,作为n个采样数据分别存储后,分别输出给相应的信号线,将所述n个采样单元分组,令所述段当中就同一扫描线而言所述输入数据的采样顺序是第2个以后的那一个段为BL2,并令具有输入所述段BL2最初采样数据Db1的采样单元的分组为GRa时,每一分组生成规定如下定时的分组控制信号,即所述分组GRa就同一扫描线存储采样时间比所述段BL2早的那段采样数据后,最迟到输入所述采样数据Db1之前,在分组GRa内准备存储所述采样数据Db1用的空置采样单元。
按照上述构成,每一分组生成规定如下定时的分组控制信号,即所述分组GRa就同一扫描线存储采样时间比所述段BL2早的那段采样数据后,最迟到输入所述采样数据Db1之前,在分组GRa内准备存储所述采样数据Db1用的空置采样单元。
因而,在至信号线的输入线有n条(因而信号线条数为n的整数倍)的场合,对第n数据信号采样后再次对第1数据信号采样之前,不需要将采样完成的数据信号转送到信号线或锁存用的时间。因此,不需要根据转送或锁存用的时间专门对数据信号进行处理。因此,除了基于上述构成的效果以外,还可用简化的构成迅速传送数据,高速处理数据。
作为本发明的数据传送装置,是用于行方向扫描线和列方向信号线形成为矩阵形状、一行周期内将该矩阵上位置所对应的数据信号加到该位置所对应的信号线上、将数据信号传送给所述矩阵上的像素来显示图像的图像显示装置,所述信号线分成多段,在各行中通过使所述信号线每段依次导通,从而每段使数据信号在矩阵单元和数据交接单元之间传送,也可以构成为包括一导通控制单元,对于所述段当中至少1组分别具有互相相邻信号线的各段之间,令所述数据信号其施加结束时间较早的段为BL1,较晚的段为BL2,并令分别属于所述BL1、BL2且互相相邻的信号线分别为SL1、SL2时,在一行周期内,先于该行中对BL1作为施加所述数据信号用的导通即正规导通的所述数据信号施加结束时间,使SL2导通作为预备导通。
按照上述构成,在一行周期内,先于该行中对BL1作为正规导通的所述数据信号施加结束时间,使属于BL2的信号线当中至少SL2导通作为预备导通。例如使包含SL2并属于BL2的全部信号线导通即可。在相对于基准电压使信号线电位极性反转的交流驱动场合,则先于对BL1作为正规导通的所述数据信号施加结束时间,至少使SL2电位相对于所述基准电压极性反转作为预备导通。所以,不会有如上所述分界线上的像素写入时受到电位抖动的影响而在显示期间保持该状态这种现象发生。因此,可减轻尽管将与周围相同电位提供给段交接处但显示状态仍与周围不同这种问题。
为了达到上述目的,本发明的有源矩阵基板,包括与多个像素电极分别连接的像素开关元件;驱动所述像素开关元件的多条扫描线;通过所述像素开关元件将数据信号加到所述像素电极上的多条信号线;具有将所述数据信号提供给所述信号线使信号线电压极性反转的信号输入单元、根据一行周期内提供所述数据信号的时间将所述信号线分组、使所述信号输入单元输出的数据信号分支至所述各段的信号线分支单元;通过切换导通·截止来通断所述信号线分支单元将数据信号提供给所述各信号线的信号线开关元件;以及按每一所述段设置、将导通信号提供给所述信号线开关元件、并根据所述数据信号的提供时间按每一所述段切换所述信号线开关元件导通·截止的控制配线,其特征在于,就至少2个互相相邻段其中至少一个段而言,对于一行周期内对相邻段的控制配线比自身段的控制配线较先提供所述数据信号的段,与相邻段之间分界线上的自身段内的信号线,接收与自身段的所述控制配线不同的别的辅助控制线所提供的辅助导通信号而受到控制,通过与自身段所述控制配线所控制的所述信号线开关元件不同的别的辅助信号线开关元件,在一行周期内向所述相邻段提供数据信号结束之前,作为预备,接收对使自身段信号线电压极性反转的预备极性反转信号的提供。
按照上述构成,与相邻段之间分界线上的自身段内的信号线,靠辅助信号线开关元件,作为预备,使自身段信号线电压极性反转。
可预先使信号线极性反转,所以,不会有如上所述分界线上的像素写入时受到电位抖动的影响而在显示期间保持该状态这种现象发生。因此,可减轻尽管将与周围相同电位提供给段交接处但显示状态仍与周围不同这种问题。
而且,是按照预先确定的选择顺序对各段提供导通信号,仅对此时显示方面发生问题的信号线设置另外的信号线开关元件这种结构。因此,可以将信号线开关元件形成区域其大小取为无法设置不要的信号线开关元件部分。而别的信号线开关元件其控制配线在段间各1条为宜。因此,控制信号都可以没有多余地生成,配线形成也容易布局。
本发明的其他目的、特征和优点将从以下记载当中得到充分理解。而本发明的利益可从下面参照附图进行的说明变得清楚。
图1是示出有源矩阵基板等效电路的说明图。
图2是示出用有源矩阵基板的驱动方法的定时图的说明图。
图3是示出用有源矩阵基板的液晶显示装置其显示状态的说明图。
图4是示出用有源矩阵基板的驱动方法的定时图的说明图。
图5是示出信号线驱动电路构成例的框图。
图6是示出图5中信号线驱动电路其定时图的说明图。
图7是示出信号线驱动电路构成例的框图。
图8是示出图7中信号线驱动电路其定时图的说明图。
图9是示出信号线驱动电路构成例的框图。
图10是示出图9中信号线驱动电路其定时图的说明图。
图11是示出导通控制单元简略构成例的框图。
图12是示出导通控制单元简略构成例的框图。
图13是示出生成分组控制信号和控制信号的电路的简略构成例的框图。
图14是示出输出缓存器简略构成例的框图。
图15是示出输出缓存器简略构成例的框图。
图16是示出D/A变换器简略构成例的框图。
图17是示出D/A变换器简略构成例的框图。
图18是示出信号线驱动电路构成例的框图。
图19是示出图18中信号线驱动电路其定时图的说明图。
图20是示出分段超过2段对信号线加上图像信号的构成例的说明图。
图21是示出用有源矩阵基板的驱动方法的定时图的说明图。
图22是示出用有源矩阵基板的驱动方法的定时图的说明图。
图23是示出用有源矩阵基板的驱动方法的定时图的说明图。
图24是示出用有源矩阵基板的驱动方法的定时图的说明图。
图25是示出光检测器简略构成例的框图。
图26是示出有源矩阵基板等效电路构成例的说明图。
图27是示出用图26中有源矩阵基板的驱动定时图的说明图。
图28是示出有源矩阵基板等效电路构成例的说明图。
图29是示出用图28中有源矩阵基板的驱动定时图的说明图。
图30是示出有源矩阵基板等效电路构成例的说明图。
图31是示出有源矩阵基板等效电路构成例的说明图。
图32是示出用现有的有源矩阵基板的驱动方法的定时图的说明图。根据图1至图20,对本发明的一个实施形态说明如下。本实施形态中,数据传送装置是有源矩阵基板(矩阵单元),具有扫描线、信号线、像素电极,是作为以有源矩阵方式显示驱动的显示装置的液晶显示装置。参照图1说明其等效电路。
作为各数据处理单元的像素A1、B1、…设置在像素电极上,同时还连接有未图示的TFT(薄膜晶体管)等像素开关元件。这些像素由液晶构成,借此构成液晶面板,构成在该液晶面板上显示图像的液晶显示装置。实际上还设置图示以外同样多的信号线以及与之对应的各部件,但这里为方便说明而简化,信号线示出f’、f、a、b、c、d、e、e’8条,扫描线只示出g1、g2条。
由信号线f’、f、a、b构成1段(称为第1段)。信号线c、d、e、e’构成另1段(称为第2段)。本实施形态中对这样的2段结构进行说明。然而不限于此。
在上述信号线f’、f、a、b、c、d、e、e’的端部如图中所示设有信号线开关元件(SWa、SWb、SWc、SWd等),元件的另一端与作为安装外部电路用的信号输入端的信号线驱动电路(数据交接单元)1电连接,在信号线驱动电路1与该开关元件之间设置信号线分支单元7。信号线开关元件用CMOS晶体管构成,也可根据情况用NMOS晶体管构成。信号分支单元7使配线分支构成。
而且,这些信号线开关元件分别电连接到从信号线驱动电路1的输出端引出的输出线s1、s2、s3、s4。在上述信号线开关元件SWa等控制端上,切换信号线开关元件的导通·截止的控制配线SW1和SW2共同地连接到多个段的每一个上,通过这样的切换,便将来自信号线驱动电路1的图像信号(数据信号)以分时方式供给信号线作为显示信号。
也就是说,将信号线或扫描线分段,若分段的是信号线则对扫描线被选期间(扫描线的一个选择期间、一行周期)进行分时,若分段的是扫描线则对一帧周期进行分时,使信号施加的目的段随时间一起切换,依次将数据信号或扫描信号加到各段。本实施形态中将信号线分段,对扫描线的一选择期间进行分时,使信号施加的目的段随时间切换,依次将数据信号加到各段。在对扫描线分段时,只要对一帧周期进行分时,使信号施加的目的段随时间切换,依次将扫描信号加到各段即可。
上述控制配线SW1和SW2由导通控制单元控制其输出。图11示出这种导通控制单元例子。HSY为同步于图像的水平同步信号。在PLL(锁相环)振荡器21产生时钟CLK。由H计数器(这里“H”表示“行”)22对HSY和CLK计数,根据此计数值在各解码器(SW1解码器23、SW2解码器24)产生各脉冲,各解码器预先设定规定值,据此值输出各脉冲。规定值取决于s1等、g1等各像素和SWa等各自的参数,使之最佳。
图12示出导通控制单元另一例。取代图11的PLL振荡器21产生时钟CLK,将HSY与CLK输入H计数器31。CLK与图像点数据同步。其余同图11。
下面说明信号线驱动电路1的结构。图18示出一例。图19为其定时图。如图18所示,从数据线DAT的输入至S1的输出构成一个采样电路(采样单元),共有n个采样电路。为便于图示,仅代表性地示出第1采样电路71和第n采样电路72。
数据线DAT分支输入n个采样电路(采样单元),通过输出端(s1)等从采样电路向信号线输出图像信号。数据DAT是将作为应在像素显示的数据信号的图像信号供给该信号线驱动电路1的线路。该输出线数目为n时(n行输出),如段数为2,则信号线的条数为它们的积2n条。而且数据线DAT供给的图像信号在从采样信号(采样脉冲)SAM1至SAMn的各定时时刻被采样为从第1个(输出端S1)至第n个(输出端Sn),由信号线分支单元7分支,将图像信号送给2n条信号线。采样信号SAM1~采样信号SAMn在信号线驱动电路1内可由移位寄存器来实现。
上述数据线DAT第1个输出部分连接模拟开关ASWA·ASWB。数据线DAT在这里有传送模拟信号的作用。模拟开关ASWA·ASWB被连接成一起将数据线DAT输入的图像信号传送到模拟开关ASWD。此外,通过来自模拟开关ASWC的控制,使数据线DAT的输入只通过ASWA·ASWB其中一个送至模拟开关ASWD。
作为数据信号的图像信号的输入系统中,将通过模拟开关ASWC·ASWA·ASWD的一方称为A系统(图中示为DA),通过模拟开关ASWC·ASWB·ASWD的一方称为B系统(图中示为DB)。即数据线DAT中并列形成A·B2个系统的信号通路。
模拟开关ASWA与模拟开关ASWD之间配设采样保持电容器CSHA。同样在ASWB与ASWD之间配设CSHB。RL为基准电位。
模拟开关ASWC输入有采样信号SAM1,此外受控制信号CNTO切换控制。
模拟开关ASWD向输出缓存器输出图像信号,此外,受控制信号CNT切换控制。输出缓存器BU的输出成为第1输出端S1。
LEV如图4(以及图22)的情况那样,在将预先充电的电平作为所要充电电压场合中使用。即,只要将所需充电电压加到该信号LEV,或者将该号LEV用作切换定时用的信号对所要电压进行切换即可。对此在后面说明。
第2个以后的输出部分与第1个相同。
为驱动具有2n条信号线的有源矩阵基板,进行以下动作。即,在提供给图3第1段(图面左半部显示的数据)11相当的显示信号期间,依次供给由移位寄存器提供的采样信号(SAM1~SAMn)。这时控制信号CNTO选择A系统(图中DA)。因而,模拟开关A(ASWA)导通,第1段数据信号存储到采样保持电容器(CSHA)中。
然后直至选择到SAMn结束后,控制信号CNTO就切换到B系统(图中DB),再次依次供给采样信号(SAM1~SAMn),并供给图像信号。而且在将信号存储到B系统期间,控制信号CNT选择A系统,输出起先存储的数据信号。
图18的结构中控制信号CNTO在从A系统切换到B系统的一定期间(图19时刻t5附近)在A系统·B系统的采样保持电容器都不能存储数据信号。这里,一般从外部一水平行部分时间序列连续提供给图像信号。因此图18结构中,采样系统在A·B系统间切换的时间与图像信号供给间隔相比不能忽略的情况下,第1段与第2段之间分界处的数据信号成为跳动显示。为避开这一点,对图像信号本身进行某种处理,设置与上述系统切换所需时间相对应的空白期间。
另一方面,在以下图5、图7、图9那种结构中,虽然采样信号SAMn的下一个连续由采样信号SAM1进行采样,但不需要图18构成所需的锁存或转送用空白时间。即,为了采样1条的水平像素数(图像显示装置的1行像素部分),有必要2次以上使用一个信号线驱动电路,因此虽然是在采样信号SAMn结束后立即连续由采样信号SAM1进行采样,但在图18结构的场合,由于数据信号转送等需要时间,故与SAMn和SAM1之间需要时间间隔不同,在图5、图7、图9构成中通过使分组控制信号在输出条数的前半部与后半部不同,从而不需为设置上述空白期间而对图像信号自身进行处理,便能进行这种连续的采样。
对图5的构成例加以说明。这是根据图18改变控制采样的信号构成。为了方便图示,仅代表性地示出第1采样电路15和第n采样电路16。
令上述输出线数为n(n行输出),则图5的结构与图18结构不同,分组为从第1(S1)至第(n/2)(Sn/2)的第1组与第(n/2+1)(Sn/2+1)至第n(Sn)的第2组。这里n为偶数。然后,模拟开关ASWC以前半行用的分组控制信号CNTa控制第1(S1)至第(n/2)(Sn/2),模拟开关ASWC以后半行用的分组控制信号CNTb控制第(n/2+1)(Sn/2+1)至第n(Sn)。即,对A系统·B系统切换采样信号SAM1~采样信号SAMn的分组控制信号有CNTa·CNTb两种。而且CNTa·CNTb的切换也大致在SAMn/2附近进行。这是因为SAM1~SAMn结束后紧接着从SAM1起进行采样,并且不需要特地处理进入数据线的数据信号的缘故。其余构成与图18相同。
图6示出定时图。图中,以括弧示出分组控制信号CNTa·CNTb·控制信号CNT选择的系统。即以(DA)表示选择A系统期间,以(DB)选择B系统期间。又,LEV在图中示出的高电平期间输出电平固定,其效果与图18的情况相同。
这样,与图18结构不同,该结构将采样信号分成2组。即,使n个采样电路(采样单元)与分组控制信号CNTa、CNTb相对应,分开连接每一半。然后,第1段11(参看图3)的一半(n/2条部分)数据信号,根据作为因此的控制信号的分组控制信号CNTa中的A系统选择,在SAM1至SAMn/2的定时时刻存储到CSHA.其余的n/2条部分的数据信号,在SAMn/2+1至SAMn的定时时刻存储到相应的采样电路的CSHA中,但作为为此的控制信号的分组控制信号CNTb在此SAMn/2+1的定时更早选择A系统。即使这种预先的选择,在SAM1至SAMn未被选期间也没有什么影响。
然后一旦开始SAMn/2+1至SAMn被选,这次分组控制信号CNTb就选B系统,完成保持来到第2段(画面的右半部分显示的数据)12的图像信号的准备。当然在SAMn/2+1至SAMn的选择期间,第1至第n/2的采样电路只是待机而不作实际采样。然后当至SAMn的选择一结束,就再次依次供给采样信号(SAM1~SAMn),并供给图像信号。然后将信号存储在B系统期间,控制信号CNT选择A系统,输出先前存储的信号。利用这种结构至SAMn的采样一结束,可紧接着开始从下一段的SAM1的采样。结果,连续地送出第1段11的图像信号与第2段12的图像信号,由此,即使第1段的信号至SAMn的采样一结束紧接着连续送出第2段的数据信号,也可没问题地取入数据信号(图像信号)。
下面说明图7构成例。这是根据图5和图18改变采样电路构成的例子。为方便图示仅代表性地示出第1采样电路17和第n采样电路18。ASWS为采样用模拟开关。ASWH为保持用模拟开关。CS为采样电容器。CH为保持电容器。
分组情况同图5。即,令上述输出线数为n(n行输出)时,则与图18结构不同,分组为从第1(S1)至第(n/2)(Sn/2)的第1组与第(n/2+1)(Sn/2+1)至第n(Sn)的第2组。这里n为偶数。然后,模拟开关ASWH以前半行用的分组控制信号CNTa控制第1(S1)至第(n/2)(Sn/2),模拟开关ASWH以后半行用的分组控制信号CNTb控制第(n/2+1)(Sn/2+1)至第n(Sn)。即,控制采样信号SAM1~采样信号SAMn采样的分组控制信号有CNTa·CNTb两种。而且第一组的传送大致在SAMn/2附近进行。这是因为SAM1~SAMn结束后紧接着从SAM1起进行采样,并且不需要特地处理进入数据线的数据信号的缘故。其余构成与图18相同。
图8示出定时图,图中分别以T21、T22示出分组控制信号CNTa·CNTb传送图像信号的期间。LEV固定期间T23的输出电平,其效果与图18情形相同。
这样,与图18结构不同,该结构将采样信号分成2组。即,使n个采样电路(采样单元)与分组控制信号CNTa、CNTb相对应,分开连接每一半。然后,第1段11(参看图3)的一半(n/2条部分)的数据信号在SAM1至SAMn/2的定时时刻存储到相应的采样电路的CH中。其余的n/2条部分的数据信号在SAMn/2+1至SAMn的定时时刻存储到相应的采样电路的CH中。
然后,SAMn/2+1至SAMn被选,开始存储其数据信号时,就根据作为控制信号的分组控制信号CNTa转送CH上所存储的SAM1至SAMn/2的数据信号(期间T21),完成保持进入到第2段(画面的右半部分显示的数据)12的图像信号的准备。当然在SAMn/2+1至SAMn的选择期间,第1至第n/2的采样电路只是待机而不作实际采样。然后当至SAMn的选择一结束,就再次依次供给采样信号(SAM1~SAMn),并供给图像信号。然后当SAM1至SAMn/2被选,其数据信号开始存储时,根据作为控制信号的分组控制信号CNTb将CH中存储的SAMn/2+1至SAMn的数据信号转送(期间T22)。按照这样的结构,可以使至SAMn的采样结束立即开始从下一段SAM1起的采样。
如上所述,图7构成为有2个串联的电容器,取代图5或图18中各输出有2个并联采样的系统,对每个信号取入进行转送,从而能同时进行输出和信号取入。图18构成中保持转送用控制信号是一个(控制信号CNTO)。与此不同,图7例子与图5相同将该控制信号分成2个(分组控制信号CNTa与CNTb)。而且,在第1段信号取入中,采样信号SAMn/2+1至SAMn被选期间内,转送SAM1至SAMn/2的数据信号,完成保持应进入第2段的图像信号的准备。由此,第1段11的图像信号与第2段12的图像信号被连续送来,从而,即使第1段的信号至SAMn的采样结束紧接着连续送来第2段的数据信号,也能没有问题地取入数据信号(图像信号)。
下面说明图9的构成例,图9是m位数字数据的情况。为了方便仅在图中示出第1采样电路19和第n采样电路20。数据线DAT具有传送数字信号的作用。灰阶级数取m位。图中,对从左面端子输入的图像分支,使m位即m条数据线DAT分别依次输入2个D型触发器和D/A切换器DAC,作为各图像信号输出(S1、S2…、Sn)。
分组情况与图5、图7相同。即当上述输出条数为n(n行输出)时,与图18结构不同,分成从第1(S1)至第(n/2)(Sn/2)的第1组与从第(n/2+1)(Sn/2+1)至第n(Sn)的第2组。这里n是偶数。以控制前半行用的锁存的分组控制信号LSa控制从第1(S1)至第(n/2)(Sn/2),以控制前半行用的锁存的分组控制信号LSb控制从第(n/2+1)(Sn/2+1)至第n(Sn)。即,控制采样信号SAM1~采样信号SAMn采样的分组控制信号有SLa·SLb两种。而且第1组的转送大致在SMAn/2附近进行。这是因为SMA1~SMAn结束后紧接着从SAM1进行采样,并且不需要特地处理进入数据线的信号的缘故。其余与图18相同。
图10示出定时图。图中分别以t31、t32示出分组控制信号LSa·LSb转送图像信号的时间。LEV固定期间T33的输出电平,其效果与图18情形相同。
这样,与图18结构不同,该结构将采样信号分成2组,使n个采样电路(采样单元)与分组控制信号LSa、LSb相对应,公开连接每一半。然后,第1段11(参照图3)的一半(n/2条部分)的数据信号在SAM1至SMAn/2的定时时刻存储到相应的采样电路的2个D型触发器中。其余的n/2条部分的数据信号在SMAn/2+1至SMAn的定时时刻存储到相应的采样电路的2个D型触发器中。
然后,SMAn/2+1至SMAn被选,开始存储其数据信号时,就根据作为控制信号的分组控制信号LSa转送2个D型触发器上所存储的SMA1至SMAn/2的数据信号(时刻t31),完成保持进入到第2段(画面的右半部分显示的数据)12的图像信号的准备。在SMAn/2+1至SMAn的选择期间,第1至第n的采样电路只是待机而不作实际采样。然而至SMAn的选择一旦结束,就再次依次供给采样信号(SMA1~SMAn),并供给图像信号。然后当SMA1至SMAn/2被选,其数据信号开始存储时,根据作为控制信号的分组控制信号LSb将2个D型触发器中存储的SMAn/2+1至SMAn的数据信号转送(时刻t32)。按照这样的结构,可以使至SMAn的采样结束便立即开始从下一段SMA1起的采样。
如上所述,图9构成有2个串联的D型触发器取代图5或图18中各输出有2个并联采样的系统,对每个信号取入进行转送,从而能同时进行输出和信号取入。图18的结构中保持转送用的控制信号是一个(控制信号CNTO)。与此不同,本例与图5、图7相同将控制信号分成2个(组控制信号SLa与SLb)。而且,在第1段信号取入中,采样信号SMAn/2+1至SMAn被选期间内,转送SMA1至SMAn/2的数据信号,完成保持应进入第2段的图像信号的准备。由此第1段11的图像信号与第2段12的图像信号被连续送来,从而,即使第1段的信号至SMAn的采样结束紧接着连续送来第2段的数据信号,也能没有问题地取入数据信号(图像信号)。
图13中示出控制信号CNT、分组控制信号CNTa·CNTb的发生单元构成例。VSY是与图像同步的垂直同步信号。对H计数器41的输入信号与图11、图12例相同。对从该H计数器41输出到V计数器42(“V”表示“帧”)的一行周期的脉冲HSY(以及时钟CLK〕由H计数器和V计数器计数,根据此计数值由各解码器(CNT解码器43、CNTa解码器44以及CNTb解码器45)产生各脉冲。图18的控制信号CNTO也可与该组控制信号CNTa·CNTb一样地产生,图13结构中,只要将CNTa解码器44与CNTb解码器45中的一个作为产生CNTO用解码器,删去另一个解码器即可。各解码器与图11、图12例同样,输出按预先设定的规定值的脉冲。又,各规定值根据驱动的输出线数等差异加以确定,使之最佳。也可能具有与图11相同的PLL振荡器构成。
图13考虑到V计数器的输出使各解码器动作。这是因为,如果是在1行周期中相同定时时刻产生周期性变化的脉冲,则即使单是图11、图12那样H计数器也能产生,但在控制信号CNT等场合,不是在1行周期相同定时时刻进行相同的变化,故有必要也使用V计数器(在1行周期中计数的计数器)。
图14至图17示出输出缓存器Bu的构成例。图14为图5、7、18中将所需充电电压加到LEV的情况。图15为图5、7、18中将信号LEV用作定时信号进行对所需充电电压Vd的切换的情况。再,图14、15中,ASWD是图5和图18的情况,图7中不是ASWD而是ASWH。来自ASWD的信号输入到运算放大器51。图14中,LEV作为所需充电电压原样地输入切换开关52,另一方面又通过电平移位器53作为表示切换定时的信号输入该切换开关52。图15中,LEV作为表示切换定时的信号原样地输入切换开关52,另一方面所需充电电压Vd输入到该切换开关52。
图16和图17示出D/A(数字/模拟)切换器DAC的构成例。图16为图9中信号LEV输入所需充电电压的情形。图17为图9中将信号LEV用作定时信号进行对所需充电电压的切换的情形。图9中n个采样电路每一个中,来自DAC之前即第2级D型触发器的Q输出的信号DFF输入到数模切换器61。图16中LEV作为所需充电电压原样地输入切换开关62,另一方面还通过电平移位器63作为表示切换定时信号输入该切换开关62。图17中,LEV作为表示切换定时的信号原样地输入切换开关62,另一方面所需充电电压输入该切换开关62。
如用基本的切换开关来构成以上电路,则可容易地构成。上述所需充电电压Vd可从源驱动器(信号线驱动电路1)的外部输入,但若直接接到源驱动器的工作电源,或用经电阻分压后的电压,则可省去从驱动器外部接电源的麻烦。
再有,图5、7、9任一个的结构中,采样电路的分组,不必是严格的对半分开,只要多组就行。而且,组数不限于2个。更具体地说,根据时钟频率与模拟开关(ASWA等)的切换速度确定的切换时间分成所需个数就可。这里的例中将分组的交界取n/2,是因为能确保最大的余量。
下面说明上述结构的数据传送动作和图像信号的状态。而且,显示画面不是全黑画面,说明图3所示的3灰阶纵条画面。
首先说明基本的动作,在某扫描线g1(参照图1)被选期间即某行被选期间内,为使信号线开关元件(SWa等)导通,将图11或图12所示各解码器输出的脉冲(信号线开关元件控制信号)依次送到控制配线SW1和SW2上。然后首先由SW1选择的信号线开关元件SWa、SWb导通。由此,信号线驱动电路1的图像信号提供给信号线a、b。由于扫描线被选,故分别写入像素A1、B1。这时由于SW2未被选,故图像信号未提供给信号线c、d。接着,SW1处于非选择状态,SWa、SWb处于截止状态,故信号线a、b和像素A1、B1处于保持状态。然后SW2被选,信号线开关元件SWc、SWd处于导通状态时,信号线驱动电路1的图像信号提供给信号线c、d,由于扫描线g1正处选中期间,故图像信号分别写入C1、D1。
如图3所示,由扫描线驱动电路2供给扫描线g1、g2,从信号线驱动电路1供给图像信号使纵条按显示区域3、4、5的顺序变淡。这时的图像信号状态示于图2。本实施形态中,在按通常选择控制配线并对信号线供给通常的图像信号(数据信号)的定时(图中的t3、t4)之前,预先选择图中的t1、t2,预先使信号线极性反转。对于控制配线SW1、SW2的选择,这里将上述通常的选择、以及其先前的选择分别称为正规、预备加以区别。本实施形态中,在扫描线变为导通,一行被选期间(选择期间、一行周期)中,先于各行(扫描线g1、g2等各行)对第1段11(信号线f’、f、a、b)的作为正规导通按通常施加图像信号期间的结束时间,使属于第2段的信号线c、d、e、e’导通作为预备导通,极性反转。在SW2被选的t2的定时时刻,与图32所示现有构成相同,信号线b的电位受到上拉,但图像信号的正规定时是t3,由于对通过这时的信号线开关元件的信号线的写入,赋予正确的电位,直到扫描线g1处于非选择状态为止一直保持这一状态。因此,可以解决如前文所述能够辨认交接处这种问题。
图2驱动方法中,如该图所示,扫描线的一选择期间中按时间顺序以区间T1、T2那样划分图像信号时,对于以时间序列供给的图像信号,在区间T1先由信号线驱动电路1内的多路复用器取入第1段的图像信号,在下一区间T2依次从信号线驱动电路送出到信号线,以便取入第2段的图像信号。
在t4定时,信号线c给出与t2取入的电位不同的电位,故担心信号线b受到与该电位对应的下拉,但该电位差与图像信号的极性反转相比十分小,往往达到通常可忽略的程度。但万一由于寄生电容Csd较大,该电位差引起的信号线b抖动达到可辨认的程度时,那么赋予图4所示图像信号是有效的。对此说明如下。
也就是说,在上述预备极性反转时期将所需电压加到与信号线驱动电路1的输出信号(图像信号)不同的另一信号上。对于如该图4所示信号驱动,信号线驱动电路1内增加了用来存储该所需电压的存储器功能。具体来说,用前述图5、7、9示出的信号LEV。就是将所需充电电压加入该信号LEV中。这时,加到信号LEV中的、所述所需充电电压是从第1段11的正规极性反转时期的信号强度中加减第2段12的正规极性反转时期的信号强度相接近的值以后的信号强度。而且,这里作为加到信号LEV的所需充电电压,要供给其电位与进行预备极性反转的第2段12的、正规极性反转时期所加的信号电位恰好相同的信号。
或者,如前所述也可按照该信号LEV的输入定时,进行向所述另一个所需电压(Vd)的切换。
这样,对应于t1、t2的定时,将分别与第1段、第2段相当的图像信号也供给输出线S1~S4,在信号线为大致所规定电压后的t3、t4时刻向信号线和像素进行正确的写入。这里所说的大致,是指t3、t4时交界处的信号线没有受到抖动影响的程度,没有必要正确地达到与输出线s1~s4相同的电位。即t1、t2时刻信号线被选(施加数据信号)期间的长度稍短一些也行。
而且,由于信号线驱动电路1内的信号取入时间的限制等,故即使调合适宜的极性,在t1、t2供给当前一行或1帧前的图像信号也获得大致相同的结果。
在上述图18所示结构中,在CNTO选择A系统将区间T1的显示信号取入采样保持电容器CSHA·CSHB期间,CNT选择B系统输出区间T2的显示信号。这样的结构限于不改变顺序地输出按时间序列提供的数据信号的场合,在进行图4这种驱动的场合,由于不可能将一方取入的同时将另一方输出这样,因此需要更加高速地分别取入2系统的数据信号后分别在所需定时加以输出,或者并联增大采样保持电容器(CSHA、CSHB),或者供给数据一方需要具有某种存储功能。
但图18构成中,在t5(参照图19)定时时刻CNTO选择B系统,开始取入新的数据信号,但如在此前使极性反转,则在t3、t4的选择时间之前,便极性一致地供给前一行的B系统信号。当然在此以前必须使前段扫描线信号处于截止状态。而且,为分成更多段进行驱动的结构场合,需要的不是这种方式,而是并联增大采样保持电容器,或者在数据信号供给一侧增加存储功能等结构。
前一行的显示信号在概率上与该行是相同的显示状态的可能性很高,而且即便假设垂直方向的显示正好是改变的交接处,电压抖动也比以往例那样反极性取入的情形格外地小,进而上述显示方面发生问题的限于1个像素,因此被辨认的可能性极低。
信号线驱动电路1具有作为上述存储器功能的行存储器的情况下,也是可能极性一致地供给前1帧的显示信号。这时,由于与前帧的显示状态只是切换的瞬间或没有显示方面的问题发生,不可能对段的分界进行辨认。
另外,SW2是非选择状态、SW1被选,图像信号的施加处从第2段切换到第1段的瞬间也发生同样的上拉,但由于扫描线选中期间在下一定时SW2被选,改写为正确的电位,因而对于像素C1没有显示方面的问题发生。而且扫描线g1截止时Csd造成的抖动随与像素耦合的信号线而有所不同,但就显示期间的整体有效值而言,并没有差别,没有问题发生。
本实施形态中,可这样防止信号线电位抖动引起的显示质量的降低。另外,本实施形态中虽说明了2段的情形,但即便是比这更多段的驱动也同样。
本实施形态中,如果先是这样的2段,则如图2所示,在扫描线一选择期间中控制配线SW1的2个导通(高电平)期间当中,令作为预备极性反转期间从时刻t1开始的导通时间、截止时间分别为a1、b1,而作为正规极性反转期间从时刻t3开始的导通时间、截止时间分别为c1、d1。同样,同一期间中控制配线SW2的2个导通(高电平)期间当中,令从时刻t2开始的导通时间、截止时间分别为a2、b2,从时刻t4开始的导通时间、截止时间分别为a2、b2,从时刻t4开始的导通时间、截止时间分别为c2、d2。这时首先取b2≤d1。
而且这里取b1≤a2,d1≤c2。
这里还取b2≤c1。
同样,假定为N个段(N为2以上的整数),并按第1、第2、第3、…、第n这一顺序分别互相相邻。图20示出段数为4时的构成例。即用SW1、SW2、SW3、SW4这4个作为控制配线。这时取k为2以上但小于N的任意整数,对于第k段,在扫描线的一选择期间中控制配线SWk的2个导通(高电平)期间当中,令作为预备极性反转的导通时间、截止时间分别为ak、bk,而作为正规极性反转的导通时间、截止时间分别为ck、dk。这里dk-1≤ck,具体来说,若随编号的增大,正规的极性反转期间(正规的数据信号施加期间)变迟的话,这时首先取bk≤dk-1。
而且这里取bk-1≤ak,具体来说,随着编号的增大,使预备极性反转的开始时间迟于前一段预备极性反转的结束时间。另外,与此相反,可使bk≤ak-1,具体来说,也可以随着编号的增大,使预备极性反转的结束时间先于前一段的预备极性反转的开始时间。此外,不管在哪一种情况,任意相邻段之间,预备极性反转期间之间也可设法存在重叠的时间。
此外,可设bN≤c1,即设第N段的预备反转期间的结束时间,可与第1段正规反转期间的开始时间同时或更早。还不限于此。但是最好是最后的第N段的预备极性反转的结束时间比最初的第1段的正规极性反转(加数据信号)的开始时间更早。这是因为,在某段供给正规的数据信号时,其他段的信号线开关元件(SWa等)处于接通状态时,信号线驱动电路1或面板(液晶面板)内的各部位例如与辅助容量配线(未图示)有关的负荷成倍地增大,因此由于信号延迟的影响有可能正规地供给数据信号的段的充电特性变得与其他段不一样。但也有就信号线驱动电路1驱动能力和面板负荷大小、所设定的充电率、换言之像素晶体管或信号线开关元件的电阻值而言无妨的情形。这样的构成示于下面图24。
此外,如图3所示,利用控制配线SW1的导通施加数据信号的段是画面左端段(第1段11)即正规的数据信号施加期间最早的段时,不需要预备极性反转(时刻t1的极性反转)。但在实际应用方面,最好段之间使充电率严格一致,因此控制配线SW1、控制配线SW2、…的开放时间和波形(通电定时等)最好互相大致相同。这一点在下面述及的任一个实施形态中同样。根据图21和图22说明本发明另一实施形态如下。为便于说明,与上述实施形态图所示的部件具有相同功能的部件,标注相同符号并省略其说明。
本实施形态中在各段被选之前,一度同时选择多个段进行信号线的极性反转,如图21所示。图中只示出2段,故效果见到不多,但实际中用4段等多段驱动场合,同时选择它们使信号线的极性反转短时间内结束对为其后各段供给正确电位确保充分时间上是重要的。多段同时地被选期间的长度,与前述所述相同以位于交接处的信号线不受到抖动影响的程度即可,具体来说,2倍于信号线开关元件与信号线电容输出的时间常数就足够。
本实施形态中对每段的驱动的限定方面,在对各自信号线依次供给图像信号之前,预先同时地供给信号,设法预先赋予反转信号使得段交接处不被辨认出。这样,可减轻Csd引起的电位变动所造成的显示方面的问题。
前已说过,由于在t4定时信号线c的电位变化,信号线b受到稍微的电位下降,但是这种稍微的电位变动被看得最显著的是显示中间灰度的时候。反过来说,若事先设定使得中间灰度时不被看出,则不产生t4的问题。图21中,t1时给出向第1段写入的图像信号,作为它的代替,如图22所示,通过在t1时预先供给中间灰度的图像信号,信号线b和c相当的行显示中间灰度时的t4定时的电位不变动。这样的中间灰度的图像信号只要准备上述那样信号LEV就可。即如实施形态1中用图4说明的那样,LEV使用于将预先充电的电平做成所需充电电压的场合。即是将该所需充电电压加到该信号LVE中,或者只要使用该信号LEV进行向所需电压切换就可。
电位变动成为最大的是在t1时刻对信号线b或信号线c事先给与中间灰度的电压,并在t4时刻的信号线c供给黑或白的电压的时候,但即使是这时,t3时刻使信号线b为黑或白的电位时,也因液晶透过率相对于电位变动的变动是微小的,因此像素B1的异常变化不被看出,即使t3时刻信号线b仍然是中间灰度时,也因像素B1时正好位于左右像素的灰度切换的交界处,故电位变动不被看出。按实施形态1所述那样定义时,本实施形态中先为2段的话,那末先取b2≤d1,此外取a1=a2,b1=b2,d1≤c2。此外这里还取b2≤c1。同样地若n段的话,则bk≤dk-1,此外取a1=a2=…=aN,b1=b2=…bN,dk-1≤ck。此外这里还与实施形1相同,取bN≤c1。根据图23和图24说明本发明又一个实施形态如下。为便于说明,与上述实施形态图所示的部件具有相同功能的部件,标注相同符号并省略其说明。
本实施形态中,与实施形态1、2不同,在SW1切换为非选之前特意选择SW2,图23示出其样子。即使在t4定时信号线c极性反转,这时信号线b的信号线开关元件SW1也还是导通状态,故成为S4供给的电压形状,不是以往的例子那样进行并固定在受到上拉的状态下向像素写入。由于可以不设如实施例1、2那样预先导通SW2期间,因此可增大向通过信号线开关元件的正规电压(正规极性反转时期施加的电压)的写入时间。一般,在信号线的静电电容大,用十分小的时间常数写入的情况下,降低开关元件的电阻值往往有困难,因此在这种场合本实施形态的驱动方法非常有意义。
又因不需产生预备极性反转特有的脉冲等,控制配线的信号波形变得单纯。由此可简化信号线驱动控制用的信号产生用电路。
这里,由于信号线驱动电路的性能和有源矩阵基板上的布线阻抗等原因,图23的t4瞬间输出线S1~S4的图像信号电位会有下降。这是负荷急剧增加之故,经过一定时间后回到所需电压,但因t4是在SW1将成为非选之前,故这一瞬间的电压下降关系到对像素写入的最终阶段,担心会有以下降后的电压加以固定的情况。对此说明如下。
为防止这一情况,图24中,在SW1被选的初期,选择SW2使信号线c预先极性反转,其后SW2截止,将更精确的图像信号供给信号线f、a、b,SW1成截止后再次导通SW2,将更精确的图像信号供给信号线c、d、e。这里特别是使SW2的预备导通开始时间与SW1的正规导通开始时间相一致。
采用这一方法,除了可增大向通过信号线开关元件的正规电压的写入时间之外,对于交接处的观看性也获得与图2或图21相同的效果。又,本方法中,与图23的方法不同,从SW2的预备导通结束到SW1的正规导通结束采用了充分的时间余量,所以有效地防止上述的电压下降,获得良好的充电特性。
在不是2段驱动而是多段驱动的场合,若用图23的方法,则前段被选期间(极性反转期间)的一部分与后段被选期间自然重叠,图24也同样,希望做成前段被选期间的一部分与后段被选期间相重叠。例如以图24而言,从时刻t11开始的SW1脉冲(高电平期间)与从时刻t12开始的SW2脉冲(高电平期间)重叠。这是因为,在相邻段之间显示状态类似的情况较多,因而预备极性反转时的电压与正规的写入电压是相同的情况较多,故向前段处于截止之后的后段的写入所引起的抖动影响变小的情况较多。
这样,图23示例中对数据信号施加时期连续的2段是维持正规极性反转期间互相重复时期那样偏移的结构。改变一下对问题的看法,这也可以考虑为,如实施形态1所述那样公开正规极性反转与预备极性反转来定义各极性反转(参照图1、图21、图24)时,则与某段(第1段)的正规极性反转结束同时结束次级(第2段)的预备极性反转就连续地开始第2段的正规极性反转。
又,图24的示例是在某段(第1段)的正规极性反转开始时间的附近进行次段(第2段)的预备极性反转。再者,对图24的结构进行变形,可构成为将第2段的预备极性反转的开始时间位于第1段的正规极性反转的开始时间之前,以及将第2段的预备极性反转的结束时间也位于第1段的正规极性反转的开始时间之前。此外还可构成中间的结构,即图24中,第2段的预备极性反转的开始时间在第1段的正规极性反转的开始时间之后,而第2段的预备极性反转的结束时间位于第1段的正规极性反转的结束时间之前。
上述各实施形态中在该有源矩阵基板用于彩色显示装置的场合,希望对应于信号线驱动电路的输出端子的像素在段之间色彩没有不同。这也就是说例如用2段驱动,第1段中像素A1从输出线S3接收像素信号,第2段中像素E1(未图示)也从输出线S3接收像素信号,第2段中像素E1(未图示)也从输出线S3接收像素信号的场合,像素A1·像素E1不论哪个都显示红(R)色。这是因为,在正规图像信号的写入之前极性反转之际,当前段的该行电压供给信号线的时候,提高了与后段的正规写入电压相同的概率。例如在单色中间灰色的全画面显示的场合,由于在以往驱动方式的交接处的观看性极高,故有效地运用本发明结构的必要性很高,做到段之间彩色没有不同这一点很重要。
已经说明了上述各实施形态中将本发明的数据传送方法适用的有源矩阵基板用于采用像素的显示装置,特别是采用液晶作为像素的液晶显示装置。但不限于此,本发明也可用于例如采用光电效应的X线传感器等的检测器中。根据图25说明本发明的另一实施形态如下。为便于说明,与上述实施形态所示的部件具有相同功能的部件,标注相同符号并省略其说明。
本实施形态是采用光电效应的X线传感器等的光检测器。如图25所示,光检测面板102、信号处理单元(数据交接单元)101、以及数据存储器110按序连接。
光检测面板102内,与实施形态1相同的信号线Sk(k=1、2、…、N)与扫描线(未图示)被形成矩阵形状,与实施形态1相同,信号线分成多段(未图示)。在实施形态1中设置像素的部位,设置检测X光并变换为电信号的光检测元件(未图示)取代像素。扫描线与实施形态1同样被驱动。
在光检测面板102内部的信号线与信号处理单元101的连接部位,设置与实施形态1的信号线开关元件SWa相同的面板内开关107。该面板内开关107由与实施形态1同样的控制配线SW1等(未图示)与实施形态1相同地依次选择各段进行控制。为便于说明,仅示出一条信号线和一个面板内开关107,但实际上在一个信号处理单元101中,多条信号线(s1、s2…、s)通过各信号线对应的面板内各开关连接。而且,信号处理单元101实际上与图5、图7、图9的采样电路一样,有1段内的信号线的条数部分,各信号处理单元如上述那样通过各面板内开关连接到各信号线。
信号处理单元内,电压变换电信号的前置放大器(PAMP)103、放大其电压的主放大器(MAMP)104、m位的模数变换器(ADC)105、以及锁存m位数字信号的锁存电路106按序连接。
各行中,相应的扫描线为导通、该行被选期间(一行周期),上述光检测元件按照该部位接收到的光强度产生电信号(电荷)。该电信号通过信号线输入到信号处理单元。信号处理单元101中,该电信号在前置放大器103中电压变换,在主放大器中放大,在模数变换器105中变换为数字信号,在锁存电路106中锁存后,输出到数据存储器110。数据存储器110中存储该输入信号。
在上述结构中,对各面板内开关107,如上述各实施形态所述的即图2、图4、图21以及图24所示那样进行控制,可切换各段。以往,在与实施形态1相同的任意一行中,当注目于选择和电信号发生结束的段(称BL1)与该段的下一信号线上进行上述电信号的发生·传送的段(称BL2)时,分别属于BL1、BL2的相邻信号线之间存在电压变动的担心。与之相反,采用上述本实施形态的结构,照所述各实施形态那样进行控制,抑制这样的变动,从而可抑制存在于向数据存储器110输出的数据中误差的发生。
再,也可如下述构成本发明。即本发明的有源矩阵基板的驱动方法,具有形成于基板上的多个像素电路,各自与像素电极连接的像素开关元件,驱动该像素开关无件的多条扫描线,通过该像素开关元件与像素电极连接的多条信号线,其一端分别接到该多余信号线的多个信号线开关元件,与该开关元件的另一端电连接的信号输入单元,设置于该信号输入单元与该开关元件之间的信号线分支单元,以及每段共同连接到多个信号线开关元件、切换该信号线开关元件的导通·截止的控制配线,其中,供给该信号线的电位在每个规定期间相对于基准电位作极性反转,在各规定期间内,为将所需显示信号供给信号线和像素而在选择各段的信号线开关元件之前,使某段的信号线开关元件为导通状态,对于使供给这时的信号线的电压的基准电位的极性与对于该规定期间内的该段选期间供给的电压的基准电位的极性相同。
采用上述的结构,则由于信号线被预先极性反转,因此不会引起上述那样分界线的像素在受到电位抖动影响的状态下写入而在显示期间延续保持该电位的那种现象。因此,能解决尽管对段的交接处提供与周围相同的电位但显示状态与周围不同这种问题。
又,上述结构中,在各规定的期间内,为将所需显示信号供给信号线和像素而在选择各段的信号线开关元件之前,使多段信号线开关元件同时导通那样构成也行。
采用上述的结构,则由于设置共同的电位反转时间,因此在分成多段的驱动场合也可减轻极性反转所需时间损失。
又,上述结构中,各规定期间内为将所需显示信号供给信号线和像素而在选择各段的信号线开关元件之前,使某段的信号线开关元件为导通状态,这时使相当于中间灰度的显示信号供给信号线那样的结构也可。
采用上述的结构,虽然黑色显示时的效果有若干减少,但也得到白色或中间灰度、单色等显示时的上述效果。对于微小电压差异在显示上的观看性方面,该结构和驱动方法极优。
又,本发明的有源矩阵基板驱动方法,具有形成于基板上的多个像素电极,各自与像素电极连接的像素开关元件,驱动该像素开关元件的多条扫描线,通过该像素开关元件与像素电极连接的多条信号线,其一端分别接到该多条信号线的多个信号线开关元件,与该开关元件的另一端电连接的信号输入单元,设置于该信号输入单元与该开关元件之间的信号线分支单元,以及共同连接到多个信号线开关元件、切换该信号线开关元件的导通·截止的控制配线,其中,供给该信号线的电位在每个规定期间相对于基准电位作极性反转,使某段信号线开关元件在行周期内先前被选的相邻段的开关元件至少切换为截止之前为导通状态那样构成也可。
采用上述的结构,则由于相邻段在成为非选之前被极性反转,因此不会引起分界线上的像素在受到电位抖动影响的状态下写入而在显示期间延续保持该电位的那种现象。因此,能解决尽管对段的交接处提供与周围相同的电位显示状态也与周围不同的那种问题。
又,本发明的有源矩阵基板驱动方法,具有形成于基板上的多个像素电极,各自与像素电极连接的像素开关元件,驱动该像素开关元件的多条扫描线,通过该像素开关元件与像素电极连接的多条信号线,其一端分别接到该多条信号线的多个信号线开关元件,与该开关元件的另一端电连接的信号输入单元,设置于该信号输入单元与该开关元件之间的信号线分支单元,以及共同连接到多个信号线开关元件、切换该信号线开关元件的导通·截止的控制配线,其中,供给该信号线的电位在每个规定期间相对于基准电位作极性反转,使某段信号线开关元件在该规定期间内先前被选的相邻段的开关元件处于导通状态期间至少一度导通那样构成也可。
采用上述的结构,则由于在邻近段的选择期间进行极性反转,因此不会引起分界线上的像素在受到电位抖动影响的状态下写入而在显示期间延续保持该电位的那种现象,解决段交接处的显示状态不同这种问题。此外能消除极性反转所需时间的损失。
又,本发明的图像显示装置也可以具有由上述各方法驱动的有源矩阵基板那样的结构。又,本发明的信号线驱动电路是具有由上述各方法驱动的有源矩阵基极的图像显示装置的信号线驱动用电路,用不同的控制信号控制至少2段以上行那样的结构也可以。又,本发明的信号驱动电路也可以控制信号(组控制信号)切换采样信号那样构成。即是说按上述控制信号的定时切换采样信号也可以。又,本发明的信号驱动电路也可以控制信号相当于转送信号或锁存信号那样构成。即是说也可按上述控制信号的定时转送或锁存数据那样构成。
又,本发明的数据传送方法,除上述结构外,还可以在上述一行周期内,在向BL1的上述数据信号的施加结束时间之前使多段的信号线同时导通那样构成。
用上述的结构,在上述一行周期内向BL1的上述数据信号的施加结之前使多段的信号线同时导通。如果交流驱动,则在向BL1的上述数据信号的施加结束之前使多段的信号线的电位同时地相对于上述基准电压分别作极性反转。
因而,即使在分成多段驱动的场合,预备极性反转等的预备导通时期也是共同的,因此整体的预备导通所需时间不会过长,可减轻正规极性反转等正规导通时时间的损失。因此除上述结构产生的效果外,还有余量可加信号,故能提高数据传送处理品质。
又,本发明的数据传送方法,除上述的结构外,还可以构成使得在BL2上进行预备导通期间,在进行预备导通的BL2中施加其值为施加到信号线上的数据信号当中最大值与最小值之间中间值的信号强度。
用上述结构,在BL2上进行预备导通期间,在进行预备导通的BL2的信号线中施加其值为施加到信号线上的数据信号当中最大值与最小值之间的中间值的信号强度。例如是显示装置时,对作为数据处理部分的像素,施加黑显示与白显示中间的中间灰色的数据信号。结果由于这样的中间数据信号时微小电位差,BL1内的信号线不会受到电位的显著下降。一般说,是显示装置的话,对电位之间微小差异在显示上的观看性差别,则是在具有数据信号中最大值与最小值之间的中间(中间灰度)的信号强度时最显著。因而,采用上述结构则即使在这种差别最易引人注目的场合也能有效地抑制显示状态差别的产生。因此在上述结构的效果之外,还能进一步减轻尽管对段的交界处提供与周围相同的电位也与周围电位不同这种问题。
又,本发明的数据传送方法,除上述构成外,还可构成得到上述一行周期内BL1的正规导通期间中进行BL2的所述预备导通。
用上述结构,在一行周期内BL1的正规导通期间中进行BL2的所述预备导通。
因而即使在分成多段的驱动场合,也由于预备极性反转的预备导通时期是在其他段的正规极性反转的正规导通期间中,故作为整体,预备导通所需的时间不会过长,能减轻正规导通时时间的损失。因此除上述结构产生的效果外,还有余量可加信号,故能提高数据传送处理品质。
又,本发明的数据传送方法,除上述的结构外,还可构成使得在一行周期内,在BL1的正规导通的结束时间结束BL2的预备导通,继续进行BL2的正规导通。
用上述结构,在一行周期内在BL1的正规导通的结束时间结束BL2的预备导通,继续进行BL2的正规导通。这也可以认为通过各段的正规导通期间保持重复并稍加偏移,将BL2的正规导通期间(各控制配线的ON期间)分成与BL1正规导通期间重叠的预备导通期间与BL1的正规导通期间结束后的BL2的正规导通期间。
因而,实际上只要对规定正规导通的开始时间·结束时间用的信号的定时作一些改变就可实现这种结构,没有必要新产生用于规定预备导通期间的开始时间·结束时间的信号。因此除上述结构产生的效果外,还简化驱动用的装置结构。
又,本发明的数据传送方法,除上述结构外,还可以构成得使对于上述段中至少1组的、具有互相相邻的信号线的各段之间,在令上述数据信号的施加结束时间早的段为BL1、迟的段为BL2时,所述各采样单元具有多个存储采样数据的系统,在某组GR1,将段BL1的所述采样数据分别存到各采样单元内的所述多个系统当中之一中,若该存储结束,则对下一采样数据在另外的组开始存储,之后,直到在所述组GR1开始下一段BL2的采样数据的存储为止,在所述组GR1中将下一个成为存储目的地的系统切换到现在没有存储数据的系统。
用上述结构,对于所述段中至少一组的、具有互相相邻的信号线的各段之间,在令上述数据信号的施加结束时间早的段为BL1、迟的段为BL2时,所述各采样单元具有多个存储采样数据的系统,在某组GR1,将段BL1的采样数据分别存到各采样单元内的所述多个系统当中之一中,若该存储结束,则对于一采样数据在另外的组开始存储,之后,直到在所述组GR1开始下一段BL2的采样数据的存储为止,在所述GR1中将下一个成为存储目的地的系统切换到现有没有存储数据的系统。这种切换只要在每组同时进行就行。
例如每组将所述采样数据存储到各采样单元内的多个系统中的一个,若一个系统的存储结束,则每组同时将成为下一个存储目的地的系统切换到现在没有存储数据的系统,在某组进行上述系统切换期间输入的数据由别的组例如这时没有进行上述系统切换的别的组进行采样。
又例如,对同一扫描线在对采样时期是段BL2的一个之前的BL1的数据信号中,将最后采样的数据信号存储在某分组的某系统A中,在该分组向系统B进行系统切换期间,以其他分组GRa存储段BL2的最初采样数据Db1。分组内某系统中已存储结束的采样数据的输出,可在该分组的其他系统存储采样数据的期间中进行。或者如有分组内哪个系统也不进行存储的期间,则可在该期间输出。
因此,即使是对1分组内的各信号线设置多个系统,在系统间切换存储·输出,也能切换进行存储处理的分组,以其他分组来可靠地采样其间的数据信号,能可靠地防止数据的漏取。因此在上述结构产生的效果外能以更简单的结构迅速传送数据,能高速处理数据。
为上述切换,可输出、使用分组控制信号,表示适当地进行上述切换的定时。这样的分组控制信号是例如各采样单元中准备多个存储数据信号的系统(A系统、B系统等)、表示这些系统间将数据信号存储处切换到空系统的定时的分组控制信号(系统切换定时信号)。这样一来,切换在上述分组控制信号的定时中的采样信号。
又,本发明的数据传送方法,也可构成得到上述结构中令上述分组中的一个为GR1时,至少在该分组GR1中存储了采样数据之后,其他分组正在存储采样数据的期间中,输出上述分组GR1中存储的采样数据。
用上述结构在令所述分组中的一个为GR1时,至少在该分组GR1中存储了采样数据之后,其他分组正在存储采样数据的期间中,输出上述分组GR1中存储的采样数据。
因而,不必对一个段内的信号线设置多个系统,在系统间切换存储·输出,不需要用来切换的时间。因此在上述结构产生的效果外,能以更简单的结构迅速传送数据,能高速处理数据。
例如,能取在一个分组正在采样数据信号期间,从另一分组向信号线转送或锁存已由该分组采样的信号那样的结构,并能构成得使输出规定这样转送或锁存的定时的分组控制信号。例如,关于对所述信号线段的1个输出的数据信号以输出时期相同之间分组,关于上述分组中的2个,例如上述数据信号的输出顺序连续的2个,令输出时期早的一方为GR1、迟的一方为GR2时,能构成得使在用GR2采样数据信号期间,从GR1向信号线切换或锁存已经由该分组GR1采样的信号,从而每分组依次对上述信号线段的1个输出上述数据信号。
为上述输出,可输出、使用分组控制信号,表示适当地进行上述进行动作的定时。这样的分组控制信号是例如在另一分组进行另外采样数据的输入。存储动作的期间,转送或锁存已存储的采样数据,并表示输出的输出定时的分组控制信号(输出定时信号)。这样一来,只要用不同的分组控制信号各自独立并控制至少2分组以上的行就可。即是说,只要在一个分组GR1中用某个分组控制信号(设CNTa)规定采样以及转送或锁存的定时,另一分组GR2中用另一分组控制符号(设CNTb)规定采样以及转送或锁存的定时就可。
又,本发明的信号线驱动电路,也可构成得在上述结构中,对于上述段中至少1分组的、具有互相相邻的信号线的各段之间。当令上述数据信号的施加结束时间早的段为BL1、迟的段为BL2时,上述各采样单元具有多个存储上述采样数据的系统,某分组GR1中将段BL1的上述采样数据分别存储到各采样单元内的所述多个系统的一个中,若该存储结束就开始对下一采样数据在另一分组的存储,之后,直到在所述分组GR1开始下一段BL2的采样数据的存储为止,产生规定分组GR1中将成为下一存储处的系统切换到现有没有存储数据的系统的定时信号作为所述分组控制信号。
用上述结构,对于上述段中至少1分组的、具有互相邻按的信号线的各段之间,当令上述数据信号的施加结束时间早的段为BL1、迟的段为BL2时,上述各采样单元具有多个存储上述采样数据的系统,某分组GR1中将段BL1的上述采样数据分别存储到各采样单元内的所述多个系统的一个中,若该存储结束就开始对下一采样数据在另一分组的存储,之后,直到在所述分组GR1开始下一段BL2的采样数据的存储为止,在所述分组GB1中将成为下一存储处的系统切换到现有没有存储数据的系统。只要在每分组同时进行这一切换就可。
因而,即使是对1个分组内各信号线设置多个系统,并在系统间切换存储·输出,也能切换进行存储处理的分组并在另一分组可靠地采样其间的数据信号,能可靠地防止数据的取漏。因此,在所述结构产生的效果之外能以更简单的结构迅速传送数据,能高速处理数据。
又,本发明的信号线驱动电路,也可构成得在所述结构中,当令上述分组中的一个为GR1时,至少在该组GR1存储了采样数据后、另一分组正在存储采样数据期间,产生规定输出所述分组GR1存储的采样数据的定时信号,作为分组控制信号。
用上述结构,当令上述分组中的一个为GR1时,至少在该分组GR1存储了采样数据后、另一分组正在存储采样数据期间,输出所述分组GR1存储的采样数据。
因而,不必对一个分组内的各信号线设置多个系统并在系统间切换存储·输出,不需要用于切换的时间。因此,在上述结构产生的效果之外能以更简单的结构迅速传送数据,能高速处理数据。根据图26和图27说明本发明又一实施形态如下。
本实施形态的有源矩阵基板具有扫描线、信号线、像素电极,是作为以有源矩阵方式显示驱动的显示装置的液晶显示装置,对防止由电位抖动引起的显示电位下降特别有效。参照图26说明其等效电路。
像素电极上设有作为各自数据处理单元的像素A1、B1…、,同时连接未图示的TFT(薄膜晶体管)等的像素开关元件。像素由液晶构成,由像素构成液晶面板,构成在液晶面板上显示图像的液晶显示装置。实际上在图示出的以外还设置同样多的信号线以及与信号线对应的各部件。这里,为说明方便,仅示出信号线f’、f、a、b、c、d、e、e’8条,扫描线仅示出g1、g22条。
信号线f’、f、a、b构成1个段(称第1段)。又,信号线c、d、e、e’构成另一个段(称第2段)。本实施形态中说明这样的2段。然而不限于此。即是说,本实施例形态与以往例相同取2段的结构,但更多段数的情况也一样。
信号线f’、f、a、b、c、d、e、e’的端部如图示那样设置信号线开关元件(SWa、SWb、SWc、SWd等),元件的另一端电连接于作为安装外部电路用的信号输入单元的信号线驱动电路201(驱动器IC),在信号线驱动电路201与该信号线开关元件之间设置信号线分支单元207。信号线开关元件可由CMOS晶体管构成,根据情况也可用NMOS晶体管。信号线分支单元207可通过将配线分支来构成。
这些信号线开关元件与从信号线驱动电路201的输出端引出的输出S1、S2、S3、S4分别电连接。在上述信号线开关元件SWa等的控制端上,切换信号线开关元件的导通·截止的控制配线SW1和SW2每几个段一起地连接,通过这种切换,以时间分割来自信号线驱动电路201的图像信号(数据信号),作为显示信号供给信号线。
也就是,将信号线或扫描线分段,如分段信号线则将扫描线被选期间(扫描线的一选择期间、一行周期)作时间分割,如分段扫描线则将一帧周期进行分时,将信号的施加目的段随时间切换,使依次施加数据信号或扫描信号。其中,本实施形态中将信号线分段、扫描线一选择期间进行分时,信号的施加目的段随时间切换,使数据信号依次施加到各段。在对扫描线分段的场合,只要将一帧周期进行分时、信号的施加目的段随时间切换使扫描信号依次施加到各段就可。
进行这样段驱动的信号线驱动电路201中设有未图示的n个采样电路。如段数是上述说明的2个,则信号线条数是它们的积2n条。
信号线驱动电路201内用移位寄存器产生n个采样脉冲,分别依次供给n个采样电路。按照信号线驱动电路201中依次输入的n个采样脉冲,在其各定时上数据信号分别输入到n个采样电路并保持。
这些数据信号在所规定的控制信号表示的定时时刻从各采样电路经由信号线分支单元207输出到与信号线连接的所有信号线开关元件的一端。这是例如第1段用的数据。
与此同时,其间送来的数据信号在由上述移位寄存器产生的新采样脉冲的各定时时刻分别输入到n个采样电路、并保持。这些数据信号在下一次规定的定时时刻从各采样电路经由信号线分支单元207输出到与信号线连接的所有信号线开关元件的一端。这是例如第2段用的数据信号。
信号线驱动电路201输出的数据信号,限于控制配线SW1和SW2的导通信号脉冲为导通(高电平)的期间,接通各信号开关元件(SWa等),供给相应的信号线。因而一行周期内如图27所示,先只使控制配线SW1导通,只将数据信号供给第1段(包含信号线b的段),完毕后,只使控制配线SW2导通,只将数据信号供给第2段(包含信号线C的段)。这样地进行信号线的段驱动。
供给上述控制配线并从各控制配线供给各信号开关元件的导通信号(脉冲)例如下述那样供给。即,由PLL(锁相环)振荡器产生时钟CLK。由水平计数器计数该时钟CLK和与图像信号同步的水平同步信号HSY,根据该计数值在各解码器产生各脉冲。各解码器设定预定的值,依照该值输出各脉冲。预定值取决于s1等、g2等,各像素,SWa等各自的参数,使之为最佳。
图27示出本实施形态的信号线的驱动式样。图中SWp是辅助控制配线202的驱动波形。本实施形态中施加到信号线上的数据信号被帧反转以及行反转,这在后述任一个实施形态中都相同。与图1的不同之处在于,与段的交接处相当的信号线b和c上,与正规的信号线开关元件SWb、SWc并联地连接由另外控制配线的辅助控制本线202所控制的辅助信号线开关元件SWb2、SWc2。对信号线供给正规的数据信号(显示信号)的定时之前,选择辅助控制配线202。这时,预先对反转信号线203(辅助反转数据供给线)供给极性与前帧信号极性相反的信号。结果,作为预备极性反转,可使信号线的极性预反转。由此,解决了由于后段被选时的极性反转使前段端头上信号线受到抖动,交接处被看出上述那种问题。
再者,辅助控制配线202也可与控制配线SW1和SW2的情况相同的电路结构驱动。又,反转信号线203供给的信号成为信号线驱动电路201中加到信号线的信号的基础,可以用决定输出极性用的极性反转的基准信号(Vref),或者适当增减其电压值的波形信号。
对于上述预备极性反转时期,更详细说明的话,则令信号线b上数据信号供给用的正规极性反转期间的开始时间、结束时间分别为Sb、Eb。同样,令信号线c上数据信号供给用的正规极性反转时期的开始时间、结束时间分别为Sc、Ec。而令信号线b上数据信号供给用的正规极性反转期间之前,预备极性反转期间的开始时间、结束时间分别为Sbp、Ebp。同样,令信号线c上数据信号供给用的正规极性反转期间之前,预备极性反转期间的开始时间、结束时间分别为Scp、Ecp。这些定义在另外实施形态中也相同。
这时,本实施形态中在信号线b与信号线c上辅助控制配线202是共同的,故Ebp=Ecp。此外,因反转信号线203也是共同的,故信号线b中便成为信号线c的预备极性反转用的预备极性反转信号也从反转信号线203输入信号线b的结构。为此为良好地进行信号线b的正规极性反转,有必要使该时期不重叠,故Ebp≤Sb。即Ecb=Ebp≤Sb。
细加分析一下,由于在正规的定时给与信号线的是与反转信号线203写入的电位不同的电位,因此担心前段的最端头的信号线受到与该电位差相应的抖动,但是与显示信号的极性反转相比,该电位差十分小,往往是通常看不出的程度。而且在这成为问题的场合中,较好的是在反转信号线203中供给中间灰度相当的反转信号,使极力防止最容易看得出的中间灰度的抖动。
而且,由于预备辅助信号线开关元件设置在交接处双方的信号线(b和c)上,故这种显示装置在具备左右反转功能的场合,即有时图像数据的扫描从左右哪一方也能进行、SW1与SW2的选择顺序可交换的场合,也能实现上述效果。如用图26所示的接线方法,使SWb2和SWc2的控制配线以及反转信号线如图中的202、203那样共同,就不浪费配线形成区域。
但是,若只是为了得到上述效果,也可考虑不设另外的信号线开关元件,全部驱动正规的控制配线和信号线并供给反转信号。
与此相对,本实施形态的构造中,由于用不同于通常极性反转用信号的信号进行预备反转,故能抑制全行极性反转的增加。此外作为信号线驱动电路1的驱动器IC的驱动能力也不必太大。本实施形态的构造在这方面是有利的。此外,如上所述能在反转信号线203中给出决定信号线驱动电路201的输出极性用的极性反转的基准信号(Vref),故不必特地产生反转信号。而且在不是上述那样完全反转的黑信号所定的反转信号必要的场合,或者向对向电极供给信号,或者固定接地电位的方法是有效的。
再者,在段有3个以上的场合,也可在面板内或外连接各自的段的交接处的另外辅助控制配线202和反转信号线203,与面板的信号输入单元做在一起也无妨。根据图28和图29说明本发明又一个实施形态如下。为说明方便,与前述实施形态的图面所示的部件有相同功能的部件,标注相同的符号并省略其说明。
本实施形态中如等效电路图28所示,段的交接处相当的信号线b、c中在比较供给正规的显示信号的时期的场合,只在后供给正规的显示信号的信号线c的一方与正规的信号线开关元件SWc相关联连接辅助控制配线202控制的辅助信号线开关元件SWc2。在对信号线供给正规的显示信号的定时之前,选择作为另一控制配线的辅助控制配线202。这时,对反转信号线203供给其极性与前帧的信号极性相反的信号。
图29示出本实施形态的信号线驱动的式样。图中SWp是辅助控制配线202的驱动波形。本实施形态与实施形态5不同,在第1段的正规写入定时期间也可能选择辅助控制配线202从SWc2供给反转信号。这样,由于不要极性反转信号供给用所需一定时间,故各段的正规信号供给期间可成为最大。即使同时选择,反转信号供给也从与信号线驱动电路201分开的反转信号线203供给,信号线b与c在电气上是分离的,故对信号线驱动电路201的输出或对通过信号线进行的正规写入都无任何影响。
即,本实施形态中,辅助控制配线202·反转信号线203不接到信号线b而只接到信号线c。因此,信号线c的预备极性反转时期与信号线b的正规极性反转时期重叠也可以。只要由于信号线c的预备极性反转信号线b受到抖动之后,信号线b的正规极性反转时期完全或部分存在并作极性反转就行。因此本实施形态中,Ecp<Eb。[实施形态7]
根据图30说明本发明又一实施形态如下。为说明方便,与前述实施形态的图中所示的部件有相同功能的部件,标注相同的符号并省略其说明。
本实施形态中,如等效电路图30所示,后选段中与交接处相当的信号线c上与正规信号线开关元件SWc相关联地连接辅助信号线开关元件SWc2,这2个开关元件的输入、输出是共同的,SWc2的辅助控制配线连接到第1段的控制配线SW1。信号线c在正规数据信号供给信号线的定时之前导通第1段的选择期间SWc2,这时由于信号线驱动电路201(驱动器IC)的输出S1供给其极性已经与前帧的信号极性相反的信号,故可防止上述一样的黑线化。
本构造中不需要新的另一个信号线开关元件SWc2用的反转信号线203、辅助控制配线202以及信号输入单元,所以区域设计也容易,构造单纯。此外,没有必要另外产生预备极性反转用信号。
这里,SWc2设计得比SWc更小型。预备极性反转用的辅助信号线开关元件SWc2,不必具有像充电十分足的驱动器能力,只要作某种程度极性反转就可,因此没有必要设计得像正规信号线开关元件SWc那么大。因此,即使是对每条信号线必须配置2个信号线开关元件的本实施形态中,空间配置也容易。而且,即使万一噪声等混入极性反转侧的信号线,也由于与极性反转侧用高电阻连续的情况相对,正规写入侧用低电阻连接,因此正规侧可不受影响地得到信号线驱动电路201的输出信号,提高显示的稳定性。
而且从信号线驱动电路201看到的负荷也成为相同信号线开关元件连接时的几倍,且由于负极性,驱动器易受到抖动,很有可能由于信号线驱动电路201的驱动能力而不能正确输出,产生自锁并产生信号线驱动电路201的动作不良,但在本构造中同一瞬间的信号线驱动电路201的表观上的负荷比上述的情况小,解决了这些问题。根据图31说明本发明又一个实施形态如下。为说明方便,与前述实施形态中所示的部件有相同功能的部件,标注相同的符号并省略其说明。
本实施形态中,如等效电路图31所示,后选段中与交接处相当的信号线c上与正规信号线开关元件SWc相关联地配置有连接到控制配线第1段的控制配线SW1上的信号线开关元件SW2,相当于其输入的信号线驱动电路201(驱动器IC)侧,连接到跨段相邻的信号线b的输入相当的信号线驱动电路201的输出S4。为信号线c预极性反转所供给的信号电平是相邻行的信号线b的正规显示信号,故往往是与信号线c的正规显示信号相同或类似,难以产生所谓黑线化问题。假如产生时,由于相当于相邻行间信号不同场合,即显示状态的切换的交接处,故难以看出,不成为问题。
但是在与彩色显示对应的显示装置时,一般是相邻信号线(b)与该信号线(c)对应于不同色的像素,这时不一定与相邻行的信号电平相类似。因而,辅助信号线开关元件SWc2的输入侧接到对应于与信号线c对应的像素同色的像素且位于相邻段并位于信号线c最近的信号线就可。用这种结构,为预极性反转供给的信号电平是相邻同一色信号线的正规显示信号,故往往是与该信号线的正规显示信号相同或类似,不产生所谓黑线化问题。例如产生时,由于相当于相邻行间信号不同场合即显示状态切换的交换处,故难以看出,不成为问题。
本实施形态中图29示出与实施形态6相同的驱动波形,Ecp<Eb。
再者,本发明的有源矩阵基板,具有形成于基板上的多个像素电极,各别地连接到上述像素电极的像素开关元件,驱动上述像素开关元件的多条扫描线,通过所述像素开关元件与像素电极连接的多条信号线,分别地将其一端接到所述多条信号线的多个信号线开关元件,与上述信号线开关元件另一端电连接的信号输入单元,设于所述信号输入单元与所述信号线开关元件之间的信号线分支单元,以及每段共同连接到多个所述信号线开关元件、切换信号线开关元件的导通·截止的控制配线,其中也可以构成得使段与段分界线上的信号线与自段的控制配线控制的信号线开关元件相连,同时也与另一控制配线控制的另一信号线开关元件相连。
又,本发明的有源矩阵基板,也可构成得使上述结构中在行周期内,比自段的控制配线更早供给相邻段的控制配线导通信号的上述分界线上的依赖线与自段的控制配线控制的信号开关元件相连,同时也与另一控制配线控制的另一信号线开关元件相连。
又,本发明的有源矩阵基板,也可以构成得在上述结构中所述另一控制配线是行周期中比自段的控制配线更早供给导通信号的其他段的控制配线。
又,本发明的有源矩阵基板,也可以构成得在上述结构中所述另一控制配线是行周期中比自段的控制配线更早供给导通信号的、所述相邻段的控制配线。
又,本发明的有源矩阵基板,也可构成得在上述结构中所述另一信号线开关元件的另一端与自段的控制线控制的上述信号线开关元件的另一端电连接到同一信号输入单元。
又,本发明的有源矩阵基板,也可以构成得在上述结构中上述另一信号线开关元件的另一端与连接到跨段的相邻信号线上的信号线开关元件的另一端电连接到同一信号输入单元。
又,本发明的有源矩阵基板,也可以构成得在上述结构中,上述另一信号线开关元件的另一端与对应该显示上述信号线连接的像素电极相同色的像素供给信号,并且位于相邻段且位于上述信号线最近的另一信号线相连接的信号线开关元件的另一端,电连接到同一信号输入单元。
又,本发明的有源矩阵基板,也可以构成得在上述结构中,上述信号线开关元件导通时电阻比上述另一信号线开关元件导通时电阻低。
又,本发明的有源矩阵基板,也可以构成得对上述结构还加上,至少2个互相相邻的段中位于段分界线上的双方信号线通过上述辅助信号线开关元件接收互相相同的上述预备极性反转信号的供给,在一行周期中上述相邻的段中直至对数据信号供给开始早的段的信号线的数据信号供给开始时,结束上述预备极性反转信号的供给。
用上述结构,由于例如连接于交界线双方信号线的辅助反转数据供给线等,将同一上述预备极性反转信号供给分界线双方的信号线,在一行周期中上述相邻段中直至对数据信号供给开始早的一方的段的信号线的数据信号供给开始时,结束上述预备极性反转信号的供给。因而,在该显示装置具备图像左右反转功能时,即在从左右哪一方都能进行图像数据扫描、交换控制配线的选择顺序时,不论哪一段先供给数据信号,数据信号供给引起的极性反转期间与预备极性反转期间也不会重叠。因此,在上述结构产生的效果外,即使在通过交接处双方信号线上设置辅助信号线开关元件,该显示装置具备图像左右反转功能的场合,即有时从左右哪方进行图像数据扫描,交换控制配线的顺序的场合,也能减轻上述那样尽管在段的交换处供给与周围相同的电位,显示状态也与周围不同的不适当情况。
又,采用这样的连接方法,可共用辅助控制配线和供给预备极性反转信号的线(辅助反转数据供给线),因此配线形成区域没有浪费。
又,本发明的有源矩阵基板,也可以构成得对上述结构还加上,所述辅助控制配线是行周期中比自段的控制配线更早供给导通信号的其他段控制配线。
用上述结构,上述辅助控制配线是行周期中比自段的控制配线更早供给导通信号的其他段的控制配线。因而,控制配线可兼用作辅助控制配线。因此在上述结构产生的效果之外还有,不必在外部产生特殊的控制信号并将它供给另一信号线开关元件,也不产生控制信号生成有关的外部电路的复杂化和控制配线布局上的问题。
又,本发明的有源矩阵基板,也可以构成得对上述结构还加上,上述辅助控制配线是行周期中比自段的控制配线更早供给导通信号的、相邻段的控制配线。
用上述结构,上述辅助控制配线是行周期中比自段的控制配线更早供给导通信号的、相邻段的控制配线。因而可兼用辅助控制配线和相邻段的控制配线。因此在上述结构产生的效果外还有,另一信号线开关元件的控制配线只要将相邻段的控制配线稍作距离延伸就成,因此图案配置极为容易。
又,本发明的有源矩阵基板,也可以构成得在上述结构上还加上,上述辅助信号线开关元件的、不与信号线连接一方的端子与自段的控制配线控制的上述信号线开关元件的、不与信号线连接一方的端子连接的一端电连接到同一信号输入单元。
用上述结构,上述辅助信号线开关元件的、不与信号线连接一方的端子与自段的控制配线控制的上述信号线开关的、不与信号线连接一方的端子连接的一端电连接到同一信号输入单元。换言之,对上述辅助信号线开关元件供给预备极性反转信号的供给源(辅助反转数据供给线)是连接到自段的控制配线控制的上述信号线开关元件的上述信号输入单元。因而,从信号输入单元到自段的数据信号可兼用作自段的预备极性反转信号。因此在上述结构的效果外还有,不设对上述另一信号线开关元件的另一端的信号输入单元就可,构造简单。
又,信号线开关元件的输入、输出并联连接,仅另外连接控制配线,空间设置也容易。
又,信号输入单元处于供给另外段的信号的状态,因此极性已反转,没有必要如另外设置的情况那样,特地产生并供给极性反转信号,可防止信号输入有关的元件的增加。
又,本发明的有效矩阵基板,也可以构成得对上述结构还加上,上述辅助信号线开关元件的、不与信号线连接的一方的端子,与跨段相邻的信号线连接的信号线开关元件的、不与信号线连接的一方的端子,连接的一端电连接到同一信号输入单元。
用上述结构,上述辅助信号线开关元件的、不与信号线连接的一方的端子,与跨段相邻的信号线连接的信号线开关元件的、不与信号线连接的一方的端子连接的一端,电连接到同一信号输入单元。换言之,对上述辅助信号线开关元件供给预备极性反转信号的供给源(辅助反转数据供给线)是连接在跨段相邻的信号线连接的上述信号线开关元件上的上述信号输入单元。因而,从信号输入单元输入到相邻段的数据信号可兼用作自段的预备极性反转信号。因此在上述结构的效果上还有,因预先供给的信号电平是相邻行的正规显示信号,故与该信号线的正规显示信号往往相同或类似,难以产生所谓黑线化问题。假如产生时,由于相当于相邻行间信号不同场合即显示状态切换的交接处,因此难以看出,不成为问题。
又,本发明的有源矩阵基板,也可构成得对上述结构还加上,上述辅助信号线开关元件的、不与信号线连接的一方的端子,与对应该显示与上述信号线连接的像素电极同色的像素供给数据信号,并且位于相邻段最靠近上述信号线连接的信号线开关元件的、不与信号线连接一方的端子连接的一端,电连接到同一信号输入单元。
用上述结构,上述辅助信号线开关元件的、不与信号线连接一方的端子,与对应该显示与上述信号线连接的像素电极同色的像素供给数据信号,并且位于相邻段最靠近上述信号线连接的信号线开关元件的、不与信号线连接的其中一个端子连接一端,电连接到同一信号输入单元。换言之,对上述辅助信号线开关元件供给预备极性反转信号的供给源(辅助反转数据供给线)是对应该显示与上述信号线连接的像素电极同色的像素供给数据信号、并且位于相邻段最靠近上述信号线连接的上述信号线开关元件连接的上述信号输入单元。因而,从信号输入单元输入到相邻段的同色数据信号可兼用作自段的预备极性反转信号。因此在上述结构的效果上还有,往往由于预供的信号电平是相邻行的同色的正规显示信号,故与该信号线的正规显示信号相同或类似,所谓黑线化问题难以产生。假如产生时,由于相当于相邻行间信号不同场合即显示状态切换的交接处,故难以看出,不成为问题。
又,本发明的有源矩阵基板,也可构成得对上述结构再加上,上述信号线开关元件的导通电阻比上述辅助信号线开关元件的导通电阻低。
用上述结构,信号线开关元件的导通电阻低于辅助信号线开关元件的导通电阻低于辅助信号线开关元件的导通电阻。预极性反转用的辅助信号线开关元件不必具有像充电十分足的驱动能力,只要某种程度反转就可。因而,不必将预极性反转用的辅助信号线开关元件形成与供给正规极性反转信号的信号线开关元件相同大小且电阻充分小。因此上述结构的效果还有,容易空间配置辅助信号线开关元件。
又,信号线与预备极性反转侧用高电阻连接,与之相反,与正规写入侧用低电阻连接,因此,即使万一噪声等混入预备极性反转侧的信号线,正规侧也不受影响,可得到信号输入单元的输出信号。因此提高显示的稳定度。
又,信号输入单元侧看到的负荷也为同一信号线开关元件连接的场合的几倍,而且因为是逆极性,信号输入单元侧易受抖动,由于信号输入单元侧的驱动IC等的驱动能力而不能正确地输出,或者很有可能产生自锁的信号输入单元侧的动作不良,但本构造中在同一瞬间的信号输入单元侧的视在上的负荷比上述场合小,解决了这些问题。
在发明的详细说明项中,所提出的具体实施形态或实施例明白地说明本发明的技术内容,但不应只限于并狭义解释这样的具体例,在本发明的精神和下述的权利要求范围内可作各种变更并实施。
权利要求
1.一种数据传送方法,行方向扫描线和列方向信号线形成为矩阵形状,一行周期内将该矩阵上位置所对应的数据信号加到该位置所对应的信号线上,将所述信号线分成多段,在各行中通过使所述信号线每段依次导通,从而每段在矩阵单元和数据交接单元之间传送数据信号,其特征在于,对于所述段当中至少1分组分别具有互相相邻信号线的各段之间,令所述数据信号其施加结束时间较早的段为BL1,较晚的段为BL2,并令分别属于所述BL1、BL2且互相相邻的信号线分别为SL1、SL2时,一行周期内,先于该行中对BL1作为施加所述数据信号用的导通即正规导通的所述数据信号施加结束时间,使SL2导通作为预备导通。
2.一种数据传送方法,对于行方向扫描线和列方向信号线形成为矩阵形状,并通过该矩阵上的像素显示数据信号所表示图像的图像显示装置,一行周期内将该矩阵上位置所对应的数据信号加到该位置所对应的信号线上,将所述信号线分成多段,在各行中通过使所述信号线电位每段依次相对于基准电压极性反转,从而每段将数据信号从数据交接单元传送到所述像素,其特征在于,对于所述段当中至少1分组分别具有互相相邻信号线的各段之间,令所述数据信号其施加结束时间较早的段为BL1,较晚的段为BL2,并令分别属于所述BL1、BL2且互相相邻的信号线分别为SL1、SL2时,一行周期内,先于该行中对BL1作为施加所述数据信号用的导通即正规导通的所述数据信号施加结束时间,使SL2电位相对于所述基准电压极性反转作为预备导通。
3.如权利要求1或2所述的数据传送方法,其特征在于,所述一行周期内,先于对BL1的所述数据信号施加结束时间,使多段的信号线同时导通。
4.如权利要求1或2所述的数据传送方法,其特征在于,在BL2中进行所述预备导通期间,对进行此预备导通的BL2信号线,加上其具有信号线所加上的数据信号中最大值与最小值的中间信号强度的数据信号。
5.如权利要求1或2所述的数据传送方法,其特征在于,所述一行周期内BL1的正规导通周期中,进行BL2中的所述预备导通。
6.如权利要求5所述的数据传送方法,其特征在于,所述一行周期内,在BL1的正规导通结束时间,结束BL2中的所述预备导通,继续在BL2中进行正规导通。
7.一种数据传送方法,行方向扫描线和列方向信号线形成为矩阵形状,一行周期内将该矩阵上位置所对应的数据信号加到该位置所对应的信号线上,将所述信号线分成多段,在各行中通过使所述信号线每段依次导通,从而每段在矩阵单元和数据交接单元之间传送数据信号,其特征在于,由n个采样单元对按时间序列连续输入、相当于n条信号线为1段的输入数据进行采样,作为n个采样数据分别存储后,分别输出给相应的信号线,将所述n个采样单元分组,令所述段当中就同一扫描线而言所述输入数据的采样顺序是第2个以后的那一个段为BL2,并令具有输入所述段BL2最初采样数据Db1的采样单元的分组为GRa时,所述分组GRa就同一扫描线存储采样时间比所述段BL2早的那段采样数据后,最迟到输入所述采样数据Db1之前,在分组GRa内准备存储所述采样数据Db1用的空置采样单元。
8.如权利要求7所述的数据传送方法,其特征在于,对于所述段当中至少1组分别具有互相相邻信号线的各段之间,令所述数据信号其施加结束时间较早的段为BL1,较晚的段为BL2时,所述各采样单元具有多个存储所述采样数据的系统,某一分组GR1中,将段BL1的所述采样数据分别存储到各采样单元内所述多个系统其中一个系统中,该存储一旦结束,便在别的分组中对下一采样数据开始存储,然后在所述分组GR1中对下一段BL2采样数据开始存储之前,在所述分组GR1中将下一个成为存储目的地的系统切换为当前没有存储数据的系统。
9.如权利要求7所述的数据传送方法,其特征在于,令所述分组其中一个分组为GR1时,至少该分组GR1中存储了采样数据后,别的分组正存储采样数据期间,输出所述分组GR1中存储的采样数据。
10.一种数据传送方法,行方向扫描线和列方向信号线形成为矩阵形状,一行周期内将该矩阵上位置所对应的数据信号加到该位置所对应的信号线上,将所述信号线分成多段,在各行中通过使所述信号线每段依次导通,从而每段在矩阵单元和数据交接单元之间传送数据信号,其特征在于,对于所述段当中至少1组分别具有互相相邻信号线的各段之间,令所述数据信号其施加结束时间较早的段为BL1,较晚的段为BL2,并令分别属于所述BL1、BL2且互相相邻的信号线分别为SL1、SL2时,一行周期内,先于该行中对BL1作为施加所述数据信号用的导通即正规导通的所述数据信号施加结束时间,开始对SL2加上所述数据信号。
11.一种数据传送方法,对于行方向扫描线和列方向信号线形成为矩阵形状,并通过该矩阵上的像素显示数据信号所表示图像的图像显示装置,一行周期内将该矩阵上位置所对应的数据信号加到该位置所对应的信号线上,将所述信号线分成多段,在各行中通过使所述信号线电位每段依次相对于基准电压极性反转,从而每段将数据信号从数据交接单元传送到所述像素,其特征在于,对于所述段当中至少1组分别具有互相相邻信号线的各段之间,令所述数据信号其施加结束时间较早的段为BL1,较晚的段为BL2,并令分别属于所述BL1、BL2且互相相邻的信号线分别为SL1、SL2时,一行周期内,先于该行中对BL1作为施加所述数据信号用的导通即正规导通的所述数据信号施加结束时间,开始对SL2加上所述数据信号。
12.一种图像显示装置,行方向扫描线和列方向信号线形成为矩阵形状,一行周期内将该矩阵上位置所对应的数据信号加到该位置所对应的信号线上,将所述信号线分成多段,在各行中通过使所述信号线电位每段依次相对于基准电压极性反转,从而每段将数据信号从数据交接单元传送到矩阵上的像素,通过所述像素显示所述数据信号所表示图像,其特征在于,对于所述段当中至少1组分别具有互相相邻信号线的各段之间,令所述数据信号其施加结束时间较早的段为BL1,较晚的段为BL2,并令分别属于所述BL1、BL2且互相相邻的信号线分别为SL1、SL2时,一行周期内,通过先于该行中对BL1作为施加所述数据信号用的导通即正规导通的所述数据信号施加结束时间,使SL2电位相对于所述基准电压极性反转作为预备导通,从而将数据信号从数据交接单元传送到矩阵上的像素。
13.一种图像显示装置,行方向扫描线和列方向信号线形成为矩阵形状,一行周期内将该矩阵上位置所对应的数据信号加到该位置所对应的信号线上,将所述信号线分成多段,在各行中通过使所述信号线电位每段依次相对于基准电压极性反转,从而每段将数据信号从数据交接单元传送到矩阵上的像素,通过所述像素显示所述数据信号所表示图像,其特征在于,由n个采样单元对按时间序列连续输入、相当于n条信号线为1段的输入数据进行采样,作为n个采样数据分别存储后,分别输出给相应的信号线,将所述n个采样单元分组,令所述段当中就同一扫描线而言所述输入数据的采样顺序是第2个以后的那一个段为BL2,并令具有输入所述段BL2最初采样数据Db1的采样单元的分组为GRa时,所述分组GRa就同一扫描线存储采样时间比所述段BL2早的那段采样数据后,最迟到输入所述采样数据Db1之前,通过在分组GRa内准备存储所述采样数据Db1用的空置采样单元,从而将数据信号从数据交接单元传送到矩阵上的像素。
14.一种图像显示装置,行方向扫描线和列方向信号线形成为矩阵形状,一行周期内将该矩阵上位置所对应的数据信号加到该位置所对应的信号线上,将所述信号线分成多段,在各行中通过使所述信号线电位每段依次相对于基准电压极性反转,从而每段将数据信号从数据交接单元传送到矩阵上的像素,通过所述像素显示所述数据信号所表示图像,其特征在于,对于所述段当中至少1组分别具有互相相邻信号线的各段之间,令所述数据信号其施加结束时间较早的段为BL1,较晚的段为BL2,并令分别属于所述BL1、BL2且互相相邻的信号线分别为SL1、SL2时,一行周期内,通过先于该行中对BL1作为施加所述数据信号用的导通即正规导通的所述数据信号施加结束时间,开始对SL2加上所述数据信号,从而将数据信号从数据交接单元传送到矩阵上的像素。
15.一种信号线驱动电路,行方向扫描线和列方向信号线形成为矩阵形状,一行周期内将该矩阵上位置所对应的数据信号加到该位置所对应的信号线上,将所述信号线分成多段,在各行中通过使所述信号线电位每段依次相对于基准电压极性反转,从而每段将数据信号传送到矩阵上的像素,其特征在于,由n个采样单元对按时间序列连续输入、相当于n条信号线为1段的输入数据进行采样,作为n个采样数据分别存储后,分别输出给相应的信号线,将所述n个采样单元分组,令所述段当中就同一扫描线而言所述输入数据的采样顺序是第2个以后的那一个段为BL2,并令具有输入所述段BL2最初采样数据Db1的采样单元的分组为GRa时,每一分组生成规定如下定时的分组控制信号,即所述分组GRa就同一扫描线存储采样时间比所述段BL2早的那段采样数据后,最迟到输入所述采样数据Db1之前,在分组GRa内准备存储所述采样数据Db1用的空置采样单元。
16.如权利要求15所述的信号线驱动电路,其特征在于,对于所述段当中至少1组分别具有互相相邻信号线的各段之间,令所述数据信号其施加结束时间较早的段为BL1,较晚的段为BL2,并令分别属于所述BL1、BL2且互相相邻的信号线分别为SL1、SL2时,一行周期内,通过先于该行中对BL1作为施加所述数据信号用的导通即正规导通的所述数据信号施加结束时间,使SL2电位相对于所述基准电压极性反转作为预备导通,从而将数据信号传送到矩阵上的像素。
17.如权利要求15所述的信号线驱动电路,其特征在于,对于所述段当中至少1组分别具有互相相邻信号线的各段之间,令所述数据信号其施加结束时间较早的段为BL1,较晚的段为BL2,并令分别属于所述BL1、BL2且互相相邻的信号线分别为SL1、SL2时,一行周期内,通过先于该行中对BL1作为施加所述数据信号用的导通即正规导通的所述数据信号施加结束时间,开始对SL2加上所述数据信号,从而将数据信号传送到矩阵上的像素。
18.如权利要求15至17中任一项所述的信号线驱动电路,其特征在于,对于所述段当中至少1组分别具有互相相邻信号线的各段之间,令所述数据信号其施加结束时间较早的段为BL1,较晚的段为BL2时,所述各采样单元具有多个存储所述采样数据的系统,某一分组GR1中,将段BL1的所述采样数据分别存储到各采样单元内所述多个系统其中一个系统中,生成规定如下定时的信号作为所述分组控制信号,即该存储一旦结束,便在别的分组中对下一采样数据开始存储,然后在所述分组GR1中对下一段BL2采样数据开始存储之前,在所述分组GR1中将下一个成为存储目的地的系统切换为当前没有存储数据的系统。
19.如权利要求15至17中任一项所述的信号线驱动电路,其特征在于,令所述分组其中一个分组为GR1时,生成规定如下定时的信号作为所述分组控制信号,即至少该分组GR1中存储了采样数据后,别的分组正存储采样数据期间,输出所述分组GR1中存储的采样数据。
20.一种有源矩阵基板,包括与多个像素电极分别连接的像素开关元件;驱动所述像素开关元件的多条扫描线;通过所述像素开关元件将数据信号加到所述像素电极上的多条信号线;具有将所述数据信号提供给所述信号线使信号线电压极性反转的信号输入单元、根据一行周期内提供所述数据信号的时间将所述信号线分组、使所述信号输入单元输出的数据信号分支至所述各段的信号线分支单元;通过切换导通·截止来通断所述信号线分支单元将数据信号提供给所述各信号线的信号线开关元件;以及按每一所述段设置、将导通信号提供给所述信号线开关元件、并根据所述数据信号的提供时间按每一所述段切换所述信号线开关元件导通·截止的控制配线,其特征在于,就至少2个互相相邻段其中至少一个段而言,对于一行周期内对相邻段的控制配线比自身段的控制配线较先提供所述数据信号的段,与相邻段之间分界线上的自身段内的信号线,接收与自身段的所述控制配线不同的别的辅助控制线所提供的辅助导通信号而受到控制,通过与自身段所述控制配线所控制的所述信号线开关元件不同的别的辅助信号线开关元件,在一行周期内向所述相邻段提供数据信号结束之前,作为预备,接收对使自身段信号线电压极性反转的预备极性反转信号的提供。
21.如权利要求20所述的有源矩阵基板,其特征在于,至少2个互相相邻段中位于段分界线上的两条信号线,通过所述各辅助信号线开关元件接收对互相相同的所述预备极性反转信号的提供,一行周期内,对所述相邻段当中开始提供数据信号较早的段的信号线开始提供数据信号之前,结束对所述预备极性反转信号的提供。
22.如权利要求20所述的有源矩阵基板,其特征在于,所述辅助控制配线是行周期中比自身段控制配制线先提供导通信号的其他段的控制配线。
23.如权利要求22所述的有源矩阵基板,其特征在于,所述辅助控制配线是行周期中比自身段控制配制线先提供导通信号的相邻段的控制配线。
24.如权利要求20至23中任一项所述的有源矩阵基板,其特征在于,所述辅助信号线开关元件其未与信号线连接的那一端端子,电连接至与自身段控制配线所控制的所述信号线开关元件其未与信号线连接的那一端端子所连接的相同的信号输入单元。
25.如权利要求20至23中任一项所述的有源矩阵基板,其特征在于,所述辅助信号线开关元件其未与信号线连接的那一端端子,电连接至与跨段相邻的信号线连接的信号线开关元件其未与信号线连接的那一端端子所连接的相同的信号输入单元。
26.如权利要求20至23中任一项所述的有源矩阵基板,其特征在于,所述辅助信号线开关元件其未与信号线连接的那一端端子,对该显示与所述信号线所连接像素电极相同色彩的像素提供数据信号,并电连接至与处于相邻段与所述信号线最接近位置的别的信号线连接的信号线开关元件其未与信号线连接的那一端端子所连接的相同的信号输入单元。
27.如权利要求20至23中任一项所述的有源矩阵基板,其特征在于,所述信号线开关元件是导通时低于所述辅助信号线开关元件的低电阻。
全文摘要
各信号线在正规的极性反转时间之前,进入预备的极性反转时间,预先极性反转。由于这种预备极性反转,段分界线上的信号线受到电位的上拉致使电位一度抖动,但此后正值正规的极性反转时间而加上正确的电位,使抖动得以修复。减轻了分段传送数据时因段分界线上信号线受到电位抖动致使段交接处与周围其信号线电位状态造成差异的问题。
文档编号G09G3/36GK1313519SQ01111
公开日2001年9月19日 申请日期2001年3月12日 优先权日2000年3月10日
发明者永田尚志, 野口登, 水方胜哉 申请人:夏普株式会社