对等离子显示板内垂直串扰的抑制的制作方法

文档序号:2527723阅读:340来源:国知局
专利名称:对等离子显示板内垂直串扰的抑制的制作方法
技术领域
本发明涉及等离子显示板(PDP),尤其涉及一种用于将PDP内的垂直串扰降低到最小的电子波形技术。
背景技术
彩色PDP众所周知。图1示出了彩色交流(AC)PDP的现有技术实施例,授予Marcotte的第6,118,214号美国专利(以下简称“Marcotte的214专利”)对此进行了公开,在此引用该专利以供参考。在前面板上使用了透明电极11。前面板(未示出)包括多对水平保持电极10,保持电极10将透明电极11连接到保持总线12。多对扫描电极14与成对保持电极10并置,并且通过绝缘层(未示出)和氧化镁(MgO)层(未示出)覆盖两组电极。后面板(未示出)支持垂直阻挡肋16和多个垂直列电极18(以虚线示出)。利用红、绿或蓝(RGB)荧光粉覆盖各列电极18,以根据具体情况起动要实现的全色显示器。将前面板和后面板密封在一起,并将可放电气体充入它们之间的间隔内。
定义电极对为(a)保持电极10(及其相邻透明电极11),及与(a)并置的(b)扫描电极14(及其相邻透明电极11)。定义像素20为包括(i)前面板上的保持电极10和扫描电极14的电极对与(ii)后面板上分别为红、绿和蓝的3列电极18的交叉点的区域。子像素对应于红、绿或蓝列电极与保持电极和扫描电极的电极对的交叉点。例如,子像素19对应于红列电极18与保持电极10和扫描电极14的电极对的交叉点。
利用放电间隙13和透明电极11的宽度控制PDP的工作电压和工作功率。利用放电间隙13的横断距离控制PDP工作电压,因为该距离控制给定气体混合物的击穿电压。此外,必须施加足够的电压以确保气体放电等离子体能够完全淹没扫描和保持电极对。放电消耗的功率受电极对表面电容的影响,电极对的表面电容与电极面积成正比,而与绝缘层厚度成反比。
选择保持电极10的宽度和扫描电极14的宽度,以产生窄放电间隙13和宽像素间间隙15。当在放电间隙13之间施加足够高的电压时,将击穿该间隙形成放电等离子体。对于施加的给定电压,带正电电极是阳极,而带负电电极是阴极。放电等离子体有两个不同区域阳极柱和阴极辉光。阳极柱主要包括搜索阳极电极表面上的正电荷的快速运动电子。相反,阴极辉光包括向带负电阴极电极漂移并通过带负电阴极电极的慢速运动离子。利用绝缘表面上的电荷量限制放电时长。一旦电荷转移,放电自熄,同时单元电压等于零,并且对覆盖各电极的绝缘体充反号电荷。在保持时间周期内,通过在每次放电完成后,改变电压极性,重复该过程。像素间间隙15必须足够大,以防止等离子放电的高能阳极柱桥接像素间间隙并破坏相邻像素的ON或OFF状态。透明电极11的宽度和该电极上绝缘玻璃(未示出)的厚度确定像素的放电电容,放电电容控制放电功率,从而控制亮度。对于给定的放电功率/亮度,在保持时间周期内选择进行多次放电,以提供总计可以满足该显示板的总体亮度要求的灰度级。
图2示出PDP系统200的典型现有技术方框图。将模拟视频信号输入到逻辑电路230,在逻辑电路230中,对该信号进行数字化、处理以及临时存储。一旦存储了一帧数量的数据,则逻辑电路230开始通过通常为8到12个的一系列子帧显示数据的处理,如授予Shinoda的第5,724,054号美国专利中所公开。
图3是示出将帧时间分割为8个子帧(即,SF1-SF8)的曲线图。在每个寻址周期,行驱动器210顺序扫描行Y1至Y480,而通过列驱动器225施加视频输入,以根据视频输入的要求将每个子像素设置为ON状态。利用保持脉冲对每个后续保持周期进行加权,以对每个子帧实现加权光强。
图4示出了子帧的典型分割。每个子帧具有设置周期、寻址周期以及保持周期。设置周期断开任何ON像素、准备好MgO层,以及为寻址设置所有的像素。参考图2和图4,在寻址周期,扫描发生器205与行驱动器210联合顺序驱动每行进行寻址。一旦起动给定行,则根据接收的图像数据,逻辑电路230将对应于各RGB子像素要求的照度的图像数据送入列驱动器225。列驱动器225对选定列电极施加电压Vx。选定行与施加的列电压的交合启动弱放电,该弱放电会合到选定扫描电极与其相邻保持电极之间的放电中。一旦完成,放电就使寻址到的子像素处于ON状态。未驱动的任何列均处于OFF状态。尽管寻址放电确实产生可见光,但是其亮度不足以完全显示图像。因此,当寻址完最后一行后,跟随寻址周期的是保持周期。在保持周期,扫描发生器205和保持发生器220提供交变保持脉冲,从而在施加每个脉冲时,发生瞬时交流等离子(ac-plasma)放电。每次保持放电均产生紫外线,紫外线激发周围的荧光粉,又产生可见光。帧内的每个子帧包括足够多的保持脉冲,并又进行放电以在每个子帧达到要求的亮度。由于可以在每个子帧内单独寻址每个子像素,从而可以获得大型彩色显示板。
图5a示出在现有技术中在扫描电极与保持电极之间的合成波形。由于扫描电极与保持电极之间的电容性关系,所以该合成波形仅是扫描发生器205的输出(图4所示的扫描波形)减去保持发生器220的输出(图4所示的保持波形)。注意,图5a中不包括施加的数据脉冲。
图5b-5e示出每个像素寻址序列的单元电压(cell voltage)波形。单元电压是出现在扫描和保持电极对之间的绝缘层的气体端的AC耦合电压。利用气体的击穿电压Vbr和-Vbr,限制单元电压的正和负。
当在两个方向之一溢出击穿电压时,可以发生两种放电公知的负阻放电和最近发现的正阻放电。根据授予Weber的第5,745,086号美国专利,参考图4,如果施加的波形缓慢升高或者降低,如设置周期t12和t15的上升斜坡和下降斜坡,则气体将进行具有正阻特性的放电,其性能与将气体之间的电压限制为击穿电压Vbr的齐纳二极管非常类似。如果施加的电压迅速溢出击穿电压,如保持周期中t12和t14,则发生负阻放电或雪崩放电,将单元电压降低到0。一旦单元电压降低到零,放电自熄。
寻址放电也是负阻放电,显示阳极柱放电特性,如授予Weber的第6,184,848号美国专利(以下简称“Weber的848专利”)中所公开。Weber的848专利将阳极柱放电定义为具有触发单元和状态单元。面板布局与图1所示的面板布局类似,但是没有透明电极11,从而产生大放电间隙。在存在高单元电压时,由于在寻址操作之后施加保持脉冲,所以在带正电后面板电极与带负电前电极之间形成弱放电。将该交叉点称为触发单元。弱放电与高单元电压联合产生下述放电,其中,等离子体形成两个明显不同区域阴极辉光和阳极柱。阴极辉光包括慢速移动带正电离子,而阳极柱包括慢速移动离子和快速移动电子。电子向带正电的阳极移动,而离子向带负电的阴极缓慢漂移。由于增强了弱放电,所以阴极辉光扩展到触发单元附近,而阳极柱沿后面板荧光层伸展到带正电的状态单元。当触发单元与状态单元之间的壁电荷反号时,放电完成。
对于图1所示PDP内的寻址放电,列电极与选定扫描电极之间的交叉点形成触发单元,而相应的保持电极与同一个列电极交叉形成状态单元。在设置周期t16结束时,分别设置每个像素使单元电压为放电电平-Vbr。当寻址到像素时,在选定扫描电极与每个驱动后面板列电极的交叉点形成弱放电。放电产生阳极柱,该阳极柱沿带正电后面板电极伸展到带正电保持电极。由于等离子内的电子向阳极移动,阳极损耗正电荷,并变成带负电。同样,带负电的阴极吸引带正电离子,而变成带正电。因此,由于单元电压降低到零,保持电极绝缘层上的壁电荷反号。
图5b示出预先OFF像素的单元电压,为寻址设置该像素,而不是被寻址,并在后面的保持周期内,该像素保持OFF。具体地说,设置周期中的上升斜坡t12上升,导致单元电压溢出击穿电压,并使单元电压箝位在Vbr。如图4所示,在t13施加的电压Ve确保寻址放电足够强,以使第一保持放电完全发生。跃变到下降斜坡t13和t14使单元电压反向,而下降斜坡t15使单元电压箝位在-Vbr。在设置周期结束时,单元电压为-Vbr。由于Vrf与0V之间的差值,图4中在时间t17的行选择脉冲略溢出击穿电压。由于时间t15的下降斜坡停止在0V以上的Vrf,所以当在时间t17施加的行选择脉冲溢出击穿电压-Vbr时,有效施加小负电压。由于Vrf产生的该有效负电压小,而且t17时的行选择脉冲的宽度窄,所以不发生放电行为,除非如图4所示,数据电极上在时间t17具有与行选择脉冲一致的、由视频输入控制的数据脉冲。在图5b中,不施加数据脉冲,因此在时间t17不存在放电行为。由于寻址放电没有发生,所以在时间t21时的第一保持脉冲产生的单元电压不大于正击穿电压Vbr,而不发生保持放电。
图5c示出OFF像素的接通过程。设置周期如图5b中发生,而在时间t17,对各列施加数据脉冲(未示出),触发寻址放电,使单元电压返回零。随后,在时间t21,在寻址完剩余的行之后,在寻址到的任何像素上发生第一保持放电。关于第一保持脉冲,不同于后续保持脉冲,在降低保持电极之前驱动升高扫描电极。产生第一放电的这种方法防止过早放电,在使扫描电极电压升高到保持电压Vs,180V之前,如果降低保持电极电压Ve,220V,则可能出现过早放电,因为在寻址时,在如图4所示的设置周期施加电压Ve。当经过预先寻址后,溢出击穿电压Vbr,从而将会发生负阻放电,重新使单元电压返回零。每个后续保持脉冲起动另一个放电,从而产生ON像素的光。
跟随第一保持放电,扫描电极的下降边使单元电压下降到负击穿电压-Vbr。其他保持电极的后续升高增加在气体上增加更多电压,并溢出击穿电压-Vbr,从而产生下一次放电。通过反复交替放电,该过程在保持周期持续。
图5d示出了对ON像素的重新寻址。在时间t11施加的设置脉冲导致先前子帧的保持周期的最后一次负阻放电。因为单元电压通过放电返回零,所以在t12的上升斜坡将不放电,因为上升单元电压没有溢出Vbr。下降斜坡将单元电压限制在-Vbr,如图5b和5c中所示。在时间t17,在行选择的同时施加数据脉冲、放电发生,以及使像素返回ON状态。
图5e示出由如图5d所示的下降斜坡t15擦除的ON像素,然而它不再被重新寻址,并在后面的保持周期为OFF。
如Marcotte的214专利所公开,图1所示的成对前面板电极配置具有降低电极间电容的优点,这样可减少由电极间电容随每个保持脉冲进行充电和放电造成的功率损耗。但是,其中增加了垂直串扰的概率。当放电从一个放电位置伸展入垂直相邻的放电位置时,垂直串扰发生。Marcotte的214专利利用像素间大间隙来帮助提高像素与像素的垂直隔离。注意,后面板阻挡肋提供水平像素隔离,但是不提供垂直像素隔离。在如下寻址放电时,出现串扰的概率最高,在所述寻址放电时,在选定扫描电极与数据电极之间产生等离子放电,并且阳极柱伸展到保持电极。
图6示出显示串扰放电的寻址放电的时序放电机构。该图是图1所示PDP的剖视图,示出了位于上部的前面板电极和由荧光层覆盖的、位于下部的正交取向寻址电极。P1指图1中的红子像素19,而垂直相邻红子像素P2具有将P1和P2分离的像素间间隙15。当在时间t17的行选择脉冲与施加到寻址电极的数据脉冲联合,每行发生时间t0的情况。而对保持电极施加Ve时,通过对扫描电极施加的下降斜坡设置子像素。这样,在t0之前,使负电荷位于扫描电极上,而使正电荷位于保持电极和后面板电极上。Vrf使行选择脉冲稍溢出击穿电压,从而有助于加速寻址放电。通过降低非选择行上的负电压,在图4中,由行驱动器210在时间t16施加的电压Vscan用作为行释放电压,以降低扫描电极上的单元电压。这样可以防止对一行的寻址影响其他行的显示。当选定行时,总单元电压在时间t17返回,并溢出击穿电压-Vbr,如图5b所示。Vscan电压是释放电压,而且必须足够高,以确保在施加列电压时,有效隔离各行。
如果提供数据脉冲,则在图6所示的时间t0,在后面板寻址电极与激活扫描电极之间产生弱放电,而在时间t1,产生负阻等离子体放电。在时间t2,保持电极上的正电荷使阳极柱迅速淹没保持电极,而在时间t3,阳极柱可以容易地跨越像素间间隙伸展到相邻保持电极,从而耗尽相邻像素P2的正电荷。当选定P2的扫描电极并驱动列电极时,可能出现从后到前的弱放电,然而,如果保持电极上没有正电荷,将不会形成等离子体,扫描电极将保持其负电荷,而像素P2将保持关闭。
在Vossen等人以“Symmetrically driven PDP,with minimized currentloops to reduce EMI”为题发表的论文(以下简称“Vossen等人的论文”)中,公开了利用交错寻址降低PDP中的串扰。利用交错寻址,寻址奇数行之后,寻址偶数行。这样,在寻址偶数行之前,将在寻址奇数行时产生的任何气体注入完全清除。Vossen等人的论文还描述了对称保持PDP,为有助于降低垂直串扰,该对称保持PDP采用Marcotte的214专利描述的成对电极配置。然而,Vossen等人的论文未对在此描述的垂直串扰的产生进行描述或校正。具体地说,Vossen等人的论文描述了利用配置为非成对电极(即,扫描、保持、扫描、保持)的电极的寻址,所述寻址在寻址时,在像素间间隙之间不具有共同电势。在非成对情况下,事实上,串扰放电进入错误方向,向错误的保持电极放电。使用交错寻址降低了这种赝象的可能性。

发明内容
本发明提供了一种用于控制等离子显示板(PDP)内的电极的方法。该方法的一个方面包括对于涉及保持电极的寻址操作,在设置保持电极时,对保持电极施加电压Ve;以及在寻址操作时,对保持电极施加电压Ve2,其中Ve2<Ve。这样施加电压弱化了子像素的寻址放电。
该方法的另一个方面包括(a)在涉及保持电极的寻址操作时,对保持电极施加电压Ve2,其中保持电极与扫描电极组成电极对;以及(b)在寻址操作之后,在电极对放电时,对扫描电极施加电压Vs1,其中Ve2<Vs1。
该方法的又一个方面包括(a)在涉及保持电极的寻址操作后,在电极对放电时,对第一扫描电极施加电压Vs1,其中第一扫描电极与保持电极组成所述电极对;以及(b)在放电时,对第二扫描电极施加电压Vs2,其中第二扫描电极与第一扫描电极相邻,并且其中Vs2<Vs1。
还提供了一种用于控制等离子显示板内的电极的装置。该装置的一个方面包括对于涉及保持电极的寻址操作,在设置保持电极时,对保持电极施加电压Ve的电路;以及在寻址操作时,对保持电极施加电压Ve2的电路,其中Ve2<Ve。
该装置的另一个方面包括(a)在涉及保持电极的寻址操作时,对保持电极施加电压Ve2的电路,其中保持电极与扫描电极组成电极对;以及(b)在寻址操作之后,在电极对放电时,对扫描电极施加电压Vs1的电路,其中Ve2<Vs1。
该装置的又一个方面包括(a)在涉及保持电极的寻址操作后,在电极对放电时,对第一扫描电极施加电压Vs1的电路,其中第一扫描电极与保持电极组成电极对;以及(b)在放电时,对第二扫描电极施加电压Vs2的电路,其中第二扫描电极与第一扫描电极相邻,并且其中Vs2<Vs1。


图1是传统彩色PDP的原理图;图2是传统PDP系统的方框图;图3是示出将帧分割为8个子帧的曲线图;图4是传统子帧波形的曲线图;图5a是扫描电极与保持电极之间的传统合成波形的曲线图,而图5b-5e是像素寻址顺序的传统单元电压波形的曲线图;图6是示出图1所示PDP的串扰放电的寻址放电的放电机构的原理图;图7是彩色PDP的原理图;图8是设置垂直串扰抑制的PDP系统的方框图;图9是采用垂直串扰抑制的PDP的偶数保持电极波形和奇数保持电极波形的曲线图;图10a是合成波形的曲线图,而图10b是偶数组电极的单元电压波形的曲线图;图11是奇数像素放电机构的剖视图的原理图;图12是偶数像素放电机构的剖视图的原理图;图13是采用顺序寻址的系统内的波形的曲线图,其中,保持电极和与其相应的扫描电极联合起动;
图14是PDP的偶数保持电极波形和奇数保持电极波形的曲线图,其中,将保持电极分离到奇数保持总线和偶数保持总线;图15是PDP的偶数保持电极波形和奇数保持电极波形的曲线图,其中,将增加的电压Vf施加到奇数保持电极总线或偶数保持电极总线;图16是示出波形的曲线图,其中,当在设置周期与寻址周期之间跃变时,对保持电极施加的电压从设置电压Ve降低到电压Ve2,或接近的保持电压Vs,并且在其中引入电压Vs1以增强第一保持放电;图17是PDP系统的方框图,该PDP系统的电路系统采用隔离电压以提供第一保持垂直串扰抑制,从而在第一保持放电时,通过降低相邻扫描电极上的电压,可以防止第一保持放电的阳极柱伸展到扫描电极对像素间间隙上;图18是由图17所示电路系统产生的波形的曲线图;图19A和19B是图17所示系统的升压电路可以采用的替换开关配置的方框图。
具体实施例方式
图7是采用寻址串扰抑制的彩色PDP的一部分的原理图。PDP被组织成像素行,图中示出了其中的3个像素,即,行“n”上的像素720n、行“n+1”上的像素720n+1以及行“n+2”上的像素720n+2。将各行交替看作“奇数行”和“偶数行”,其中,例如,将行“n”指定为偶数行,而将行“n+1”指定为奇数行。
图7所示PDP的一部分包括偶数保持总线712E,连接到一组偶数保持电极710E;奇数保持总线712O,连接到一组奇数扫描电极710O;扫描电极714n、714n+1和714n+2;以及列电极718R、718G和718B(分别对应红、绿和蓝)。每个偶数保持电极710E与奇数保持电极710O相邻。例如,行“n”上的偶数保持电极710E与行“n+1”上的奇数保持电极710O相邻。还存在与每个保持电极710E和710O,以及扫描电极714n、714n+1和714n+2相连的透明电极711。
保持电极、扫描电极以及列电极的交叉点确定子像素。例如,保持电极710E、扫描电极714n和列电极718R的交叉点确定子像素719R。阻挡肋716将各子像素互相分离。定义每个像素为保持电极、扫描电极以及3个列电极的交叉区域。例如,将像素720确定在保持电极710E、扫描电极714n以及列电极718R、718G和718B的交叉区域。相邻像素之间的区域确定像素间间隙715。
每个像素分别包括产生保持放电的放电间隙。例如,在像素720n,放电间隙713位于(a)和扫描电极714n相连的透明电极711与(b)和偶数保持电极710E相连的透明电极711之间。
通过奇数保持驱动器线817O,偶数/奇数选择器820驱动奇数保持总线712O,而通过偶数保持驱动器线817E,偶数/奇数选择器820驱动偶数保持总线712E。通过列驱动器线840R、840G和840B,列驱动器830分别驱动列电极718R、718G和718B。通过行驱动器线812n、812n+1和812n+2,行驱动器810分别驱动扫描电极714n、714n+1和714n+2。结合图8,进一步说明了偶数/奇数选择器820、列驱动器830以及行驱动器810的运行。
如上所述,图7仅示出PDP的一部分。实际上,PDP包括多个行和列。因此,列驱动器830将驱动比图7所示的列多得多的列,而行驱动器810将驱动比图7所示的行多得多的行。
图8是在寻址周期采用垂直串扰抑制的PDP系统800的方框图。系统800的主要部件包括扫描发生器805、行驱动器810、PDP 815、偶数/奇数选择器820、保持发生器825、列驱动器830以及逻辑电路835。
保持发生器825与保持发生器220(参考图2)的运行方式相同,但是在寻址时,它将电压Ve送到偶数/奇数选择器820。
偶数/奇数选择器820是在PDP内采用控制保持电极的方法的电路。该方法包括(a)起动第一保持电极以产生寻址放电;以及(b)当第一保持电极发生寻址放电时,关闭第二保持电极,其中第一保持电极与第二保持电极相邻。
偶数/奇数选择器820控制偶数保持电极710E和奇数保持电极710O。利用送到保持驱动器线817E的输出,偶数/奇数选择器820将隔离电压(Viso)送到.偶数保持电极710E,而利用送到保持驱动器线817o的输出,偶数/奇数选择器820将Viso送到奇数保持电极710O。下面进一步解释Viso的用途。
图9是在时间t17寻址偶数行时,偶数保持电极波形和奇数保持电极波形的曲线图(在t17隔离奇数行)。假设各波形是扫描电极714n、偶数保持电极710E以及奇数保持电极710O的波形。X数据波形表示列驱动器830对列驱动器线840R、840G和840B中一个的输出。以图9所示波形操作的图7所示PDP的典型工作电压是400V的设置电压Vsetup、180V的保持电压Vs、120V的Vscan电压、10V的斜坡偏置电压Vrf、220V的设置/擦除电压Ve、0至120V的隔离电压Viso(Viso通常至少低于电压Ve60V),以及65V的数据电压Vx。
偶数保持电极710E上的电压以扫描电极714n上的电压为基准。奇数保持电极710O上的电压以扫描电极714n+1上的电压为基准。在设置周期建立这些基准。在设置周期,偶数/奇数选择器820将Ve送到偶数保持电极710E和奇数保持电极710O,从而起动它们。
在t25,寻址周期开始,并且偶数/奇数选择器820将送到偶数保持电极710E的电压降低到Viso,从而降低偶数保持电极710E与扫描电极714n之间的电压差值,也即振幅差值。这样可以在前半个寻址周期关闭偶数组。注意,在前半个寻址周期,起动奇数保持电极710O。在时间t26,偶数/奇数选择器820将偶数保持电极710E上的电压重置为Ve,并将奇数保持电极710O上的电压降低为Viso,从而降低奇数保持电极710O与扫描电极714n+1之间的电压差值的大小。因此,在时间t26,偶数组开关和奇数组开关在后半个寻址周期起作用,从而关闭奇数组,并起动偶数组。在时间t17,在后半个寻址周期,偶数保持电极710E对扫描电极714n产生寻址放电。利用在时间t17时奇数保持电极710O上的低电势(即,Viso),抑制偶数保持电极710E与奇数保持电极710O之间的串扰。这是因为,偶数保持电极710E上的起动电压Ve以扫描电极714n上的电压为基准,而在奇数保持电极710O上的关闭电压Viso以扫描电极714n上的电压为基准时,它的振幅比起动电压Ve低。同样,逻辑模块835使行选择数据与相应列数据同步,以便首先顺序通过奇数行,然后通过偶数行。
在图9中,在寻址周期,扫描电极714n上的负脉冲指示寻址特定像素的时间。在时间t17,发出这种脉冲。另外注意,在时间t17,偶数保持电极710E电压为Ve(并因此被起动),而奇数保持电极710O电压为Viso(并因此被关闭1。因此,将图9所示的波形用于寻址PDP 815内的偶数行,更具体地说,用于寻址行“n”的情况。
在第一个保持周期内,在时间t20,扫描电极714n的电压存在上升沿,而在t21,偶数保持电极710E的电压存在下降沿。在时间t17,偶数保持电极710E产生的寻址放电可以使偶数保持电极710E在时间t22产生第一保持放电。
图10a是图9所示扫描波形和偶数保持波形的合成波形的曲线图,而图10b是偶数组电极上的OFF子像素的单元电压波形的曲线图。由于该曲线图是OFF子像素的曲线图,所以仅在两个设置斜坡上,溢出击穿电压,在设置斜坡上,将单元电压限制在接近±200V的Vbr和-Vbr。
通过从扫描电极电压中减去保持电极电压,产生合成波形。例如,假定偶数保持电极710E和扫描电极714n的情况。在t25,为前半个寻址周期将偶数保持电极710E上的电压从Ve降低到Viso,导致合成电压升高,并因此降低气体上的电压。当偶数保持电极710E上的电压在后半个寻址周期从Viso升高到Ve时,单元电压返回到击穿电压-Vbr附近,从而,在t17施加的行选择脉冲略溢出击穿电压-Vbr。
图11和12示出了像素寻址放电机构的剖视图。更具体地说,图11示出了奇数像素P1的寻址放电机构,而图12示出了相邻偶数像素P2。在图11中,P1的保持电极连接经起动的奇数保持组,并且P1的保持电极的电压为Ve,高于关闭的偶数保持电极的电压Viso。利用施加的数据脉冲,起动P1寻址放电,然而,偶数保持电极上降低的正电压减小了阳极柱向P2像素空间内伸展的趋势。对偶数电极施加的Viso电压越低,则实现的隔离就越强。
P1上的寻址放电使像素位置的绝缘表面上的壁电荷反号;因此,在后半个寻址周期关闭奇数组,可从P2的寻址放电得到更强的隔离效果。起动偶数保持电极使它们返回其最高正电压,从而在选定P2并产生放电时,在P2保持电极上存在可以产生强寻址放电的足够高的正电压。
图13是PDP的扫描电极波形和保持电极波形的曲线图,其中,将保持电极上的电压降低到Viso以在各单元之间实现隔离。由于在t17,利用负行选择脉冲在扫描端顺序选择每行,将相应的保持电极返回到保持端寻址电压Ve,从而在保持端提供正行选择。通过利用保持端的行驱动器代替图7所示的偶数/奇数选择器820,可以实现该实施例。
图14是PDP的偶数保持电极波形和奇数保持电极波形的曲线图,其中,将保持电极分离为奇数保持总线和偶数保持总线。在寻址周期,行驱动器810提供顺序移动行选择负脉冲(sequential negative going row selectpulse),而当在每个扫描电极施加行选择脉冲时,保持电极电压在Viso与Ve之间交替。在图14中,在时间t17,当将偶数保持电极驱动到隔离电压Viso,而将奇数保持电极驱动到保持侧寻址电压Ve时,将奇数行选出。
图15是PDP的偶数保持电极波形和奇数保持电极波形的曲线图,其中,将通常比电压Ve高10V的增加的正向电压Vf施加到奇数保持电极总线或偶数保持电极总线。通过增加寻址放电的电荷迁移,这种配置在像素之间提供附加电压,以改善显示板的寻址边界。还可以将采用的正向电压Vf施加到图13和14所示的波形。
图16是波形的曲线图,其中,在设置周期与寻址周期之间跃变时,对保持电极施加的电压从设置电压Ve降低到电压Ve2,或者接近的保持电压Vs。例如,Ve2=Vs±20%。图16所示的波形是扫描电压、偶数保持电压、奇数保持电压,以及X数据电压的波形。这些波形表示对偶数子像素和奇数子像素施加的电压。然而,在时间t17,图16所示的扫描电压具有低移动行选择脉冲,该低移动行选择脉冲与电压为Vs的偶数保持电极和由电压Viso关闭的奇数保持电极一致。因此,图16所示的扫描电极与偶数保持电极成对,并且显示对偶数子像素的寻址。在时间t17,X数据电极上的脉冲触发偶数子像素寻址放电。如下所述,图16所示波形的设置在比设置电压Ve低的电压Ve2进行寻址操作,以弱化寻址放电,并对扫描电极施加升高电压Vs1,以产生并加强初始保持放电。更弱的寻址放电不可能桥接像素间间隙,否则,这种桥接将导致串扰。在第一保持放电时对扫描电极施加的升高电压对弱寻址放电进行补偿。
紧接在时间t25之前,在设置周期,所有奇数保持电极和所有偶数保持电极上的电压均为电压Ve。当单元电压等于气体击穿电压-Vbr时,在时间t15对扫描电极施加的下降斜坡与对保持电极施加的Ve联合使显示器内的所有子像素产生慢速设置放电。随着电压Ve的降低或升高,可以分别将更多或更少的电荷分布到每个绝缘层上。考虑到图16所示的偶数保持电极电压,在时间t25,通过对其施加隔离电压Viso,可以释放偶数保持电极。尽管图16中未示出,但是当将行选择脉冲(类似于时间t17所示的脉冲)与X数据脉冲联合施加到奇数保持电极的对应扫描电极上时,在时间t25与时间t26之间的某个时间,寻址奇数保持电极。
在时间t26,起动偶数保持电极,用于通过施加等于或者接近Vs的电压Ve2进行寻址。通过设置偶数保持电极的电压为Ve2,Ve2低于在t25之前在设置周期施加的设置电压Ve,使在偶数保持电极和与其对应的扫描电极之间存在更小的压差。即,将单元电压从气体击穿电压减去。同样在时间t26,将奇数保持电极驱动到隔离电压Viso,从而释放奇数保持电极。
如上所述,X数据脉冲使得X数据电极与承载行选择脉冲的扫描电极之间发生放电。在时间t17,存在涉及偶数保持电极的寻址操作,其中寻址放电从扫描电极伸展到偶数保持电极。在t17时,寻址放电的强度与扫描电极和偶数保持电极之间的电压成正比。在设置时,对偶数保持电极施加的电压(Ve)与为寻址施加的电压(Ve2)之间的差值越大,则在时间t17,偶数保持电极上的电压(Ve2)与扫描电极上的电压(0V)之间的差值越小,并且偶数保持电极与其扫描电极之间的放电越弱。弱化的寻址放电与相邻奇数保持电极上存在的隔离电压Viso联合防止寻址放电桥接像素间间隙,即使在非常小的像素间间隙的情况,如小于200微米的像素间间隙。
在时间t20,对扫描电极施加比标准保持电压Vs高的增高电压Vs1。在时间t21,将保持电极返回0V,起动第一保持放电。在时间t22的第一保持循环,在寻址周期寻址到的所有子像素上发生初始保持放电。例如,在图16中,当偶数保持电极上的电压从Ve2跃变到0V时,在时间t21发生初始保持放电。在第一保持循环的第一保持放电时对扫描电极施加的较高电压,即,Vs1,补偿减少的壁电荷迁移,壁电荷迁移在时间t17时在寻址放电时发生,因为偶数保持电极上的电压从Ve降低到Ve2。在保持周期的剩余时间,经过第一保持循环,当扫描电极的相应保持电极放电时,将扫描电极驱动到Vs,而不是Vs1。
在时间t22的初始保持放电后,在消除扫描电极上的Vs1电压之前,对保持电极施加保持电压Vs。时间t23和24是跃变区间。例如,在图16中,经过在时间t22的初始保持放电,在时间t23,偶数保持电极上的电压从0V跃变到Vs。更具体地说,在时间t23,偶数保持电极和奇数保持电极上的电压均从0V跃变到Vs,扫描电极上的电压从Vs1跃变到0V,从而起动第二保持放电。在时间t24,偶数保持电极和奇数保持电极上的电压均从Vs跃变到0V,而扫描电极上的电压从0V跃变到Vs。在时间t23结束后、时间t24开始前,发生第二保持放电。在时间t23重叠保持脉冲边缘,即,通过同时将偶数保持电极和奇数保持电极从0V驱动到Vs,防止在对保持电极施加Vs之前由于消除Vs1而发生过早放电。利用该重叠,在时间t23末,随着扫描电极电压的降低,发生第二次放电。然而,如果在时间t23对保持电极施加较低的保持电压Vs,则不需要对在时间t24的跃变进行重叠。
尽管增高电压Vs1的作用为对保持电极从在设置时施加的电压Ve到寻址时的电压Ve2的电压降低进行补偿,该增高电压Vs1的作用还可以施加到一种PDP装置中,所述PDP装置在提高第一保持放电的强度的工作中不采用从Ve到Ve2的电压降低。
与寻址放电类似,由于寻址的延时,导致没有初始放电,而且类似于寻址放电本身的固有缺点和可变性,第一保持放电也进行缓慢。在产生第一保持放电时,阳极柱伸展通过在子像素位置的扫描电极。如果寻址扫描电极像素间间隙上的位置,而且稍许延迟该位置上的第一保持放电,则第一放电位置的阳极柱可以伸展通过像素间间隙,并且防止相邻位置放电。因此,第一保持放电可以表现与寻址过程类似的垂直串扰失效机理,在该寻址过程中,阳极柱伸展通过由像素间间隙分离的相邻扫描电极。因此,类似于在寻址周期采用的垂直串扰抑制技术,可以采用第一保持放电串扰抑制技术。
图17是引入第一保持串扰抑制的PDP系统1800的方框图,该第一保持串扰抑制将第一保持放电分离为两个独立放电,即,奇数行放电和偶数行放电。
图18是图17所示电路系统产生的波形的曲线图。更具体地说,图18示出了偶数扫描电极、奇数扫描电极、偶数保持电极、奇数保持电极以及X数据电极的波形。图18示出与图16所示升压技术类似的升压技术,在时间t20与t29之间,分别先后对奇数扫描电极和偶数扫描电极施加该升压技术。
如同在系统800中在寻址周期采用的垂直串扰抑制技术,系统1800采用电压隔离,通过降低相邻扫描电极上的电压,防止第一保持放电的阳极柱伸展通过扫描电极对像素间间隙。将较高电压施加到该扫描电极对中的一个扫描电极,而将较低电压施加到相邻电极。在发生放电后,上述两个电压可以互换,使另一个扫描电极放电,从而将第一保持放电分割为两个放电过程。例如,偶数行放电之后发生奇数行放电,或者在奇数行放电之后发生偶数行放电。
与前文对系统800描述的相同之处为,系统1800包括PDP 815,以及用于偶数/奇数选择器820、列驱动器830以及保持发生器825的电路系统。系统1800还包括用于扫描发生器1805、奇数升压驱动器1801、偶数升压驱动器1802、奇数行驱动器1803、偶数行驱动器1804、多路器1806和1807以及逻辑电路1835。
对保持端电路系统配置保持发生器825、偶数/奇数选择器820以及多路器1807。保持发生器825包括电压Ve2,以在图18所示的寻址周期驱动保持电极,而在时间t15的设置周期的下降斜坡,Ve驱动保持电极。根据PDP 815的工作特性,Ve2可以低于、等于或者高于Vs,而Ve通常高于或者等于Vs。偶数/奇数选择器820将保持发生器825的输出分离到偶数保持总线和奇数保持总线,以便单独对偶数保持总线或奇数保持总线施加隔离电压Viso。多路器1807表示奇数总线和偶数总线叉指式实现到PDP815的保持连接。
逻辑电路1835控制系统1800的运行过程。逻辑电路1835负责进行波形时序控制,并在视频输入与显示之间实现视频数据同步。
扫描发生器1805产生用于驱动偶数扫描电极和奇数扫描电极的基本波形。在保持周期,扫描发生器1805输出电压最高为Vs的保持脉冲。在设置周期,将时间t12的上升斜坡驱动到电压Vsetup,而将时间t15的下降斜坡驱动到电压Vrf。
奇数升压驱动器1801和偶数升压驱动器1802接收扫描发生器1805输出的波形,并使该波形分别路由选择到奇数行驱动器1803和偶数行驱动器1804。注意,奇数升压驱动器1801和偶数升压驱动器1802还接收电压,即,增高电压Vboost,以下将进一步说明其用途。逻辑电路1835控制奇数升压驱动器1801和偶数升压驱动器1802。关于奇数升压驱动器1801,其受逻辑电路1835控制,以便或者(a)将扫描发生器1805输出的波形路由到奇数行驱动器1803,或者(b)产生送到奇数行驱动器1803的增高电压Vs1(参考图18)。同样,逻辑电路1835控制偶数升压驱动器1802,以便或者(a)将基本波形路由到偶数行驱动器1804,或者(b)产生用于偶数行驱动器1804的增高电压Vs1。
在第一保持循环,扫描发生器1805输出电压Vs2。在第一保持循环,升压驱动器1801和1802有选择地输出电压Vs2或增高电压Vs1。在所有其他时间,升压驱动器1801和1802通过扫描发生器1805产生的波形。
奇数行驱动器1803驱动奇数行扫描电极,而偶数行驱动器1804驱动偶数行扫描电极。因此,将行驱动器划分为偶数组和奇数组。行驱动器1803和1804驱动各显示行,而且可以分别通过下部输出驱动晶体管(loweroutput drive transistor)(未示出)或上部输出驱动晶体管(upper outputdrive transistor)(未示出)在(a)或(b)之间切换它们各自的输出,其中,(a)为行驱动器1803和1804各自的升压驱动器1801、1802的输出,(b)为通常为120V的电压Vscan的浮动形式。奇数行驱动器1803在奇数升压驱动器1801之上,而偶数行驱动器1804在偶数升压驱动器1802之上。
参考图18,当在时间t27选择了给定的奇数行时,在时间t25与t26之间,奇数行驱动器顺序寻址奇数行。在该时间,利用隔离电压Viso抑制偶数保持电极,而利用电压Vscan释放偶数扫描电极。
在寻址周期,扫描发生器1805输出0V。同样在寻址周期,行驱动器1803和1804输出(a)对所有未选择行的电压Vscan,和(b)在时间t17,从扫描发生器1805输出到选择行的0V电压。在时间t17,在偶数扫描电极上出现行选择脉冲,该行选择脉冲由偶数行驱动器1804产生。因此,可以认为在时间t17选定该特定偶数扫描电极。在时间t26与t29之间顺序选择偶数行。当偶数行未被选择时,将其相应的偶数扫描电极电压驱动到Vscan。同样在时间t17,存在涉及偶数保持电极的寻址操作,其中将偶数保持电极驱动到接近Vs的电压Ve2,而通过将奇数保持电极驱动到隔离电压Viso,释放奇数保持电极。如果利用X数据电压Vx驱动数据电极,则在每对交叉的数据电极和选定行电极之间,发生寻址放电。
利用Xdata电极与选定扫描电极之间的微弱放电,起动寻址放电。一旦起动寻址放电,该放电形成阳极柱,所述阳极柱伸展包围相应的保持电极,并且,电流从保持电极流入扫描电极。电流的大小,以及相关的放电强度与保持电极上的正电压Ve的大小有关。因此,为寻址对保持电极的电压从Ve到Ve2的降低,降低了放电电流,也因此降低放电强度。由于阳极柱可以桥接像素间间隙,所以降低放电强度可以降低阳极柱跨接像素间间隙的可能性,并因此降低在寻址时的垂直串扰。电压Ve2用于在发生寻址放电时实现壁电荷迁移,并因此在保持周期提供ON状态壁电压。
经过寻址每行中要求的像素,保持周期开始。每个保持循环包括两次放电,第一次放电是因为对扫描端施加保持脉冲,电流从扫描端流入保持端产生的,第二次放电是因为对保持端施加保持脉冲,电流从保持端流入扫描端产生的。将第一保持循环的第一保持放电分离为奇数行子像素的放电和随后的偶数行子像素的放电。尽管在保持电极处于高电压而扫描电极处于低电压的情况下,在时间t17进行寻址,但是如果保持电极的电压低,而扫描电极的电压高,则第一保持放电与寻址放电具有相反的极性。
在t20与t29之间的时间内,扫描发生器1805输出电压Vs2。在系统1800的示范实施例中,保持电压Vs为185V,而电压Vs2接近135V,即,比保持电压Vs低50V。在时间t20,奇数升压驱动器1801产生增高电压Vs1。奇数行驱动器1803通过上述的下部输出驱动晶体管将增高电压Vs1送到多路器1806,多路器1806将增高电压Vs1送到PDP 815的奇数行。逻辑电路1835控制偶数升压驱动器1802,以将扫描发生器1805输出的电压Vs2送到偶数行驱动器1804,偶数行驱动器1804通过多路器1806将电平Vs2输出到PDP 815的偶数行。
在时间t22,偶数保持电极和奇数保持电极处于低电压,奇数扫描电极处于增高电压Vs1,奇数行将在奇数扫描电极与其相应的奇数保持电极之间产生奇数行之间的第一次保持放电。放电的阳极柱将包围奇数扫描电极,但是不可能桥接与相邻偶数扫描电极之间的像素间间隙,因为偶数扫描电极是由较低电压Vs2驱动。对于ON子像素,总单元电压是寻址产生的壁电压Ve2与施加的第一保持电压Vs1之和。因此,由于Ve2减小,所以增加Vs1以提供足够的电压使先前寻址到的子像素放电。
在时间t28,升压驱动器1801和1802切换它们的工作模式,以便奇数升压驱动器1801通过从扫描发生器1805输出的电压Vs2,而偶数升压驱动器1802输出增高电压Vs1。在时间t29,扫描发生器1805产生0V电压,而偶数升压驱动器1802选择扫描发生器1805,从而使所有扫描电极返回0V。电压Vs2足够高,可以防止在时间t23之前的时间t28与t29之间,在奇数行上产生过早的第二次保持放电。
在第一保持循环,(1)在时间t21,奇数行放电,然后(2)在时间t22,偶数行放电,再后(3)在时间t23与t24之间,奇数行和偶数行同时放电。经过第一保持循环,在保持周期的剩余时间,奇数行和偶数行同时放电。不对邻近放电位置的各行施加增高电压Vs1的技术防止了阳极柱桥接像素间间隙,并且在理论上,这种技术类似于如上所述的对保持电极施加隔离电压Viso。通过分离并控制第一保持放电,即,通过首先放电奇数行,然后放电偶数行,反之亦然,垂直相邻的子像素位置得到充分放电并准备好,防止在低于辅助电压Vs1的典型工作电平的保持电压Vs下,在第二以及后续保持放电中发生串扰。因此,在第二以及后续保持放电时,不可能发生垂直串扰。
如上所述,逻辑电路1835控制行驱动器1803和1804,以在第一保持循环以及后续保持循环时,起动行驱动器1803和1804的下部输出驱动晶体管。如果在时间t20与t28之间,逻辑电路1835起动奇数行驱动器1803的上部输出驱动晶体管施加电压Vscan放电奇数行,然后在时间t28与t29之间,使偶数行驱动器1804施加电压Vscan,则无需奇数升压驱动器1801和偶数升压驱动器1802,就可获得图18所示的同样波形。因此,如果电压Vs1减Vs2等于Vscan,则可以省略升压驱动器1801和1802。
图19A和19B是可替换开关配置的方框图,在升压电路1801和1802中可以使用该可替换开关装置产生增高电压Vs1。在图19所示的配置中,通过选择Vs2和Vboost的和,产生增高电压Vs1,其中Vboost是正电压。因此,Vs1=Vs2+Vboost。在图19B所示的配置中,通过选择Vboost,产生Vs1,其中Vboost>Vs2。因此,Vs1=Vboost。因此,对于图19A和19B所示的配置都有,Vs1>Vs2。
应该明白,以上描述仅是说明本发明。在本发明范围内,本技术领域内的熟练技术人员可以进行各种替换和修改。例如,本发明可以应用于其他AC PDP和波形结构,其中寻址放电延伸跨接像素,而且可以伸展跨接像素间间隙,搜索相邻保持电极上的正电荷。本发明意在包括属于所附权利要求所述范围的所有这些替换、修改以及变更。
权利要求
1.一种用于控制等离子显示板内的电极的方法,包括在设置所述保持电极时,对涉及所述保持电极的寻址操作,对保持电极施加电压Ve;以及在所述寻址操作时,对所述保持电极施加电压Ve2,其中Ve2<Ve。
2.如权利要求1所述的方法,其中所述保持电极与扫描电极组成电极对,以及其中所述方法还包括在所述寻址操作之后的所述电极对放电时,对所述扫描电极施加电压Vs1,其中Ve2<Vs1。
3.如权利要求1所述的方法,其中所述保持电极与扫描电极组成电极对,所述方法还包括在所述寻址操作之后的所述电极对第一次放电时,对所述扫描电极施加电压Vs1;在所述寻址操作之后的所述电极对第二次放电时,对所述保持电极施加电压Vs,以及在所述寻址操作之后的所述电极对第三次放电时,对所述扫描电极施加电压Vs,其中Vs<Vs1。
4.如权利要求1所述的方法,其中所述保持电极与扫描电极组成电极对,以及其中所述方法还包括在所述寻址操作之后的所述电极对放电时,对所述保持电极施加电压Vs,其中Ve2=Vs±20%。
5.如权利要求1所述的方法,其中所述保持电极是第一保持电极,并与第二保持电极相邻,所述方法还包括在所述寻址操作时,当对所述第一保持电极施加所述电压Ve2时,对所述第二保持电极施加电压Viso,其中Viso<Ve2。
6.如权利要求1所述的方法,其中所述保持电极与扫描电极相关,并且其中所述方法还包括,在对所述保持电极施加所述电压Ve时,对所述扫描电极施加负斜率电压。
7.如权利要求1所述的方法,其中所述保持电极以电极对的方式与第一扫描电极相关,其中所述第一扫描电极与第二扫描电极相邻,并且所述方法还包括在所述寻址操作之后的所述电极对放电时,对所述第一扫描电极施加电压Vs1,而对所述第二扫描电极施加电压Vs2,其中Vs2<Vs1。
8.如权利要求7所述的方法,其中Vs2<Ve2<Vs1。
9.如权利要求7所述的方法,其中所述电极对是第一电极对,所述第二扫描电极是第二电极对的一部分,所述方法还包括在使所述第二电极对放电时,对所述第二扫描电极施加所述电压Vs1,而对所述第一扫描电极施加所述电压Vs2。
10.一种用于控制等离子显示板内的电极的方法,包括在涉及所述保持电极的寻址操作时,对保持电极施加电压Ve2,其中所述保持电极与扫描电极组成电极对;以及在所述寻址操作之后的所述电极对放电时,对所述扫描电极施加电压Vs1,其中Ve2<Vs1。
11.如权利要求10所述的方法,还包括在设置所述保持电极时,为所述寻址操作,对所述保持电极施加电压Ve,其中Ve2<Ve。
12.如权利要求10所述的方法,其中所述放电是第一次放电,所述方法还包括在所述寻址操作之后的所述电极对第二次放电时,对所述保持电极施加电压Vs,以及在所述寻址操作之后的所述电极对第三次放电时,对所述扫描电极施加所述电压Vs,其中Vs<Vs1。
13.如权利要求10所述的方法,还包括在所述放电时,对所述保持电极施加电压Vs,其中Ve2=Vs±20%。
14.如权利要求10所述的方法,其中所述保持电极是第一保持电极,并与第二保持电极相邻,所述方法还包括在所述寻址操作时,当对所述第一保持电极施加所述电压Ve2时,对所述第二保持电极施加电压Viso,其中Viso<Ve2。
15.如权利要求10所述的方法,该方法还包括在设置所述保持电极时,为所述寻址操作,对所述保持电极施加电压Ve;以及在对所述保持电极施加所述电压Ve时,对所述扫描电极施加下降电压,其中Ve2<Ve。
16.如权利要求10所述的方法,其中所述扫描电极是第一扫描电极,并与第二扫描电极相邻,所述方法还包括在所述电极对进行所述放电时,对所述第二扫描电极施加电压Vs2,其中Vs2<Vs1。
17.如权利要求16所述的方法,其中Vs2<Ve2<Vs1。
18.如权利要求16所述的方法,其中所述电极对是第一电极对,所述第二扫描电极是第二电极对的一部分,所述方法还包括在使所述第二扫描电极对放电时,对所述第二扫描电极施加所述电压Vs1,而对所述第一扫描电极施加所述电压Vs2。
19.一种用于控制等离子显示板内的电极的方法,包括在涉及保持电极的寻址操作之后的电极对放电时,对第一扫描电极施加电压Vs1,其中所述第一扫描电极以所述电极对的形式与所述保持电极相关;以及在所述放电时,对第二扫描电极施加电压Vs2,其中所述第二扫描电极与所述第一扫描电极相邻,以及其中Vs2<Vs1。
20.如权利要求19所述的方法,还包括在设置时,为所述寻址操作,对所述保持电极施加电压Ve,以及在所述寻址操作时,对所述保持电极施加电压Ve2,其中Ve2<Ve。
21.如权利要求19所述的方法,还包括在所述寻址操作时,对所述保持电极施加电压Ve2,其中Vs2<Ve2<Vs1。
22.如权利要求19所述的方法,其中在所述寻址操作之后,所述放电是所述电极对的第一次放电,所述方法还包括在所述寻址操作之后的所述电极对第二次放电时,对所述保持电极施加电压Vs,以及在所述寻址操作之后的所述电极对第三次放电时,对所述扫描电极施加所述电压Vs,其中Vs<Vs1。
23.如权利要求19所述的方法,还包括在所述寻址操作时,对所述保持电极施加电压Ve2,以及在所述放电时,对所述保持电极施加电压Vs,其中Ve2=Vs±20%。
24.如权利要求19所述的方法,其中所述保持电极是第一保持电极,并与第二保持电极相邻,所述方法还包括在所述寻址操作时,对所述第一保持电极施加电压Ve2;以及在所述寻址操作时,当对所述第一保持电极施加所述电压Ve2时,对所述第二保持电极施加电压Viso,其中Viso<Ve2。
25.如权利要求19所述的方法,还包括在设置所述保持电极时,为所述寻址操作,对所述第一扫描电极施加负斜率电压。
26.如权利要求19所述的方法,其中所述电极对是第一电极对,所述第二扫描电极是第二电极对的一部分,所述方法还包括在所述第一电极对进行所述放电后的所述第二电极对的放电时,对所述第二扫描电极施加所述电压Vs1,而对所述第一扫描电极施加所述电压Vs2。
27.一种用于控制等离子显示板内的各电极的装置,包括在设置所述保持电极时,为涉及所述保持电极的寻址操作,对保持电极施加电压Ve的电路;以及在所述寻址操作时,对所述保持电极施加电压Ve2的电路,其中Ve2<Ve。
28.一种用于控制等离子显示板内的各电极的装置,包括在涉及所述保持电极的寻址操作时,对保持电极施加电压Ve2的电路,其中所述保持电极以电极对的形式与扫描电极相关;以及在所述寻址操作之后的所述电极对放电时,对所述扫描电极施加电压Vs1的电路,其中Ve2<Vs1。
29.一种用于控制等离子显示板内的各电极的装置,包括在涉及保持电极的寻址操作之后的电极对放电时,对第一扫描电极施加电压Vs1的电路,其中所述第一扫描电极以所述电极对的形式与所述保持电极相关;以及在所述放电时,对第二扫描电极施加电压Vs2的电路,其中所述第二扫描电极与所述第一扫描电极相邻,以及其中Vs2<Vs1。
全文摘要
一种用于控制等离子显示板(815)内电极的方法,该方法包括在设置保持电极(710)时,为寻址操作,对保持电极施加电压Ve,其中Ve2<Ve。另一种方法包括a)在寻址时,对保持电极施加电压Ve2,其中保持电极与扫描电极(714)组成电极对,以及b)在寻址后的电极对放电时,对扫描电极施加电压Vs1,其中Ve2<Vs1。
文档编号G09G3/20GK1653509SQ03810232
公开日2005年8月10日 申请日期2003年5月13日 优先权日2002年5月16日
发明者R·G·马科特, 矶部宪房, W·S·申德勒 申请人:松下电器产业株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1