专利名称:驱动电路、光电装置及其驱动方法
技术领域:
本发明涉及驱动电路、光电装置及其驱动方法。
背景技术:
以液晶(Liquid Crystal DispiayLCD)面板为代表的显示面板(广义上是指光电装置)被应用为各种信息设备的显示部件。为了满足信息设备小型轻量化和高画质的要求,要求显示面板小型化和象素微细化。其中研究出的一个解决方案是,通过低温多晶硅(LowTemperature Poly-Silicon以下简称为LTPS)工艺形成显示面板。
根据LTPS工艺,可以在面板衬底(例如玻璃衬底)上直接形成驱动电路等,在该面板衬底上形成的象素包括转换元件(例如薄膜晶体管(Thin Film Transistor以下略称TFT))等。因此,可以削减部件数目,实现面板的小型轻量化。此外,在LTPS中,使用现有的硅工艺技术,能在保持开口率不变的情况下,实现象素的微细化。而且,LTPS与非晶硅(amorphous silicona-Si)相比,电荷迁移率大,并且寄生电容小。因此,即使在通过扩大屏幕尺寸以缩短平均每个象素的象素选择期间的情况下,也能够确保在该衬底上形成的象素的充电时间,提高画质。
在通过诸如LTPS形成TFT的显示面板上,能够在面板上形成驱动该显示面板的全部驱动器(驱动电路)。不过,与在硅衬底上安装IC的情况相比,在加强象素微细化和增加速度方面存在问题,因此,开发研究出了一种在显示面板上形成具有部分功能的驱动器的方法。
因此,可以考虑配有多路分解器的显示面板,该多路分解器通过1根信号线和R、G、B信号线中的任一个连接,而该R、G、B信号线可以和R、G、B(第1-第3颜色成分)的象素电极连接。在这种情况下,利用LTPS电荷迁移率大的特点,在信号线上时分传输R、G、B的显示数据。而且,在该R、G、B象素的选择期间,各颜色成分的显示数据通过多路分解器依次向R、G、B信号线输出,且写入到每个颜色成分的象素电极。根据这种构成,能够削减从驱动器向信号线输出显示数据的端子数。因此,不必控制端子间的间距,就可以相应增加信号线数使象素微细化。
不过,在要求包括驱动器和显示面板的整体装置低功率消耗的情况下,最好能减少显示面板的端子数。此时,在不降低显示面板画质的前提下,需要削减显示面板和驱动器间传输的信号数。
发明内容
鉴于上述技术问题,本发明的目的在于提供在同一衬底上形成光电装置和驱动电路的时候,能够在不降低画质的前提下,削减端子数的光电装置的驱动电路、光电装置及其驱动方法。
为了克服上述不足,本发明涉及一种用于驱动光电装置的驱动电路,该光电装置包括多个象素;多条扫描线;多条信号线,各信号线多路复用第1-第3颜色成分的数据信号,并进行传输;以及多个多路分解器,该多个多路分解器包括第1-第3多路分解转换元件,各多路分解转换元件的一端与各信号线连接,另一端与第j(1≤j≤3,j是整数)颜色成分的各象素连接,并根据第1-第3多路分解控制信号进行转换控制,该驱动电路包括栅极信号生成电路,该栅极信号生成电路利用该第1-第3多路分解控制信号,生成输出到各扫描线的栅极信号;该栅极信号生成电路,基于该第1-第3多路分解控制信号,生成移位时钟信号,基于该移位时钟信号移位预设的启动脉冲信号以得到移位输出,并向各扫描线输出与该移位输出对应的信号。
在本发明中,向各信号线时分输出的各颜色成分的数据信号通过第1-第3多路分解控制信号向各颜色成分信号线切换输出。因此,通过第1-第3多路分解控制信号能够指定与各扫描线连接的象素的选择期间。因此,利用第1-第3多路分解控制信号生成移位时钟信号,基于该移位时钟信号移位启动脉冲信号以得到移位输出,并向各扫描线输出与该移位输出对应的信号。因此,不需要从外部提供移位时钟信号,不必减少功能(不降低画质)就能够削减移位时钟信号的端子数。其结果,能够降低成本和功率消耗。
此外,在本发明的驱动电路中,该第1、第2、第3多路分解控制信号依次循环激活;该栅极信号生成电路包括下降沿检测电路,该下降沿检测电路检测该第2或第3多路分解控制信号的下降沿;以及T触发器,该T触发器根据该第1多路分解控制信号或者该下降沿检测电路的输出信号,输出反转的该移位时钟信号。
在本发明中,在与各扫描线连接的象素的选择期间内,第1、第2、第3多路分解控制信号依次激活。因此,通过将第1多路分解控制信号的上升阶段和第2或第3多路分解控制信号的下降阶段的信号输入到T触发器,容易生成以该选择期间作为周期的移位时钟信号。因此,能够通过LTPS工艺形成栅极信号生成电路。因此,通过在同一衬底上形成栅极信号生成电路和显示面板,能够降低显示面板的功率消耗,并实现小型轻量化。
此外,在本发明的驱动电路中,该第1、第2、第3多路分解控制信号依次循环激活;该栅极信号生成电路包括RS触发器,该RS触发器输出该移位时钟信号,该移位时钟信号被该第1多路分解控制信号置位,并且被该第2或第3多路分解控制信号复位。
根据本发明,由于驱动电路由RS触发器构成,所以,在电路规模缩小的同时能够得到同样的效果。
此外,本发明涉及一种用于驱动光电装置的驱动电路,该光电装置包括多个象素;多条扫描线;多条信号线,各信号线多路复用第1-第3颜色成分的数据信号,并进行传输;多个多路分解器,该多个多路分解器包括第1-第3多路分解转换元件,各多路分解转换元件的一端与各信号线连接,另一端与第j(1≤j≤3,j是整数)颜色成分的各象素连接,并根据第1-第3多路分解控制信号进行转换控制,该驱动电路包括栅极信号生成电路,该栅极信号生成电路基于预设的输入移位时钟信号生成移位时钟信号,基于该移位时钟信号移位预设的启动脉冲信号以得到移位输出,并向各扫描线输出与该移位输出对应的信号;该栅极信号生成电路包括移位时钟信号生成电路,该移位时钟信号生成电路通过将该输入移位时钟信号三分频生成该移位时钟信号;以及多路分解控制信号生成电路,该多路分解控制信号生成电路基于该输入移位时钟信号,生成与该第1-第3颜色成分的数据信号的多路复用计时对应的该第1-第3多路分解控制信号。
在本发明中,移位时钟信号是将输入时钟信号三分频而得到的。也就是说,输入时钟信号的频率是移位时钟信号的3倍。因此,输入时钟信号或由该输入时钟信号生成的信号具有比移位时钟信号更多的边缘信息。而且,与第1-第3颜色成分的数据信号的多路复用计时同步,基于这种输入移位时钟信号生成第1-第3多路分解控制信号,该第1-第3多路分解控制信号用于依次输出的各颜色成分的数据信号。因此,虽然需要输入移位时钟信号的输入端子,但不需要从外部提供至少2位以上的第1-第3多路分解控制信号。其结果,不减少功能(不降低画质)就能削减端子数。
此外,在本发明的驱动电路中,包括第1-第3脉冲宽度设定寄存器,该多路分解控制信号生成电路包括边缘检测电路,该边缘检测电路检测该输入移位时钟信号的上升沿和下降沿;以及计数器,该计数器根据该边缘检测电路的输出信号,计数该输入移位时钟信号的边缘;该第1-第3多路分解控制信号具有由该计数器的输出和该第1-第3脉冲宽度设定寄存器的设定值的比较结果决定的脉冲宽度。
根据本发明,既可以任意选择输入移位时钟信号的边缘,又可以由该输入移位时钟信号的边缘设定第1-第3多路分解控制信号的脉冲宽度,所以能够削减端子数,降低功率消耗,同时容易适应显示面板的灰阶特性。
此外,本发明涉及一种光电装置,该光电装置包括多个象素;多条扫描线;多条信号线,各信号线多路复用第1-第3颜色成分的数据信号,并进行传输;多个多路分解器,该多个多路分解器包括第1-第3多路分解转换元件,各多路分解转换元件的一端与各信号线连接,另一端与第j(1≤j≤3,j是整数)颜色成分的各象素连接,并根据第1-第3多路分解控制信号进行转换控制;以及栅极信号生成电路,利用该第1-第3多路分解控制信号,生成输出到各扫描线的栅极信号,其中该栅极信号生成电路,基于该第1-第3多路分解控制信号,生成移位时钟信号,基于该移位时钟信号移位预设的启动脉冲信号以得到移位输出,并向各扫描线输出与该移位输出对应的信号。
此外,在本发明的光电装置中,第1、第2、第3多路分解控制信号依次循环激活;该栅极信号生成电路包括下降沿检测电路,该下降沿检测电路检测该第2或第3多路分解控制信号的下降沿;以及T触发器,该T触发器根据该第1多路分解控制信号或者该下降沿检测电路的输出信号,输出反转的该移位时钟信号。
此外,在本发明的光电装置中,第1、第2、第3多路分解控制信号依次循环激活;该栅极信号生成电路包括RS触发器,该RS触发器输出该移位时钟信号,该移位时钟信号被该第1多路分解控制信号置位,并且被该第2或第3多路分解控制信号复位。
此外,本发明涉及一种光电装置,该光电装置包括多个象素;多条扫描线;多条信号线,各信号线多路复用第1-第3颜色成分的数据信号,并进行传输;多个多路分解器,该多个多路分解器包括第1-第3多路分解转换元件,各多路分解转换元件的一端与各信号线连接,另一端与第j(1≤j≤3,j是整数)颜色成分的各象素连接,并根据第1-第3多路分解控制信号进行转换控制;以及栅极信号生成电路,基于预设的输入时钟信号,生成移位时钟信号,基于该移位时钟信号移位预设的启动脉冲信号以得到移位输出,并向各扫描线输出与该移位输出对应的信号;该栅极信号生成电路包括移位时钟信号生成电路,该移位时钟信号生成电路通过将该输入移位时钟信号三分频生成该移位时钟信号;以及多路分解控制信号生成电路,该多路分解控制信号生成电路基于该输入移位时钟信号,生成与该第1-第3颜色成分的数据信号的多路复用计时对应的该第1-第3多路分解控制信号。
本发明涉及的光电装置,包括第1-第3脉冲宽度设定寄存器;该多路分解控制信号生成电路包括边缘检测电路,该边缘检测电路检测该输入移位时钟信号的上升沿和下降沿;以及计数器,该计数器根据该边缘检测电路的输出信号,计数该输入移位时钟信号的边缘;该第1-第3多路分解控制信号具有由该计数器的输出和该第1-第3脉冲宽度设定寄存器的设定值的比较结果决定的脉冲宽度。
此外,本发明涉及一种用于驱动光电装置的驱动方法,该光电装置包括多个象素;多条扫描线;多条信号线,各信号线多路复用第1-第3颜色成分的数据信号,并进行传输;多个多路分解器,该多个多路分解器包括第1-第3多路分解转换元件,各多路分解转换元件的一端与各信号线连接,另一端与第j(1≤j≤3,j是整数)颜色成分的各象素连接,并根据第1-第3多路分解控制信号进行转换控制,该驱动方法,基于该第1-第3多路分解控制信号,生成移位时钟信号;基于该移位时钟信号移位预设的启动脉冲信号以得到移位输出,并向各扫描线输出与该移位输出对应的信号。
此外,本发明涉及一种用于驱动光电装置的驱动方法,该光电装置包括多个象素;多条扫描线;多条信号线,各信号线多路复用第1-第3颜色成分的数据信号,并进行传输;多个多路分解器,该多个多路分解器包括第1-第3多路分解转换元件,各多路分解转换元件的一端与各信号线连接,另一端与第j(1≤j≤3,j是整数)颜色成分的各象素连接,并根据第1-第3多路分解控制信号进行转换控制,该驱动方法,基于该输入移位时钟信号,生成与该第1-第3颜色成分的数据信号的多路复用计时对应的该第1-第3多路分解控制信号,同时通过将该输入移位时钟信号三分频生成移位时钟信号;基于该移位时钟信号移位预设的启动脉冲信号以得到移位输出,并向各扫描线输出与该移位输出对应的信号。
图1是第1实施例中的显示面板的构成概况的构成图。
图2A和图2B是颜色成分象素的构成实施例的构成图。
图3是表示输出到信号线的数据信号和多路分解控制信号关系的模式图。
图4是表示栅极信号生成电路的构成实施例的电路构成图。
图5是移位时钟信号生成电路的构成实施例的电路图。
图6是移位时钟信号工作实施例的时序图。
图7是显示面板工作计时实施例的时序图。
图8是比较例中显示面板构成概况的构成图。
图9是第1变形例中移位时钟信号生成电路的构成实施例的电路图。
图10是第1变形例中移位时钟信号生成电路的工作实施例的时序图。
图11是第2变形例中移位时钟信号生成电路的构成实施例的电路图。
图12是第2变形例中移位时钟信号生成电路的工作实施例的时序图。
图13是第2实施例中显示面板构成概况的构成图。
图14是第2实施例中栅极信号生成电路的构成实施例的电路构成图。
图15是第2实施例的工作说明图。
图16是第2实施例中移位时钟信号生成电路和多路分解控制信号生成电路的构成实施例的电路构成图。
图17是第2实施例中移位时钟信号生成电路和多路分解控制信号生成电路的工作实施例的时序图。
具体实施例方式
以下对照附图对本发明的优选实施例进行详细说明。并且,以下所描述的实施例并不是对权利要求所描述的本发明的内容不适当地限定。而且,下面所描述的所有组成部分未必都是本发明技术方案所必需的。
此外,下面所描述的光电装置以显示面板(液晶面板)为例,该显示面板通过LTPS形成作为转换元件的TFT,但本发明并不局限于此。
1.第1实施例图1是第1实施例中显示面板的构成概况图。第1实施例中显示面板(广义上是指光电装置)10包括多条扫描线(栅极线),多条信号线(数据线)和多个象素。多条扫描线和多条信号相互交叉配置。象素用扫描线和信号线表示。
在显示面板10中,象素由各扫描线(GL)和各信号线(SL)以3个象素为单位进行选择。向选择的各象素上写入各颜色成分信号,该各颜色成分信号通过与信号线对应的3条颜色成分信号线(R、G、B)中的任一个传输。各象素包括TFT和象素电极。
在显示面板10中,在诸如玻璃衬底等的面板衬底上形成扫描线和信号线。更具体地说,在图1所示的面板衬底上,设置有沿Y方向排列、并且分别向X方向延伸的多条扫描线GL1-GLM(M是2以上的整数),以及沿X方向排列、并且分别向Y方向延伸的多条信号线SL1-SLN(N是2以上的整数)。而且,在该面板衬底上形成沿X方向排列配置的、以第1-第3颜色成分信号线作为1组,并且分别向Y方向延伸的多组颜色成分信号线(R1、G1、B1)-(RN、GN、BN)。
在扫描线GL1-GLM和第1颜色成分信号线R1-RN的交叉位置上设置R象素(第1颜色成分象素)PR(PR11-PRMN)。在扫描线GL1-GLM和第2颜色成分信号线G1-GN的交叉位置上设置G象素(第2颜色成分象素)PG(PG11-PGMN)。在扫描线GL1-GLM和第3颜色成分信号线B1-BN的交叉位置上设置B象素(第3颜色成分象素)PB(PB11-PBMN)。
图2A和图2B是颜色成分象素的构成实施例的示意图。这里表示的是R象素PRmn(1≤m≤M、1≤n≤N,m、n是整数)的构成实施例,其他的颜色成分象素的构成和R象素的一样。
在图2A中,作为第1转换元件SW1的TFTmn是n型晶体管。TFTmn的栅极电极与扫描线GLm连接。TFTmn的源极电极与第1颜色成分信号线Rn连接。TFTmn的漏极电极与象素电极PEmn连接。对置电极CEmn与象素电极PEmn对置。向对置电极CEmn施加公共电压VCOM。在象素电极PEmn和对置电极CEmn之间夹有液晶材料,形成液晶层LCmn。根据象素电极PEmn和对置电极CEmn之间的电压,改变液晶层LCmn的穿透率。而且,为了补偿象素电极PEmn的电荷泄漏,由象素电极PEmn和对置电极CEmn并置形成辅助电容CSmn。辅助电容CSmn的一端和象素电极PEmn等电位。辅助电容CSmn的另一端和对置电极CEmn等电位。
此外,如图2B所示,传输门也可以作为第1转换元件SW1使用。传输门由n型晶体管TFTmn和p型晶体管pTFTmn构成。pTFTmn的栅极电极需要与扫描线XGLm连接,该扫描线XGLm与扫描线GLm的逻辑电平相互反转。在图2B中,不需要设置符合写入电压的偏置电压。
此外,在图1中,在面板衬底上设置栅极信号生成电路20,以及与各信号线对应设置的多路分解器(demultiplexer)DMUX1-DMUXN。
在栅极信号生成电路20上连接扫描线GL1-GLM。而且,向栅极信号生成电路20输入多路分解控制信号和启动脉冲信号STV。多路分解控制信号是用于对多路分解器进行转换控制的信号。启动脉冲信号STV是指示开始计时1帧扫描期间的脉冲信号。
栅极信号生成电路20基于启动脉冲信号STV而生成栅极信号(选择信号)GATE1-GATEM。栅极信号GATE1-GATEM被分别输出到扫描线GL1-GLM。栅极信号GATE1-GATEM是在由启动脉冲信号STV指示开始的1帧扫描期间,全部被激活的脉冲信号。
图1中,第1-第3转换元件SW1-SW3由供给到扫描线GLm的栅极信号GATEm进行转换控制(导通·截止控制)。当各转换元件处于导通状态时,各颜色成分信号线和各象素电极电连接。
这种栅极信号GATE1-GATEM是诸如与通过移位寄存器移位启动脉冲信号STV所得的移位输出对应的信号。
移位寄存器具有多个触发器(flip-flop),并且根据向各触发器共同输入的移位时钟信号执行移位操作。移位时钟信号是对依次选择各扫描线的计时进行指定的计时信号。在栅极信号生成电路20中,基于多路分解控制信号生成该移位时钟信号。
多路分解控制信号由诸如设置在显示面板10外部的源极驱动器(信号线驱动电路)提供。而且,信号线SL1-SLN由诸如设置在显示面板10外部的源极驱动器(信号线驱动电路)驱动。源极驱动器向各颜色成分象素输出与灰阶数据对应的数据信号。此时,源极驱动器向各颜色成分信号线输出与各颜色成分的灰阶数据对应的,且按照每个颜色成分的象素进行时分的电压(数据信号)。于是,源极驱动器生成多路分解控制信号,并且向显示面板10输出,该多路分解控制信号和时分计时同步,向各颜色成分信号线选择输出与各颜色成分的灰阶数据对应的电压。
图3是表示由源极驱动器向信号线输出的数据信号和多路分解控制信号关系的模式图。图中示出了向信号线SLn输出的数据信号DATAn。
源极驱动器向每条信号线输出数据信号,该数据信号时分多路复用与各颜色成分的灰阶数据(显示数据)对应的电压。图3中,源极驱动器多路复用R象素的写入信号、G象素的写入信号和B象素的写入信号,并向信号线SLn输出。这里R象素的写入信号是在与信号线SLn对应的R象素PR1n-PRmn中,由诸如扫描线GLm选择的R象素PRmn的写入信号。G象素的写入信号是在与信号线SLn对应的G象素PG1n-PGMn中,由诸如扫描线GLm选择的G象素PGmn的写入信号。B象素的写入信号是在与信号线SLn对应的B象素PB1n-PBMn中,由诸如扫描线GLm选择的B象素PBmn的写入信号。
此外,源极驱动器与在数据信号DATAn中被多路复用的各颜色成分写入信号的时分计时同步,生成多路分解控制信号。多路分解控制信号由第1-第3多路分解控制信号(Rsel、Gsel、Bsel)组成。
在面板衬底上设置与信号线SLn对应的多路分解器DMUXn。多路分解器DMUXn包括第1-第3(i=3)的多路分解转换元件DSW1-DSW3。
多路分解器DMUXn的输出端连接第1-第3颜色成分信号线(Rn、Gn、Bn)。多路分解器DMUXn的输入端连接信号线SLn。多路分解器DMUXn根据多路分解控制信号电连接信号线SLn和第1-第3颜色成分信号线(Rn、Gn、Bn)中的任一个。分别向多路分解器DMUX1-DMUXN输入共同的多路分解控制信号。
第1多路分解转换元件DSW1由第1多路分解控制信号Rsel进行接通·断开控制。第2多路分解转换元件DSW2由第2多路分解控制信号Gsel进行接通·断开控制。第3多路分解转换元件DSW3由第3多路分解控制信号Bsel进行接通·断开控制。第1-第3多路分解控制信号(Rsel、Gsel、Bsel)依次循环激活。因此,多路分解器DMUXn循环并顺序地电连接信号线SLn和第1-第3颜色成分信号线(Rn、Gn、Bn)。
在这种构成的显示面板10中,向信号线SLn输出与第1-第3颜色成分的灰阶数据对应的时分电压。在多路分解器DMUXn中,由与时分计时同步生成的第1-第3多路分解控制信号(Rsel、Gsel、Bsel)向第1-第3颜色成分信号线(Rn、Gn、Bn)施加与各颜色成分灰阶数据对应的电压。在由扫描线GLm从第1-第3颜色成分象素(PRmn、PGmn、PBmn)中选择任一个的这种情况下,颜色成分信号线与象素电极电连接。
此外,在图1中,可以在显示面板10的面板衬底上形成具有生成启动脉冲信号STV的电路的一部分或全部功能或者具有上述源极驱动器的一部分或全部功能的电路。
显示面板10上的驱动电路的功能由栅极信号生成电路20、多路分解器DMUX1-DMUXN和具有上述功能的源极驱动器构成的电路的一部分或全部实现。
如下所述,栅极信号生成电路20生成栅极信号。
图4是栅极信号生成电路20的构成实施例示意图。栅极信号生成电路20包括移位寄存器30和移位时钟信号生成电路40。
移位寄存器30包括多个触发器FF1-FFM。触发器FFp(1≤p≤M-1,p是整数)的输出与下一段的触发器FFp+1的输入连接。并且,触发器FFp的输出与扫描线GLp连接。
触发器FFp具有输入端子D、时钟信号输入端子C、输出端子Q和复位端子R。触发器FFp在时钟信号输入端子C的输入信号的上升阶段锁存输入端子D的输入信号。而且,触发器FFp从输出端子Q输出锁存的信号。此外,触发器FFp当复位端子R的输入信号的逻辑电平为“H”时,将锁存的内容初始化,将从输出端子Q输出的信号的逻辑电平设定为“L”。
向触发器FF1的输入端子D输入启动脉冲信号STV。向触发器FF1-FFM的各复位端子R共同输入预设的复位信号RST。此外,向触发器FF1-FFM的各时钟信号输入端子C输入由移位时钟信号生成电路40生成的移位时钟信号ICPV。
在这种构成的移位寄存器30中,首先由复位信号RST将各触发器的输出复位。而且,输入到触发器FF1的启动脉冲信号STV被移位脉冲信号ICPV同步移位。各触发器的移位输出或者与此对应的信号被输出到扫描线GL1-GLM。因此,能够将各扫描线分别选择的栅极信号GATE1-GATEM输出到扫描线GL1-GLM。
移位时钟信号生成电路40基于多路分解控制信号形成移位时钟信号ICPV。
图5是移位时钟信号生成电路40的构成实施例的示意图。这里表示的是在构成多路分解控制信号的第1-第3多路分解控制信号(Rsel、Gsel、Bsel)中,利用第1和第3多路分解控制信号(Rsel、Bsel)生成移位时钟信号的电路的构成实施例。
移位时钟信号生成电路40包括T触发器(T flip-flopTFF)42和下降沿检测电路44。TFF 42在其时钟信号输入端子C的输入信号的上升阶段,使由其输出端子Q输出的移位时钟信号ICPV的逻辑电平反转。而且,TFF 42通过其复位输入端子R的输入信号将输出端子Q的输出信号的逻辑电平设为“L”。
下降沿检测电路44检测第3多路分解控制信号Bsel的下降沿。更具体地说,下降沿检测电路44输出的脉冲信号是第3多路分解控制信号Bsel的下降沿上升前的脉冲信号。该脉冲信号的脉冲宽度由延迟元件46的延迟时间决定。
将第1多路分解控制信号Rsel和下降沿检测电路44的输出进行“或”运算的结果输入到TFF 42的输入端子C。
这种构成的移位时钟信号生成电路40生成其逻辑电平在第1多路分解控制信号Rsel的上升阶段会发生变化的移位时钟信号ICPV。而且,移位时钟信号生成电路40生成其逻辑电平在第3多路分解控制信号Bsel的下降阶段会发生变化的移位时钟信号ICPV。
图6表示的是移位时钟信号生成电路40工作实施例的时序图。在TFF 42上,首先通过复位信号RST使其输出端子Q输出的移位时钟信号ICPV处于复位状态。其后,在第1多路分解控制信号Rsel的上升阶段,TFF 42的输出信号的逻辑电平反转,移位时钟信号ICPV的逻辑电平变为“H”(t1)。接着,在第3多路分解控制信号Bsel的下降阶段,TFF 42的输出信号的逻辑电平反转,移位时钟信号ICPV的逻辑电平变为“L”(t2)。
以后,在第1多路分解控制信号Rsel的上升阶段或第3多路分解控制信号Bsel的下降阶段,TFF 42重复执行将其输出信号的逻辑电平反转的操作。
其结果是,生成具有循环周期T0的移位时钟信号ICPV,该循环周期是指第1、第2、第3多路分解控制信号(Rsel、Gsel、Bsel)依次激活的期间T0。
图7是显示面板10中工作计时实施例的时序图。通过没有图示的源极驱动器,向显示面板10的各信号线输出时分多路复用各颜色成分信号的信号。此外,该源极驱动器向显示面板10输出与各颜色成分信号的时分计时同步的第1-第3多路分解控制信号(Rsel、Gsel、Bsel)。而且,通过该源极驱动器或除该源极驱动器以外的外部电路,向显示面板10输入启动脉冲信号STV。
向显示面板10提供启动脉冲信号STV的电路,通过上述源极驱动器,执行与各信号线的各颜色成分信号的输出计时同步的操作。因此,如图7所示,第1多路分解控制信号Rsel被提供给显示面板10,使该第1多路分解控制信号Rsel具有和启动脉冲信号STV重叠的周期。
在移位时钟信号生成电路40中,如图6所示,如果TFF42的输出信号复位,在第1多路分解控制信号Rsel的上升阶段,移位时钟信号ICPV的逻辑电平变为“H”。而且,通过图4所示的栅极信号生成电路20,将启动脉冲信号STV第一阶段的移位输出作为栅极信号GATE1输出。
因此,图7所示的期间T0对应为1水平扫描期间(1H),通过信号线SL1-SLN,向由扫描线GL1选择的各象素写入各颜色成分信号。更具体地说,在该1H期间内,将通过第1-第3多路分解控制信号(Rsel、Gsel、Bsel)分别输出到第1-第3颜色成分信号线的与各颜色成分灰阶数据对应的电压,写入由栅极信号GATE1选择的R象素PR11-PR1N,G象素PG11-PG1N,B象素PB11-PB1N。
在第1多路分解控制信号Rsel的上升阶段,逻辑电平设为“H”的移位时钟信号ICPV,在该1H周期内,会在第3多路分解控制信号Bsel的下降阶段逻辑电平变化为“L”。而且,在下一个1H期间内,在第1多路分解控制信号Rsel的上升阶段,移位时钟信号ICPV的逻辑电平变化为“H”。
以后也是一样,每经过期间T0,就要向扫描线GL2-GLM依次输出与移位输出对应的栅极信号。
下面,与比较例中的显示面板进行比较,描述上述实施例的效果。
图8是比较例中的显示面板构成的概况图。不过,为了说明上的方便,与图1所示的显示面板10相同的部分用同一附图标记表示。
比较例中的显示面板100与图1所示的显示面板10的不同点是不具有栅极信号生成电路20。因此,在比较例中的显示面板100上,通过附图中没有标记的外部栅极驱动器向扫描线GL1-GLM提供栅极信号GATE1-GATEM。
此外,比较例中的显示面板100的工作计时与启动脉冲信号STV、栅极信号GATE1-GATEM、第1-第3多路分解控制信号(Rsel、Gsel、Bsel)和数据信号DATAn有关,和显示面板10的工作计时相同(参照图7)。
再比较显示面板10和显示面板100的端子数,在显示面板100中,用于输入栅极信号和多路分解控制信号的端子数需要“M+3”个。
因此,可以在构成显示面板100的面板衬底上形成生成栅极信号的电路,从而可以削减端子数。在这种情况下,因为栅极信号的产生必须与数据信号输出计时同步,至少要从显示面板100的外部提供启动脉冲信号STV和移位时钟信号。因此,在显示面板100上,用于输入启动脉冲信号STV、移位时钟信号和多路分解控制信号的端子数被削减成“5”个。如果考虑成品率、电路规模、速度或成本等方面的话,就难以在通过LTPS工艺形成电路的面板衬底上形成源极驱动器这样复杂的电路。
反之,在显示面板10上,在面板衬底上设置栅极信号生成电路20。由于由显示面板10的栅极信号生成电路20生成移位时钟信号,所以,可以将用于输入启动脉冲信号STV和多路分解控制信号的端子数削减成“4”个。从而能进一步降低功率消耗。
1.1第1变形例在通过LTPS形成TFT的显示面板上形成的栅极信号生成电路20中的包括移位时钟信号生成电路40并不局限于图5所示的装置。
图9表示的是第1变形例中的移位时钟信号生成电路的构成实施例的电路图。为了说明上的方便,和图5所示的移位时钟信号生成电路40相同的部分用同一附图标记表示。
图4所示的栅极信号生成电路20可以代替移位时钟信号生成电路40应用在第1变形例中的移位时钟信号生成电路120上。移位时钟信号生成电路120和移位时钟信号生成电路40的不同之处是,下降沿检测电路44检测的是第2多路分解控制信号Gsel的下降沿。
图10是第1变形例中移位脉冲生成电路120的工作实施例的时序图。在移位时钟信号生成电路120中,由于第2多路分解控制信号Gsel的下降沿被检测,从TFF 42的输出端子Q输出移位时钟信号ICPV(t3),而在第2多路分解控制信号Gsel的下降阶段,该移位时钟信号ICPV的逻辑电平变化为“L”。其他方面和图6所示的时序图相同。
在第1变形例中,因为能够在显示面板内产生移位时钟信号,所以也能削减端子数,得到和上述实施例相同的效果。
1.2第2变形例如图5和图9所示,栅极信号生成电路20的移位时钟信号生成电路利用TFF,生成移位时钟信号ICPV,但并不局限于此。
图11是第2变形例中的移位时钟信号生成电路的构成实施例的电路图。图4所示的栅极信号生成电路20,可以代替移位时钟信号生成电路40应用在第2变形例中的移位时钟信号生成电路140上。
移位时钟信号生成电路140包括RS触发器(Reset Set flip-flopRSFF)142。RSFF 142具有置位端子S、复位端子R和输出端子Q。在RSFF 142中,当置位端子S的输入信号的逻辑电平为“H”时,输出端子Q的输出信号被置位,其逻辑电平为“H”。而且,在RSFF142中,当复位端子R的输入信号的逻辑电平为“H”时,输出端子Q的输出信号被复位,其逻辑电平被复位为“L”。
将第1多路分解控制信号Rsel输入到RSFF 142的置位端子S上。将第3多路分解控制信号Bsel输入到RSFF 142的复位端子R上。由RSFF 142的输出端子Q输出移位时钟信号ICPV。
具有这种构成的移位时钟生成电路140生成移位时钟信号ICPV,该移位时钟信号ICPV被第1多路分解控制信号Rsel置位,被第3多路分解控制信号Bsel复位。
图12是第2变形例中的移位时钟信号生成电路140的工作实施例的时序图。在移位时钟信号生成电路140中,在第1多路分解控制信号Rsel的上升阶段,RSFF 142的输出信号被置位。因此,移位时钟信号ICPV的逻辑电平变为“H”(t1)。而且在移位时钟信号生成电路140中,当第3多路分解控制信号Bsel处于上升阶段时,RSFF 142的输出信号被复位。因此,当第3多路分解控制信号Bsel处于上升阶段时,其逻辑电平变为“L”的移位时钟信号ICPV被输出(t4)。其他方面,和图6或图10所示的时序图一样。
因为第3变形例也可以在显示面板内生成移位时钟信号,所以也能削减端子数,得到和第1变形例相同的效果。
而且,也可以使第2多路分解控制信号Gsel输入到RSFF142的复位端子R上。
2.第2实施例在第1实施例的栅极信号生成电路20中,基于多路分解控制信号生成移位时钟信号。因此,根据第1实施例,能够削减移位时钟信号的输入端子数。不过,本发明并不局限于此。
在第2实施例的栅极信号生成电路20中,生成移位时钟信号和多路分解控制信号。因此,在多路分解控制信号的位数是2位以上的时候,能够削减显示面板的输入端子数。
图13是第2实施例中的显示面板的构成概况图。为了说明上的方便,和图1所示的第1实施例中的显示面板10相同的部分用同一附图标记表示。
第2实施例中的显示面板200和第1实施例中的显示面板10的不同之处是,显示面板200包括的是栅极信号生成电路210,而不是栅极信号生成电路20。栅极信号生成电路210在通过移位启动脉冲信号STV生成栅极信号GATE1-GATEM这点上和栅极信号生成电路20相同。不过,栅极信号生成电路210能够基于移位时钟源信号(输入移位时钟信号)CPV3,生成用于生成栅极信号GATE1-GATEM的移位时钟信号和多路分解控制信号。移位时钟源信号CPV3的频率是图4所示的移位时钟信号ICPV的3倍。
图14是第2实施例的栅极信号生成电路210的构成实施例。为了说明上的方便,与图4所示的栅极信号生成电路20相同的部分用同一附图标记表示。栅极信号生成电路210包括移位寄存器30、移位时钟信号生成电路220和多路分解控制信号生成电路230。
移位时钟信号生成电路220基于移位时钟源信号CPV3生成移位时钟信号CPV。移位时钟信号生成电路220由分频电路等构成。这里,分频电路输出移位时钟信号ICPV,该移位时钟信号ICPV的频率是移位时钟源信号CPV3的三分之一。
多路分解控制信号生成电路230基于移位时钟源信号CPV3生成多路分解控制信号。这里,多路分解控制信号由第1-第3多路分解控制信号(Rsel、Gsel、Bsel)构成。因此,能够将多路分解控制信号的输入端子数“3”(或者,在将该多路分解控制信号编码的情况下,输入端子数为“2”)削减为移位时钟源信号CPV3所需的端子数“1”。
图15是第2实施例的工作说明图。在多路复用第1-第3颜色成分信号的数据信号DATA向各信号线输出的1H期间内,具有原来的移位时钟信号ICPV三倍频的移位时钟源信号CPV3具有3个脉冲。因此,可以任意选择在该1H期间内的移位时钟源信号CPV3的5种上升沿和下降沿ED1-ED5。
而且,在指定该1H期间的移位时钟源信号CPV3的上升阶段,使第1多路分解控制信号Rsel的逻辑电平变为“H”,同时用移位时钟源信号CPV3的边缘ED1-ED5中的任一个使第1多路分解控制信号Rsel的逻辑电平变为“L”。
同样,用移位时钟源信号CPV3的边缘ED1-ED5中的任一个使第2和第3多路分解控制信号Gsel和Bsel的逻辑电平变为“H”、“L”。
这样,第1-第3多路分解控制信号Rsel、Gsel、Bsel能够作为具有由移位时钟源信号CPV3的边缘ED1-ED5中的任一个指定的脉冲宽度WD1-WD3的脉冲信号。
而且,需要与时分计时同步,各颜色成分信号切换输出到对应的第1-第3颜色成分信号线。因此,需要生成与时分计时同步激活的第1-第3多路分解控制信号的脉冲信号(Rsel、Gsel、Bsel)。
此外,移位时钟信号ICPV和第1-第3多路分解控制信号(Rsel、Gsel、Bsel)一样,在指定该1H期间的移位时钟源信号CPV3的上升阶段,其逻辑电平可以变化为“H”、“L”。因此,能够共享第1-第3多路分解控制信号(Rsel、Gsel、Bsel)生成电路的一部分,而不必采用分频电路就能生成具有脉冲宽度WD4的移位时钟信号ICPV。
以下,就这种移位时钟信号生成电路220和多路分解控制信号生成电路230作具体说明。
图16是移位时钟信号生成电路220和多路分解控制信号生成电路230的构成实施例的示意图。这里,通过可以任意选择移位时钟源信号CPV3的上升沿和下降沿的位置,能够设定移位时钟信号ICPV和第1-第3多路分解控制信号Rsel、Gsel、Bsel的脉冲宽度。
而且,在图16中,以第1和第2多路分解控制信号(Rsel、Gsel)的下降沿的检测计时指定第2和第3多路分解控制信号(Gsel、Bsel)的上升阶段,从而简化电路构成。
边缘检测电路240检测移位时钟源信号CPV3的边缘。更具体地说,边缘检测电路240包括上升沿检测电路和下降沿检测电路,检测移位时钟源信号CPV3的上升沿和下降沿。当边缘检测电路240检测移位时钟源信号CPV3的边缘时,输出检测脉冲。
计数器242是计数由边缘检测电路240输出的检测脉冲数的5进制计数器。更具体地说,计数器242与检测脉冲的上升阶段同步,从计数值“0”开始计数,与该上升阶段同步,依次增加计数值。而且,如果在计数器242的计数值为“5”时输入检测脉冲的话,计数器242将计数值重置为“0”,接着继续计数。
计数器242的计数值“1”-“5”分别与图15所示的移位时钟源信号CPV3的边缘ED1-ED5对应。因此,当由计数器242输出的计数值与预设的设定值一致的时候,通过将作为控制对象的信号置位(逻辑电平从“L”变为“H”)或复位(逻辑电平从“H”变为“L”),能够生成具有可任意设定脉冲宽度的信号。
比较电路244生成移位时钟信号ICPV和第1多路分解控制信号Rsel的置位计时。当从计数器242输出的计数值与CPV置位设定寄存器245保持的值“0”一致时,比较电路244将比较结果信号的逻辑电平变化为“H”。将比较电路244的比较结果信号输入到RSFF 260和262的置位端子S。
比较电路246生成移位时钟信号ICPV的复位计时。当从计数器242输出的计数值和CPV复位设定寄存器247保持的值一致时,比较电路246将比较结果信号的逻辑电平变化为“H”。将比较电路246的比较结果信号输入到RSFF 260的复位端子R上。
比较电路248生成第1多路分解控制信号Rsel的复位计时。当从计数器242输出的计数值与Rsel复位设定寄存器249保持的值一致时,比较电路248将比较结果信号的逻辑电平变化为“H”。将比较电路248的比较结果信号输入到RSFF 262的复位端子R和RSFF264的置位端子S上。
比较电路250生成第2多路分解控制信号Gsel的复位计时。当从计数器242输出的计数值与Gsel复位设定寄存器251保持的值一致时,比较电路250将比较结果信号的逻辑电平变化为“H”。将比较电路250的比较结果信号输入到RSFF 264的复位端子R和RSFF266的置位端子S上。
比较电路252生成第3多路分解控制信号Bsel的复位计时。当从计数器242输出的计数值与Bsel复位设定寄存器253保持的值一致时,比较电路252将比较结果信号的逻辑电平变化为“H”。将比较电路252的比较结果信号输入到RSFF 264的复位端子R和RSFF266的置位端子S上。
RSFF 260、262、264、266分别具有置位端子S、复位端子R、输出端子Q。当置位端子S的输入信号的逻辑电平为“H”时,各RSFF将由输出端子Q输出的输出信号置位,使其逻辑电平变为“H”。此外,当复位端子R的输入信号的逻辑电平为“H”时,各RSFF将由输出端子Q输出的输出信号复位,使其逻辑电平变为“L”。
由RSFF 260的输出端子Q输出移位时钟信号ICPV。由RSFF262的输出端子Q输出第1多路分解控制信号Rsel。由RSFF 264的输出端子Q输出第2多路分解控制信号Gsel。由RSFF 266的输出端子Q输出第3多路分解控制信号Bsel。
图17是图16所示的移位时钟信号生成电路220和多路分解控制信号生成电路230的工作实施例的时序图。
这里CPV复位设定寄存器247将与移位时钟源信号CPV3的边缘ED3对应的设定值设定为“3”。Rsel复位设定寄存器249将与移位时钟源信号CPV3的边缘ED1对应的设定值设定为“1”。Gsel复位设定寄存器251将与移位时钟源信号CPV3的边缘ED3对应的设定值设定为“3”。Bsel复位设定寄存器253将与移位时钟源信号CPV3的边缘ED5对应的设定值设定为“5”。
因此,如图17所示,能够基于移位时钟源信号CPV3生成可以任意控制脉冲宽度的移位时钟信号ICPV和第1-第3多路分解控制信号Rsel、Gsel、Bsel。
如上所述,在第2实施例中,在显示面板上输入移位时钟源信号,该移位时钟源信号具有移位栅极信号的移位时钟信号的三倍频,能够在该显示面板内,基于移位时钟源信号生成第1-第3多路分解控制信号。因此,在通过LTPS形成TFT的显示面板上,在具有现有同等功能的同时,不降低画质,就能够减少第1-第3多路分解控制信号和移位时钟信号的输入端子数。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的总发明构思和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的权利要求范围之内。
在上述实施例中,对以R、G、B的各颜色成分对应的3个象素为单位进行选择作了说明,但并不局限于此。例如当由1个、2个或者4个以上的象素为单位进行选择的时候,也同样适用。
而且,第1-第3多路分解控制信号(Rsel、Gsel、Bsel)循环激活的顺序也并不受所述实施例的局限。
此外,在本发明的从属权利要求涉及的发明中,可以省略从属权利要求项的构成要件的一部分。本发明的独立权利要求1涉及的发明的要部也可从属于其它独立权利要求。
权利要求
1.一种用于驱动光电装置的驱动电路,所述光电装置包括多个象素;多条扫描线;多条信号线,各信号线多路复用第1-第3颜色成分的数据信号,并进行传输;以及多个多路分解器,所述多个多路分解器包括第1-第3多路分解转换元件,各多路分解转换元件的一端与各信号线连接,另一端与第j(1≤j≤3,j是整数)颜色成分的各象素连接,并根据第1-第3多路分解控制信号进行转换控制,所述驱动电路的特征在于包括栅极信号生成电路,所述栅极信号生成电路利用所述第1-第3多路分解控制信号,生成输出到各扫描线的栅极信号,其中,所述栅极信号生成电路,基于所述第1-第3多路分解控制信号生成移位时钟信号,基于所述移位时钟信号移位预设的启动脉冲信号以得到移位输出,并向各扫描线输出与所述移位输出对应的信号。
2.根据权利要求1所述的驱动电路,其特征在于所述第1、第2、第3多路分解控制信号依次循环激活;所述栅极信号生成电路包括下降沿检测电路,所述下降沿检测电路检测所述第2或第3多路分解控制信号的下降沿;以及T触发器,根据所述第1多路分解控制信号或者所述下降沿检测电路的输出信号,所述T触发器输出反转的所述移位时钟信号。
3.根据权利要求1所述的驱动电路,其特征在于所述第1、第2、第3多路分解控制信号依次循环激活;所述栅极信号生成电路包括RS触发器,所述RS触发器输出所述移位时钟信号,所述移位时钟信号被所述第1多路分解控制信号置位,并且被所述第2或第3多路分解控制信号复位。
4.一种用于驱动光电装置的驱动电路,所述光电装置包括多个象素;多条扫描线;多条信号线,各信号线多路复用第1-第3颜色成分的数据信号,并进行传输;多个多路分解器,所述多个多路分解器包括第1-第3多路分解转换元件,各多路分解转换元件的一端与各信号线连接,另一端与第j(1≤j≤3,j是整数)颜色成分的各象素连接,并根据第1-第3多路分解控制信号进行转换控制,所述驱动电路的特征在于包括栅极信号生成电路,所述栅极信号生成电路基于预设的输入移位时钟信号,生成移位时钟信号,基于所述移位时钟信号移位预设的启动脉冲信号以得到移位输出,并向各扫描线输出与所述移位输出对应的信号,其中,所述栅极信号生成电路包括移位时钟信号生成电路,所述移位时钟信号生成电路通过将所述输入移位时钟信号三分频,生成所述移位时钟信号;以及多路分解控制信号生成电路,所述多路分解控制信号生成电路基于所述输入移位时钟信号,生成与所述第1-第3颜色成分的数据信号的多路复用计时对应的所述第1-第3多路分解控制信号。
5.根据权利要求4所述的驱动电路,其特征在于还包括第1-第3脉冲宽度设定寄存器,其中,所述多路分解控制信号生成电路包括边缘检测电路,所述边缘检测电路检测所述输入移位时钟信号的上升沿和下降沿;以及计数器,所述计数器根据所述边缘检测电路的输出信号,计数所述输入移位时钟信号的边缘,所述第1-第3多路分解控制信号,具有由所述计数器的输出和所述第1-第3脉冲宽度设定寄存器的设定值的比较结果决定的脉冲宽度。
6.一种光电装置,其特征在于包括多个象素;多条扫描线;多条信号线,各信号线多路复用第1-第3颜色成分的数据信号,并进行传输;多个多路分解器,所述多个多路分解器包括第1-第3多路分解转换元件,各多路分解转换元件的一端与各信号线连接,另一端与第j(1≤j≤3,j是整数)颜色成分的各象素连接,并根据第1-第3多路分解控制信号进行转换控制;以及栅极信号生成电路,所述栅极信号生成电路利用所述第1-第3多路分解控制信号,生成输出到各扫描线的栅极信号,其中,所述栅极信号生成电路,基于所述第1-第3多路分解控制信号,生成移位时钟信号,基于所述移位时钟信号移位预设的启动脉冲信号以得到移位输出,并向各扫描线输出与所述移位输出对应的信号。
7.根据权利要求6所述的光电装置,其特征在于所述第1、第2、第3多路分解控制信号依次循环激活;所述栅极信号生成电路包括下降沿检测电路,所述下降沿检测电路检测所述第2或第3多路分解控制信号的下降沿;以及T触发器,所述T触发器根据所述第1多路分解控制信号或者所述下降沿检测电路的输出信号,输出反转的所述移位时钟信号。
8.根据权利要求6所述的光电装置,其特征在于所述第1、第2、第3多路分解控制信号依次循环激活;所述栅极信号生成电路包括RS触发器,所述RS触发器输出所述移位时钟信号,所述移位时钟信号被所述第1多路分解控制信号置位,并且被所述第2或第3多路分解控制信号复位。
9.一种光电装置,其特征在于包括多个象素;多条扫描线;多条信号线,各信号线多路复用第1-第3颜色成分的数据信号,并进行传输;多个多路分解器,所述多个多路分解器包括第1-第3多路分解转换元件,各多路分解转换元件的一端与各信号线连接,另一端与第j(1≤j≤3,j是整数)颜色成分的各象素连接,并根据第1-第3多路分解控制信号进行转换控制;以及栅极信号生成电路,所述栅极信号生成电路基于预设的输入时钟信号,生成移位时钟信号,基于所述移位时钟信号移位预设的启动脉冲信号以得到移位输出,并向各扫描线输出与所述移位输出对应的信号,所述栅极信号生成电路包括移位时钟信号生成电路,所述移位时钟信号生成电路通过将所述输入移位时钟信号三分频生成所述移位时钟信号;以及多路分解控制信号生成电路,所述多路分解控制信号生成电路根据所述输入移位时钟信号,生成与所述第1-第3颜色成分的数据信号的多路复用计时对应的所述第1-第3多路分解控制信号。
10.根据权利要求9所述的光电装置,其特征在于还包括第1-第3脉冲宽度设定寄存器,其中,所述多路分解控制信号生成电路包括边缘检测电路,所述边缘检测电路检测所述输入移位时钟信号的上升沿和下降沿;以及计数器,所述计数器根据所述边缘检测电路的输出信号,计数所述输入移位时钟信号的边缘,所述第1-第3多路分解控制信号具有由所述计数器的输出和所述第1-第3脉冲宽度设定寄存器的设定值的比较结果决定的脉冲宽度。
11.一种用于驱动光电装置的驱动方法,所述光电装置包括多个象素;多条扫描线;多条信号线,各信号线多路复用第1-第3颜色成分的数据信号,并进行传输;多个多路分解器,所述多个多路分解器包括第1-第3多路分解转换元件,各多路分解转换元件的一端与各信号线连接,另一端与第j(1≤j≤3,j是整数)颜色成分的各象素连接,并根据第1-第3多路分解控制信号进行转换控制,所述驱动方法的特征在于包括基于所述第1-第3多路分解控制信号,生成移位时钟信号;基于所述移位时钟信号移位预设的启动脉冲信号以得到移位输出,并向各扫描线输出与所述移位输出对应的信号。
12.一种用于驱动光电装置的驱动方法,所述光电装置包括多个象素;多条扫描线;多条信号线,各信号线多路复用第1-第3颜色成分的数据信号,并进行传输;多个多路分解器,所述多个多路分解器包括第1-第3多路分解转换元件,各多路分解转换元件的一端与各信号线连接,另一端与第j(1≤j≤3,j是整数)颜色成分的各象素连接,并根据第1-第3多路分解控制信号进行转换控制,所述驱动方法的特征在于包括基于所述输入移位时钟信号,生成与所述第1-第3颜色成分的数据信号的多路复用计时对应的所述第1-第3多路分解控制信号,同时通过将所述输入移位时钟信号三分频生成移位时钟信号;基于所述移位时钟信号移位预设的启动脉冲信号以得到移位输出,并向各扫描线输出与所述移位输出对应的信号。
全文摘要
本发明提供了驱动电路、光电装置及其驱动方法。作为光电装置的显示面板(10)包括多个象素;多条扫描线;多条信号线,各信号线多路复用并传输第1-第3颜色成分的数据信号;以及多个多路分解器,其包括第1-第3多路分解转换元件,各多路分解转换元件的一端与各信号线连接,另一端与第j(1≤j≤3,j是整数)颜色成分的各象素连接,并根据第1-第3多路分解控制信号进行转换控制。栅极信号生成电路(20)基于该第1-第3多路分解控制信号生成移位时钟信号,基于该移位时钟信号移位预设的启动脉冲信号以得到移位输出,并向各扫描线输出与该移位输出对应的信号。
文档编号G09G3/36GK1503215SQ2003101152
公开日2004年6月9日 申请日期2003年11月20日 优先权日2002年11月21日
发明者森田晶 申请人:精工爱普生株式会社